收藏 分享(赏)

数字电路试题五套(含答案)汇总.doc

上传人:精品资料 文档编号:8791943 上传时间:2019-07-11 格式:DOC 页数:23 大小:2.30MB
下载 相关 举报
数字电路试题五套(含答案)汇总.doc_第1页
第1页 / 共23页
数字电路试题五套(含答案)汇总.doc_第2页
第2页 / 共23页
数字电路试题五套(含答案)汇总.doc_第3页
第3页 / 共23页
数字电路试题五套(含答案)汇总.doc_第4页
第4页 / 共23页
数字电路试题五套(含答案)汇总.doc_第5页
第5页 / 共23页
点击查看更多>>
资源描述

1、数字电子技术试卷一一、 填空(每空 1 分,共分)、(10110) 2=( )10=( )16(28)10=( )2=( )16(56) 10=( ) 8421BCD、最基本的门电路是: 、 、 。、有 N 个变量组成的最小项有 个。4、基本 RS 触发器的特征方程为_ ,约束条件是 _.5、若存储器的容量是 2564RAM,该 RAM 有 _ 存储单元,有 字,字长_位,地址线 根。6、用 N 位移位寄存器构成的扭环形计数器的模是 _.7、若令 JK 触发器的 J=K=T 则构成的触发器为_.8、如图所示,Y= 。9、如图所示逻辑电路的输出 Y= 。10、已知 Y= ,则 = , DACBY

2、。11、组合逻辑电路的特点是_、_; 与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_;还与电路 有关。二、 化简(每小题 5 分,共 20 分)1、公式法化简() ABCBCA() YABC2、用卡诺图法化简下列逻辑函数() YBCDABD() (1,349,215)(,6713)mdY三、设下列各触发器初始状态为 0,试画出在 CP 作用下触发器的输出波形(10 分 )四、用 74LS161 四位二进制计数器实现十进制计数器(15 分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中 A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以

3、通过。试用 74LS138 和与非门实现此功能的逻辑电路。(15 分)P QA QB QC QD CT 74LS161 LD CPA B C D Cr rCQA 、Q B 、Q C、Q D:数据输出端;A 、B、C 、D:数据输入端;P、T:计数选通端;:异步复位端;rCP:时钟控制输入端;:同步并置数控制端;DLC:位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为 0(15 分)数字电子技术试卷一参考答案一、 填空(每空 1 分,共分)1、 、 ; 、 ; 。10(2)62(0)16(C84210)BCD2、与、或、非。3、 。N4、10nnQSR5、1024、256、4 位、

4、8 根。6、2N。7、T 触发器。8、Y=A+B。9、 YABCD10、 ; =()()ACD()()ABCD11、即刻输入、即刻输出;输入信号、原来状态。二、 化简(每小题 5 分,共 20 分)1、公式法: ;YAC12、卡诺图法: ;BDY三、 (本题 10 分)四、 (本题 15 分)反馈置“0”法:五、 (本题 15 分)解:根据设计要求,设输入变量为 A(主评判员) 、B、C(副评判员)=1 时,认为合格;A、B、C=0 时认为不合格;输出变量为 L=1 通过,L=0 不通过。六、 (本题 15 分)数字电子技术试卷二一、填空(每空 1 分,共 20 分)1、 (1001101)

5、2=( ) 10=( ) 8=( ) 16;(27) 10=( ) 8421BCD。2、客观事物的最基本的逻辑关系有_ 逻辑_ 逻辑和_逻辑三种。3、函数 的反演式 = ;函数 的对偶式 1FABC+1F2FABC=+= 。24、51 个“1”连续进行异或运算,其结果是 。5、基本 R-S 触发器的特征方程为 _ ;约束条件是 。6、按照逻辑功能的不同特点,数字电路可分为_、_两大类。7、J-K 触发器,当 J=K=0 时,触发器处于_状态;J=0、K=1 时,触发器状态为_;K=0、J=1 时,触发器状态为 _;J=K=1 时,触发器状态_。8、某中规模寄存器内有 3 个触发器,用它构成的扭

6、环型计数器模长为 ;构成最长模计数器模长为 。二、化简(每题 5 分,共 20 分)1、用公式法化简下列逻辑函数。1) ABAF)(2)FABDBCE=+2、用卡诺图法化简下列逻辑函数。1) (0,2,3,4,8,10,11)mF2) (0,1,4,9,12,)+ (2,3,6,10,11,14)mFd三、设计一个三变量判偶电路,当输入变量 A,B,C 中有偶数个 1 时,其输出为 1;否则输出为 0。并用 3/8 线译码器(74LS138)和适当门电路实现。 (16 分)四、如下图所示维持阻塞 D 触发器,设初态为 0。根据 CP 脉冲及 A 输入波形画出 Q 波形。(8 分)五、用 74L

7、S161 构成六进制计数器,用两种方法实现,并画出状态图。74LS161 的功能表如下所示。 (16 分)六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出状态转换图,说明电路的逻辑功能。 (20 分)数字电子技术试卷二参考答案一、填空(每空 1 分,共 20 分)1、77,115,4D,00100111。2、与、或、非。3、 , 。()ABC+()A+4、1。5、 , (或 RS=0)。nnQSR+=1=6、组合逻辑电路,时序逻辑电路。7、保持,置“0” ,置“1” ,翻转(或计数)。8、6,7。二、化简(每题 5 分,共 20 分)1、1)F=A+B 2) F

8、ADB=+2、1) 2)BCFABD=+数字电子技术试卷三一、填空题(共 19 分,每空 1 分)1按逻辑功能的不同特点,数字电路可分为 和 两大类。2在逻辑电路中,三极管通常工作在 和 状态。3 (406) 10=( ) 8421BCD 4一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、 、 三个输出端。5TTL 集成 JK 触发器正常工作时,其 和 端应接 电平。dRS6单稳态触发器有两个工作状态 和 ,其中 是暂时的。7一般 ADC 的转换过程由 、 、 和 4 个步骤来完成。8存储器的存储容量是指 。某一存储器的地址线为 A14A 0 ,数据线为D3D 0 ,其存储容量是 。

9、一、判断题(共 16 分,每题 2 分)1TTL 或非门多余输入端可以接高电平。 ( )2寄存器属于组合逻辑电路。 ( )3555 定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。 ( )4石英晶体振荡器的振荡频率取决于石英晶体的固有频率。 ( )5PLA 的与阵列和或阵列均可编程。 ( )6八路数据分配器的地址输入(选择控制)端有 8 个。 ( )7关门电平 UOFF 是允许的最大输入高电平。 ( )8最常见的单片集成 DAC 属于倒 T 型电阻网络 DAC。 ( )三、选择题(共 16 分,每题 2 分)1离散的,不连续的信号,称为( ) 。A模拟信号 B.数字信号2组合逻辑电路通常

10、由( )组合而成。A门电路 B.触发器 C.计数器38 线3 线优先编码器的输入为 I0I7 ,当优先级别最高的 I7 有效时,其输出的值是( ) 。012YA111 B.010 C.000 D.1014十六路数据选择器的地址输入(选择控制)端有( )个。A16 B.2 C.4 D.85一位 8421BCD 码译码器的数据输入线与译码输出线的组合是( ) 。A4:6 B.1:10 C.4:10 D.2:46常用的数字万用表中的 A/D 转换器是( ) 。A逐次逼近型 ADC B.双积分 ADC C.并联比较型 ADC7ROM 属于( ) 。A组合逻辑电路 B.时序逻辑电路8有一个左移移位寄存器

11、,当预先置入 1011 后,其串行输入固定接 0,在 4 个移位脉冲 CP 作用下,四位数据的移位过程是( ) 。A.1011-0110-1100-10000000 B.1011-0101-0010-00010000四、综合题(32 分)1、对下列 Z 函数要求:(1)列出真值表;(2)用卡诺图化简;( 3)画出化简后的逻辑图。 (9 分)Z= CBABABC=02、对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。 (8 分)例:与门 Y=AB (a) (b) (c)(a) (b) (c) (d) (d) 3、分析下列 电路是几进制的计数器。 (10 分)=1 YBA & YBA&

12、BA YENCu O u I CTG4、555 定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该 555 定时器组成什么电路, (3)画出相应的输出波形。 (5 分) 555 定时器功能表输入 输出DRTH( uI1) (u I2)TRuO VTD 状态0 低 导通1 VCC13不变 不变1 VCC23 VCC13低 导通五、设计题(17 分)1、试用 3 线8 线译码器 74LS138 和门电路实现下列函数。 (10 分) Z(A、 B、C)=AB+ C ADTH OUTVSS CO0.01FuOuIVCC12345678VCC555 TRSTAY7Y5Y6Y4Y3Y2Y1Y0

13、STCSTBA0A1A274LS13813 VCC23 VCCuo 00uI tt2、 74LS161 是同步 4 位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。 (7 分)74LS161 逻辑功能表数字电子技术试卷三答案一、填空题(共 19 分,每空 1 分)组合逻辑电路、 时序逻辑电路1 饱和、 截止2 0100 0000 01103 A 和 B 两个、 YAB、 YAB、 YA=B4 高5 稳态、 暂稳态、暂稳态6 采样、 保持、 量化、 编码7 存储单元的总和、 2154二、判断题(共 16 分,每题 2 分)1 2 3 4 5 6 7 8CRLD

14、CTP CTT CP Q3 Q2 Q1 Q001111011101010 0 0 0D3 D2 D1 D0Q3 Q2 Q1 Q0Q3 Q2 Q1 Q0加法计数CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO 74LS161 CP CP&“1” “1” “1”三、选择题(共 16 分,每题 2 分)1 2 3 4 5 6 7 8四、综合题1、解()真值表 (2 分) (2)卡诺图化简(3 分)A B C Z0 0 0 00 0 1 10 1 0 10 1 1 1 0 0 11 0 1 11 1 0 01 1 1 (3)逻辑图 (表达式 2 分,逻辑图 2 分)Z= =

15、AB+CCBABC=02、解(a) 异或门 Y= = AB (2 分) (b) 集电极开路与非门 Y= (2 分) BA(c) 三态门 =0 时, Y= ; =1 时,Y=高阻抗 (2 分)ENEN(d) CMOS 传输门 C=1、C=0 时,u O= u I (2 分)3、解: (1 分)nn01010,JKJQ10ZQn+ ()KCPn1 nn00000 ()J P(2 分)+n1111QQ状态表 (3 分)CP n10 n+10Z0 0 0 0 1 01 0 1 1 0 0=11 ZCBA10BCA 0100 1011111100 011011Q1Q0/Z/1/0/0/0(2 分)2 1

16、 0 1 1 03 1 1 0 0 1归纳上述分析结果可知,该时序电路为同步 4 进制加法计数器。 (2 分)4、五、设计题目1、解:Z(A 、 B、 C)= AB+ C=AB(C+ )+ C( B+ )AA=ABC+AB + BC+ C= m 1+ m 3+ m 6+ m 7= (5 分) (5 分)2、 (1)当 74LS161 从 0000 开始顺序计数到 1010 时,与非门输出“0” ,清零信号到来,异步清零。(1 分)(2)该电路构成同步十进制加法计数器。 (2 分)(3)状态图(4 分)0000 00011001 100010100011011100100101011001008

17、 7 6542 31910STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z13 VCC23 VCuo 00uI tt数字电子技术试卷四一、填空题:(152=30 分)1.完成数制转换 (101011111)2=( )16( ) 8421BCD ,(3B)16=( )10( ) 8421BCD2.三种基本的逻辑运算关系是 、 、 。3.Z=AB+AC 的对偶式为 。4.晶体三极管有三种工作状态: 、 、 ,在数字电路中三极管一般作为开关元件使用,即工作在 和 。5.存储 8 位二进制信息,要 个触发器。6.JK 触发器特征方程为 。二、单项选择题:(5

18、3=15 分)1.下列各式中的四变量 A、B、C、D 的最小项是: 。(A)ABCD (B)AB(C+D) (C) +B+C+ (D)A+B+C+DAD2.Y= 的反函数为 。AB(A) = (B) =Y() Y()BC(C) = (D) =CDA3.四个逻辑变量的取值组合共有 。(A)8 (B)16 (C)4 (D)154.已知逻辑函数 F( A, B) AB AB,是函数值为 1 的 A,B 取值组合是: 。(A)00,11 (B)01,00 (C)01,10 (D)01,115.20488 位 RAM 芯片,其数据线的个数是: 。(A)11 (B)8 (C)14 (D)211三、综合题。

19、(55 分)1. 用与非门实现逻辑函数 Z=AB+AC(5 分)2. 判断函数 是否会出现竞争冒险现象。 (10 分)CABDAZ3. 用数据选择器实现函数 Z=F(A,B,C)= m(0,2,4,5,6,7)(10 分)X2X1X0D0 D1 D2 D3 D4 D5 D6 D74.下列电路为几进制计数器?画出状态转换图。 (12 分)5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。 (18 分)数字电子技术试卷四答案一、填空题1.15F、1101010001,59、10110012.与、或、非3. (A B) (A+C)4.截止、放大、饱和

20、,截止、饱和5.86.Qn1 JQ n KQ nZABC二、选择题A A B C B三、综合题1. 2.会出现竞争冒险。例:B1,C0,D1;B0,C1,D1 等等3. X2X1X0D0 D1 D2 D3 D4 D5 D6 D74.10 进制计数器。从 0110 11115.驱动方程:J1=K1=1 J2=K2= 1nQJ3=K3= 2输出方程:C 321n状态方程:从 000 111同步 8 进制加法计数器,当计数到 111 状态时 C 输出 1数字电子技术试卷五一、填空题(20 分)1数字信号只有 和 两种取值。2十进制 123 的二进制数是 ;八进制数是 ;十六进制数是 。3设同或门的输

21、入信号为 A 和 B,输出函数为 F。&ABCZZABC“1“122133321nnnQQ若令 B=0,则 F= 若令 B=1,则 F= 4三态门的输出有 、 、 三种状态。5设 JK 触发器的起始状态 Q=1若令 J=1,K=0,则 。1nQ若令 J=1,K=1,则 。6BCD 七段翻译码器输入的是 位 码,输出有 个。7一个 N 进制计数器也可以称为 分频器。8有一个 6 位 D/A 转换器,设满度输出为 6.3V,输入数字量为 110111,则输出模拟电压为 。9设 ROM 容量为 256 字8 位,则它应设置地址线 条,输出线 条。10用 256 字4 位 RAM,扩展容量为 1024

22、 字8 位 RAM,则需要 片。二 、选择题(20 分)1 离散的,不连续的信号,称为( )A、模拟信号 B、数字信号2 组合逻辑电路通常由( )组合而成。A、门电路 B、触发器 C、计数器3 十六路数据选择器的地址输入(选择控制)端有( )个A、16 B、2 C、4 D、84 一位 8421BCD 码译码器的数据输入线与译码输出线的组合是( )A、4:6 B、1:10 C、4:10 D、2:45 能实现脉冲延时的电路是( )A、多谐振荡器 B、单稳态触发器 C、施密特触发器68 线3 线优先编码器的输入为 ,当优先级别最高的 有效时,其输出 70I7I012Y的值是( )A、111 B、01

23、0 C、000 D、1017JK 触发器在 CP 作用下,若状态必须发生翻转,则应使( )A、J=K=0 B、J=K=1 C、J=O,K=18有一个左移位寄存器,当预先置入 1011 后,其串行固定接 0,在 4 个移位脉冲 CP 作用下,四位数据的移位过程是( )A、10110110110010000000 B、101101010010000100009有一位二进制数码需要暂时存放起来,应选用( )A、触发器 B、2 选 1 数据选择器 C、全加器10EPROM 是指( )A、随机读写存储器 B、可编程逻辑阵列可编程只读存储器 D、可擦除可编程只读存储器三 、判断题(10 分)1、n 个变量

24、的逻辑函数,其全部最小项共有 n 个。 ( ) 2、与非门可以用作反相器。 ( )3、寄存器是组合逻辑器件。 ( )4、寄存器要存放 n 位二进制数码时,需要 个触发器。 ( )n25、3 位二进制计数器可以构成模值为 的计数器。 ( )1236、十进制计数器最高位输出的周期是输入 CP 脉冲周期的 10 倍。 ( )7、JK 触发器在 CP 作用下,若 J=K=1,其状态保持不变。 ( )8、要对 16 个输入信号进行编码,至少需要 4 位二进制码。 ( )9、组合逻辑电路 t 时刻状态和 t-1 时刻该电路的状态有关。 ( )10、一个容量为 2564 位的 RAM 有 4 条数据线。 (

25、 )四 、 化简逻辑函数(15 分)1 用代数法化简2 用卡诺图化简,写出与或式F(A、B、C、D)= m(0,1,4,7,8,19,13)+(2,5,8,12,15)五、综合题(35 分)1、用译码器实现函数 。 (15 分)(,)YABCABC2、分析下图所示的同步时序电路。要求:写出驱动方程;列出状态转换真值表;画出状态转换图及工作波形图。并描述电路的功能。 (20 分)数字电子技术试卷五答案一、 填空题(20 分)1、 0 , 12、 1111011, 173, 7133、 A4、 0, 1, 高阻5、 1, 06、 4, 二进制, 77、 N8、 5.5V9、 8, 810、 8+二

26、、选择题(20 分)1、B 2、A 3、C 4、 C 5、B 6、C 7、B 8、A 9、A 10、D三、判断题(10 分)1、 2、 3、 4、 5、 6、 7、 8、 9、10、四、化简逻辑函数(15 分)1、 (过程略)CF2、 (过程略)BDA),(五、综合题(35 分)1、解:(1)根据逻辑函数选用译码器。由于函数 Y 中有 A、B、C 三个变量,故选用 3 线-8 线译码器 74LS138。其输出为低电平有效, 故再选一个与非门。(2)因为 74LS138 的输出表达式为:,i=07iiYm(3)写出逻辑函数的最小项表达式: 027027ABCm(4)将逻辑函数与 74LS138

27、的输出表达式进行比较,设 A= A2、B= A1、C= A 0,得:027027YY(5)所以,用一片 74LS138 再加一个与非门就可实现函数。其逻辑图如上图所示。2、(1) 驱动方程: 01,JKnn1010,JQnn201201,JQKA(2)状态方程n+1nn000Q ()CPn+1nnnnn10101010Q ()JKQQCPAA2222 ()(3)状态转换真值表、状态图、时序图CP n21n0 n+12n+101 0 0 0 1 1 12 1 1 1 1 1 03 1 1 0 1 0 14 1 0 1 1 0 05 1 0 0 0 1 16 0 1 1 0 1 07 0 1 0 0 0 18 0 0 1 0 0 0(4)从状态图可知,随着 CP 脉冲的递增,触发器输出 Q2Q1Q0 值是递减的,且经过 8 个 CP 脉冲完成一个循环过程。所以,此电路是一个同步 3 位二进制(或 1 位八进制)减法计数器。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报