收藏 分享(赏)

微机(微型计算机技术及应用)选择题及答案(最终版).doc

上传人:精品资料 文档编号:8640142 上传时间:2019-07-06 格式:DOC 页数:21 大小:43.38KB
下载 相关 举报
微机(微型计算机技术及应用)选择题及答案(最终版).doc_第1页
第1页 / 共21页
微机(微型计算机技术及应用)选择题及答案(最终版).doc_第2页
第2页 / 共21页
微机(微型计算机技术及应用)选择题及答案(最终版).doc_第3页
第3页 / 共21页
微机(微型计算机技术及应用)选择题及答案(最终版).doc_第4页
第4页 / 共21页
微机(微型计算机技术及应用)选择题及答案(最终版).doc_第5页
第5页 / 共21页
点击查看更多>>
资源描述

1、第 1 章 微型计算机概述1.微型计算机的硬件系统包括_A_.A 控制器、运算器、存储器和输入输出设备 B 控制器、主机、键盘和显示器C 主机、电源、CPU 和输入输出 D CPU、键盘、显示器和打印机 2.CPU 是由_B_组成的。A内存储器和控制器 B控制器和运算器C内存储器和运算器 D内存储器、控制器和运算器3.中央处理器英文缩写是_B_。AMP BCPU CCU DALU4.微型计算机各部件之间是用_A_连接起来的。A系统总线 BAB CCB DDB5.通常计算机系统中的外围设备是指_A_A外存储器、输入设备、输出设备 B外存储器、输入设备C外存储器、输出设备 D输入设备、输出设备6.

2、若把组成计算机中的运算器和控制器集成在一块芯片上成为_C_A微型计算机 B单片机 C微处理器 D单板机7.8086 是_C_A单片机 B单板机 C微处理器 D微机系统8.将微处理器、内存储器及 I/O 接口连接起来的总线是_C_。A.片总线 B.外总线 C.系统总线 D.局部总线9.微型计算机是以_B_为核心部件。A寄存器 B微处理器 C逻辑部件 D控制部件10. 微型计算机系统以_C_为主体。A系统软件 B外部设备 C微型计算机 D操作系统11. 目前微型机系统上广泛使用的机械式鼠标是一种_A_ A输入设备 B输出设备 C输入输出设备 D显示设备组成之一12. 计算机系统总线中,用于传送读、

3、写信号的是_C_。A.地址总线 B、数据总线 C、控制总线 D、以上都不对13. 不属于微机应用特点的是_D_。A.轻便、功耗低 B.性能可靠 C.结构灵活适宜性好 D.应用面窄第 2 章 16 位和 32 位微处理器1. 当 8086CPU 的 INTR=“1”时,且中断允许位 IF=“1”,则 CPU 完成_C_后,响应该中断请求,进行中断处理。A当前时钟周期 B当前总线周期 C当前指令周期 D下一个指令周期 2. CPU 的 ALU 主要完成_D_A地址指针的变换 B中断管理C产生各种时序 D算术,逻辑运算及移动操作3. 8086/8088 微机处理器的内部(C ) ,只负责指令的译码和

4、执行. A.ALU B.BIU C.EU D.IEU4. 8086CPU 是_B_CPU。A.8 位 B.16 位 C.32 位 D.64 位5. 8086 微处理器中的 SS 是( C )寄存器。A、代码段 B、数据段 C、堆栈段 D、附加段6. 在读总线周期中,CPU 从数据总线上读取数据是在_B_。AT4 状态的下降沿 BT4 状态的上升沿CT3 状态的下降沿 DT3 状态的上升沿7. 当微处理器发出地址信息后,当_A_后,通知接口芯片,片选信号 CE 已稳定,输入口已与数据总线接通,微处理器可以进行操作。ARD 有效, M/IO=L BRD 有效, M/IO=H CWR 有效,M/IO

5、 =L DWR 有效, M/IO=H8. 8086 采用了地址线与数据线分时复用方式,与此方式有关的控制信号是_B_。ADEN BALE CDT/R DHLDA9. 8086/8088 管脚 AD15AD0 的意思是( B ).A.系统时钟信号 B.地址/数据复用线C.地址锁存信号 D.地址/状态复用线10. 8086CPU 在进行 I/O 写操作时,M/IO 和 DT/R 必须是_B_。AL,L BL,H CH,L DH,H11. 中断向量表存放在存储器的_B_中。AFFCOOHFFFFFHB00000H0003FFHCEECOOHFFFFFH DEEBFFHFFFFFH 12. 8086/

6、8088 的中断是向量中断,其中断服务的入口地址是由_D_提供。A外设中断源BCPU 的中断逻辑电路C中断控制器读回中断类型号左移 2 位D中断类型号指向的中断向量表中读出13. 有一 8086 系统的中断向量表,在 0000H:003CH 单元开始依次存放 34H、FEH、00H和 F0H 四个字节,该向量对应的中断类型码和中断服务程序的入口地址分别为_C_。A.0EH,34FEH:00F0H B.0EH,F000H:FE34HC.0FH,F000H:FE34H D.0FH,00F0H:34FEH14. 微型计算机中的运算器,将运算结果的一些特征标志寄存在_D_中。ASP BIP CAX D

7、FR 15. 指令队列的作用_D_A暂存操作数地址 B暂存操作数C暂存指令地址 D暂存预取指令16. 8086CPU 经过电复位后,执行第一指令的地址是_D_AFFFFH B03FFFH C0FFFFH DFFFF0H17. RESET 信号有效后,8086CPU 执行的第一条指令地址为_C_A.00000H B.FFFFFH C.FFFF0H D.0FFFFH18. 当 RESET 信号进入高电平状态时,将使 8086CPU 的_D_寄存器初始化为 FFFFH。A.SS B.DS C.ES D.CS19. 当 8086 访问存储器 0010:4000 单元时,其物理地址为_A_。A04100

8、H B40010H C10400H D01040H20. 8086 有两种工作模式,既最小工作模式和最大工作模式,它由_A_决定。AMN/MX* BHOLD CINTR DALE21. 8086CPU 寻址 I/O 端口最多使用( D )条地址线。A.8 B.10 C.12 D.16 22. 8086 微处理器可寻址访问的最大 I/O 空间为_B_A1K B64K C640K D1M23. 8086 的内存空间和 I/O 空间是( A) 。A、单独编址的,分别是 1MB 和 64KB B、单独编址的,都是 1MBC、统一编址的,都是 64KB D、统一编址的,都是 1MB24. CPU 响应中

9、断的时间是_A 。A一条指令程序结束 B外设提出中断 C取指周期结束 D程序执行结束25. CPU 响应 INTR 引脚上来的中断请求的条件之一是_B_。AIF=0 BIF=1 CTF=0 DTF=126. 8086CPU 响应外部中断 NMI 和 INTR 时,相同的必要条件是_B_.A.允许中断 B.当前指令执行结束C.总线空闲 D.当前访问内存操作结束27. 断点中断的中断类型码是_C_。A1 B2 C3 D428. 在 PC/XT 机中键盘的中断类型码是 09H,则键盘中断矢量存储在_B_ 。A36H39H B24H27H C18H21H D18H1BH29. 8086CPU 工作在总

10、线请求方式时,会让出_C_ 。A地址总线 B数据总线 C地址和数据总线 D地址、数据和控制总线30. 8086CPU 在执行 IN AL,DX 指令时,DX 寄存器的内容输出到 _A_ 上。A地址总线 B数据总线 C存储器 D寄存器31. CPU 在数据线上传输的信息可能是 _D_。A. 数据 B状态 C命令 D以上都是32. 下列哪个不是内部中断? C A执行 DIV 时,除数为 0 或商超出了寄存器范围 B8086 指令系统中的中断指令 INT nC中断请求线 INTR D单步执行33. 8086 CPU 的 NMI 引脚上输入的信号是( B) 。A、可屏蔽中断请求 B、非屏蔽中断请求C、

11、中断响应 D、总线请求34. 8086CPU 对中断请求响应优先级最低的请求是( C ) ANMI BINTR C单步中断 DINTO 35. 在 8086CPU 的标志寄存器中,控制标志位占( A ) A.3 位 B.9 位 C.4 位 D.16 位 36. 堆栈的工作方式是( D ) A.先进先出 B.随机读写 C.只能读出不能写入 D.后进先出 37. 8086CPU 与慢速的存储器或 I/O 接口之间,为了使传送速度能匹配,有时需要在_C_状态之间插入若干个等待周期 TW。A.T1 和 T2 B.T2 和 T3 C.T3 和 T4 D.随机38. 在读总线周期中,CPU 从数据总线上读

12、取数据是在_D_。AT3 状态 BT4 状态CT2 状态 DT4 状态和前一个状态交界的下降沿39. 8086CPU 访问 I/O 设备,实际上是访问_A_.A.端口 B.接口 C.总线 D.内存40. 8086/8088 读/写总线周期,微处理器是在_C_时刻采样 READY 信号,以便决 定是否插入 Tw .A.T2 B.T3 C.T3 下降沿 D. T2 上升沿41. 关于 8086 最大工作模式的特点描述正确的是_A_.A.需要总线控制器 8288 B.适用于单一处理机系统C.由编程进行模式设定 D. 所有控制信号由 8086 提供42. 8086 最小工作模式和最大工作模式的主要差别

13、是_D_.A.地址总线的位数不同 B.I/O 端口数不同C.数据总线位数不同 D.单处理器与多处理器的不同43. PC 机中地址总线的作用是_C_.A.用于选择存储器单元 B.用于选择进行信息传输的设备C.用于给存储器单元和 I/O 设备接口电路的选择地址D.以上都不正确44. 8086 系统中,用 IRET 指令结束中断服务程序后,标志 IF 的值是_C_.A. 肯定等于 1 B. 肯定等于 0C. 不确定 D. 按设置,可以是 1 或者 045. 执行 8086 的 IRET 中断返回指令后,将从堆栈中弹出_C_字节数据,存入相应的寄存器.A. 2 个 B. 4 个 C. 6 个 D. 8

14、 个46. 8086 的中断向量表中存放的是_B_。A. 中断类型号 B. 中断服务程序入口地址C. 断点地址 D. 中断向量地址47. 为了可以实现中断嵌套,在 8086 系统的中断服务程序中,需要写一条_D_。A. CLC 指令 B. STC 指令C. CLI 指令 D. STI 指令(开中断)48. 8086/88CPU 在响应中断时要执行( B )个中断响应周期。 A.1 个 B.2 个 C.3 个 D.4 个 49. 以下和中断有关的操作中,必须由 CPU 自动完成的是_A_。.A. 保存断点地址 B. 恢复断点地址C. 保存断点地址和恢复断点地址D. 保存断点地址,恢复断点地址和保

15、存标志寄存器50. 中断系统可以实现中断嵌套,其最主要的原因是_C_.A. 通过堆栈保护断点 B. 可以通过指令来开中断C. 具有中断优先级管理机制 D. 使用硬件中断控制器51. 在 8086 系统中,一个中断类型号为 0DBH 的中断服务子程序入口地址是8100H:1234H,这个地址在中断向量表中连续 4 个存储单元存放的内容依次为_C_.A.81H,00H,12H,34H B.00H,81H,34H,12HC. 34H,12H,00H,81H D.12H,34H,81H,00H52. 8086 的以下各种中断中,需要硬件提供中断类型号的只有_D_。A.INTO B.INT nC. NM

16、I D.INTR53. 对于 8086 的软件中断,以下说法中正确的是_D_。A. 所有软件中断的优先级都是相同的B. 所有软件中断的优先级都可以任意设置C. 优先级有差别,可以调整D. 优先级有差别,不可以调整54. 下列哪些不是 80386 的工作方式( C ) 。A、实方式 B、保护方式 C、流水式 D、虚拟 8086 方式第 4 章 存储器1. 某计算机的主存为 3KB,则内存地址寄存器需_C_位就足够了。A10 B11 C12(4k=2*12) D.132. 8086CPU 系统主存储器以_A_为单位编址.A.字节 B.字 C.双字 D.八字节3. 计算机的内存可采用_A_。ARAM

17、 和 ROM BRAM CROM D磁盘4. EPROM 是指_C_A只读存储器 B可编程的只读存储器C可檫除可编程的只读存储器 D电可檫除只读存储器5. 可编程的只读存储器_A_A不一定是可改写的 B一定是可改写的C一定是不可改写的6. 下面的说法中,_C_是正确的。AEPROM 是不能改写的BEPROM 是可改写的,所以也是一种读写存储器CEPROM(可擦除只读)是可改写的,但它不能作为读写存储器DEPROM 只能写一次7. 主存和 CPU 之间增加高速缓存的目的是_A_A解决 CPU 和主存之间的速度匹配问题B 扩大主存容量C 既扩大主存容量,又提高存取速度8. PROM 存储器是指_B

18、_(可擦除只读)A可以读写的存储器 B可以由用户一次性写入的存储器C可以由用户反复多次写入的存储器 D用户不能写入的存储器9. 某 DRAM 芯片,其存储容量为 512K(2*19)8 位,该芯片的地址线和数据线数目为( D )。A、8,512 B、512,8 C、18,8 D、19,810. 使用 256KB4 的存储器芯片组成 1MB 的存储器系统,其地址线至少需要_A_A20 条(2*20) B 16 条 C24 条 D12 条11. 存储器是计算机系统中记忆设备,它主要用来_C_A存放数据 B存放程序 C存放数据和程序 D存放微程 12. 采用高速缓存的目的是( C ) A.提高主存速

19、度 B.提高总线传输率 C.使 CPU 全速运行 D.扩大可寻址空间 13. 连续启动两次叫_D_A.存取时间 B.读周期 C.写周期 D.存取周期14. 连接到 64000h-6FFFFh 地址范围上的存储器是用 8k8RAM 芯片构成的,该芯片要_B_片。A.8 片 B.6 片 C.10 片 D.12 片15. 巳知 DRAM2118 芯片容量为 16K1 位, 若组成 64KB 的系统存储器,则组成的芯片组数和每个芯片组的芯片数为( D )。 A.2 和 8 B. 1 和 16 C.4 和 16 D.4 (4*16=64)和 8(2*8)16. 某存储器芯片有地址线 13(2*13=8k

20、)根,数据线 8 根,该存储器芯片的存储容量为( C )。A.15K8 B.32K256 C.8K8 D 32K8 17. 对存储器访问时,地址线有效和数据线有效的时间关系应该是_C_A.数据线较先有效 B.二者同时有效C.地址线较先有效 D.同时高电平18. 以下哪个器件的存取速度最快?( A )A) CPU 寄存器 B) Cache C) 主存储器 D) 辅助存储器19. 某一 SRAM 芯片的容量是 512B8 位,除电源和接地线外,该芯片的其他引脚最少应为( D )根。A.25 B.23 C.21 D.19 20. 下列说法中正确的是( C ) 。A)1KB=2 20B B)1TB=2

21、 20B C)1MB=2 20B D)1GB=2 20B21. 有一 SRAM 芯片,地址线为 A0A15,数据线为 D0D7,则该芯片的存储容量为( D ) A.8KB B.16KB C.32KB D.64KB (2*16) 22. 存储器在计算机中的主要作用是( C ) A.只存放程序 B.只存放数据 C.存放程序和数据 D.只存放指令代码23. 段式虚拟存储管理方式是将用户程序按( A )分为若干段.A.逻辑结构 B.模块 C.划分 D.虚拟结构24. 综合段式和页式虚拟存储器的优点,许多微机用( B )虚拟存储管理方式。A.程序 B.段页式 C.分段 D.页划分25. 如果把未用高位地

22、址的一部分进行译码产生片选信号这种方法称为 ( C )法.A.全译码法 B.线选法 C.部分译码26. 主存容量为 1MB,划分成 2048 页,每页( D ) 。A.64B B.128B C.256B D.512B27. CPU 访问主存储器时,先到 Cache 中访问,若找到所要的内容称( C ).A.局部 B.不命中 C.命中 D.替换28. 某种函数把主存地址映射到 Cache 中定位,称做( D ) 。A.直接映象 B.全相联映象 C.组织联映象 D.地址映象 29. 每个主存地址映射到 Cache 中一个指定地址方式称做( A ) 。A.直接映象 B.全相联映象 C.组织联映象 D

23、.地址映象 30. 主存的每一个而可以映射到 CACHE 的任何一个页位置,这样方式称为(B) 。A.直接映象 B.全相联映象 C.组织联映象 D.地址映象31. 以下哪个不是产生存储器片选信号的方法( D ).A.线选法 B.部分译码法 C.全译码法 D.字节扩充法32. 存放的信息不会因断电而丢失,又可以称为( A ) 。A.非易失性存储器 B.随机存取存储器C.只读存储器 D.半导体存储器第 5 章 微型计算机和外设的数据传输1. 通常外设接口中,往往有_C_端口才能满足和协调外设工作要求。A数据 B数据、控制 C数据、控制、状态 D控制、缓冲 2. 在主机与外围设备进行数据交换时,为解

24、决两者之间的同步与协调、数据格式转换等问题,必须要引入_C_.A数据缓冲寄存器 BIO 总线 CI/O 接口 D串并移位器3. CPU 与 I/O 设备间传送的信号有( D ) A.控制信息 B.状态信息 C.数据信息 D.以上三种都有 4. 微处理器从启动外设直到外设就绪的时间间隔内,一直执行主程序直到外设要求服务时才终止。此种传送方式是_D_。ADMA B无条件 C查询 D中断5. 采用条件传送方式时,必须要有_C_。A中断逻辑 B请求信号C状态端口 D类型号6. I/O 与主机信息的交换采用中断方式的特点是_B_ACPU 与设备串行工作,传送与主程序串行工BCPU 与设备并行工作,传送与

25、主程序串行工作CCPU 与设备并行工作,传送与主程序并行工作7. I/O 与主机信息的交换采用 DMA 方式的特点是_C_ACPU 与设备串行工作,传送与程序串行工作BCPU 与设备并行工作,传送与主程序串行工作CCPU 与设备并行工作,传送与主程序并行工作D.以上说法都不对 8. 当采用_A_输入操作情况时,除非计算机等待,否则无法传送数据给计算机A程序查询方式 B中断方式 CDMA 方式9. 在查询方式下输入/输出时,在 I/O 接口中设有_A_,通过它来确定 I/O 设备是否准备好(条件) 。A状态寄存器 B数据寄存器 C控制寄存器10. 对于开关型设备的控制,适合采用的 I/O 传送方

26、式是( A )。 A.无条件 B.查询 C.中断 D.DMA 11. 在下述几种输入/输出中,比较适宜使用 DMA 传送方式的是_C_A磁盘输入输出操作 B字符打印机操作C快速而大量的数据采集 D数据量少而频繁的数据传送 12. CPU 与外设间数据传送的控制方式有( D ) A.中断方式 B.程序控制方式 C.DMA 方式 D.以上三种都是 13. 在查询传送方式,CPU 要对外设进行读出或写入操作前,必须先对外设_B_。A.发控制命令 B.进行状态检测C.发 I/O 端口地址 D.发读/写命令14. 在计算机与外设之间传送数据时,占用 CPU 时间最长的传送方式是( A ) 。A查询 B.

27、中断 C.DMA D.IO 处理机 15. 采用中断方式为外部设备服务的优点包括_C_.A. 提供可靠的数据传输服务和简化硬件接口B. 提高 CPU 的效率和提供可靠的数据传输服务C. 提高 CPU 的效率和加强实时处理能力D. 加强实时处理能力和简化硬件接口16. 地址译码器的输出一般可为接口的( A )信号。 A片选 B数据输入 C地址 D控制第 6 章 串并行通信和接口技术1. 8255A A 组工作于方式 2,B 组工作于方式 1,B 口输入,设计工作方式选择控制字为_A_。A11000110B B00000110BC. 10010000B D10000110B 2. 数据发送时,每个

28、数据的移位输出是在 TXC_D_实现的。A高电平 B低电平 C上升沿 D下降沿3. 异步通信中下一个字符开始,必须以高电压变成低电压的_A_作为标志。A下降沿 B低电平 C负脉冲 D正脉冲4. 8251A 的 C/、 Error!、 、为_A_表示微处理器向 8251A 输出数据。 (P207)A 0100 B0010 C0110 D01015. 若 8251A 的 C/、 Error!、 、为_A_表示处于高阻状态。A1110 B1010(状态) C1100(控制) D10006. 8251A 的 C/、 Error!、 、为_A_表示微处理器读 8251A 输入的数据。A0010(入) B

29、1010 C0011 D01117. 常用总线 RS 232C 是属于_C_总线。A片总线 B内总线 C外总线 D地址总线8. 设 8225A 组工作方式 1,B 组工作方式 1,A 口输出,B 口输入,设计工作方式选择字为_C_。 (221)A10110110B B00110110BC10100110B D10100100B9. 8255A 的 PA 口工作在方式 2,PB 口工作在方式 1 时,其 PC 端口_C_。A 用作两个 4 位 I/O 端口 B 部分引脚作联络,部分引脚作 I/OC 全部引脚均作联络信号 D 作 8 位 I/O 端口,引脚都为 I/O 线 10. 串行异步通信的实

30、现,必须作到_C 。A通信双方有同步时钟的传送,以实现同步B一块数据传送结束时,用循环冗余校验码进行校验C以字符为传送信息的单位,按约定配上起始位、停止位和校验位D块与块间用同步字符 01111110 隔开11. RS-232C 标准的电气特性规定逻辑“0”电平为_D_。 A00.4V B00.8V C-3V-15V D+3V+15V12. 若使 8251A 工作于内部同步,内部不复位,出现 TE、OE、PE 标志,复位许接收和发送,正常工作条件下,其命令指令字为_A_。 (211b)A10010111B B11110111B C00111011B D01110111B13. 输入控制发送器数

31、据速率的时钟 TXC 频率可以是数据传送波特率的_A_倍。A1、16、64 B1、32、64C16、32、64 D16、64、12814. 8255 的_C_一般用作控制或状态信息传输。A端口 A B端口 B C端口 C D端口 C 的上半部分 15. 在可编程通信接口电路 Intel 8251 的接口信号中,有同 CPU 接口的,有同外部装置接口。下面四个信号中,哪个不是同 CPU 接口的? B ACLK B (外设) RxD (208) CDB 0 DTxRDY16. 若传送率为 1200,波特率因子 n=16,则收、发时钟(RxC.TxC)的频率为( B ) A. 2400Hz B.19

32、.2KHz C.20KHz D. 1MHz17. 8255A 中即可以作数据输入、输出端口,又可提供控制信息、状态信号的端口是( C) A.B 口 B.A 口 C.C 口 D.以上三个端口均可以 18. 8251A 的方式控制字(即模式字)的作用是( D)A.决定 8251 的数据格式 B.决定 8251 的数据格式和传送方向 C.决定 8251 何时收发 D.以上都不对 19. 设串行异步通信的数据格式是:1 位停止位,7 位数据位,1 位校验位,1 位起始位,若传输率为 2400 位/秒,则每秒传输的最大字符个数为( D ) A.10 个 B.110 个 C.120 个 D.240 个 2

33、0. 当 8255A 工作在方式 1 输出时,通知外设将数据取走的信号是( C )A.ACK B.INTEC.OBF D.IBF21. 在数据传输率相同的情况下,同步传输率高于异步传输速率的原因是( A )A.附加的冗余信息量少 B.发生错误的概率小C.字符或组成传送,间隔少 D.由于采用 CRC 循环码校验22. 异步传送中,CPU 了解 8251A 是否接收好一个字符数据的方法是( D )A.CPU 响应 8251A 的中断请求 B.CPU 通过查询请求信号 RTSC.CPU 通过程序查询 RxD 接收线状态D.CPU 通过程序查询 RxRDY 信号状态23. 8255A 引脚信号=0,

34、=0,A1=1,A0=1 时,表示( B )A.CPU 向数据口写数据 B.CPU 向控制口送控制字C.CPU 读 8255A 控制口 D.无效操作24. 8255A 在方式 0 工作时,端口 A、B 和 C 的输入输出可以有_C_种组合。A4 B8 C16 D625. 8255A 能实现双向传送功能的工作方式为_C_。A方式 0 B方式 1 C方式 2 D方式 326. 8255 有三种工作方式方式 0、方式 1 和方式 2,方式 2 能用于( A ) A.端口 A B.端口 B C.端口 C D.端口 A、B、C 都可以 27. 异步方式下,方式指令字的 D1D0 为 01,若收发的时钟

35、TXC、RXC 为 4800HZ,则输入、输出数据速率为_B_波特。A300 B4800 C2400 D300028. 当方式指令字的 D1D0=10,TXC、RXC 的频率为 19.2KHZ,则相应产生的异步数据率为_B_波特。A2400 B1200 C4500 D360029. 异步串行通信中的波特率是指( D )。A、每秒钟传送的字符数 B、每秒钟传送的字节数C、每秒钟传送的字数 D、每秒钟传送的二进制位数30. 数据传输率与传输距离成_D_。A.相等 B.不相等 C.正比 D.反比第 7 章 中断控制器1. 8259A 要求无论采用何种触发方式,中断请求信号的高电平状态保持到_C_。A

36、第二个中断响应信号 INTA 有效后 B第二个中断响应信号 INTA 有效之前C第一个中断响应信号 INTA 有效之后 D第一个中断响应信号 INTA 有效之前2. 普通结束 EOI 命令用于_A_方式中的中断结束。A完全嵌套 B自动循环 C特殊循环 D特殊屏蔽3. 在正常 EOI 方式下中断结束命令是清除( B )中的某一位。 AIRR B.ISR C.IMR D.程序状态字 4. 初始化时 8259A 没有优先管理方式编辑时,由 8259A 自动进入_B_方式。A自动循环 B完全嵌套 C单字节 D特殊屏蔽5. 8259A 中 IRR 是( A ) A、中断请求寄存器 B、中断服务寄存器C、

37、优先级分析器 D、中断屏蔽寄存器 6. 8259A 中 IMR 是( D ) A、中断请求寄存器 B、中断服务寄存器C、优先级分析器 D、中断屏蔽寄存器 7. 8259A 中 ISR 是( B ) A、中断请求寄存器 B、中断服务寄存器 C、优先级分析器 D、中断屏蔽寄存器8. 8259A 中 PR 是( C )A、中断请求寄存器 B、中断服务寄存器C、优先级分析器 D、中断屏蔽寄存器 9. 8259 的 OCW1中断屏蔽字_A_设置。A可允许多次 B只允许一次C在 ICW 之前 D仅屏蔽某中断源时10. INT 8259 中断屏蔽寄存储器的作用是( B )。 A.禁止 CPU 响应外设的中断

38、请求 B.禁止外设向 CPU 发中断请求C.禁止软中断请求 D.禁止 NMI 中断请求 11. 要仅禁止 8259A 的 IR0 的中断请求,则其中断屏蔽操作指令字 OCW1 应为( D ) A80H B28H CE8H D01H 12. 若 8259A 工作在优先级自动循环方式,则 IRQ4 的中断请求被响应并且服务完毕后,优先权最高的中断源是_B_。AIRQ3 BIRQ5 CIRQ0 DIRQ413. PC/XT 机中若对从片 8259A 写入的 ICW2 是 70H,则该 8259A 芯片的 IRQ5 的中断类型号是 _C_A70H B73H C75H D77H14. PC/XT 机中若

39、对从片 8259A 写入的 ICW2 是 70H,则该 8259A 芯片的 IRQ5 的中断矢量存储的地址是_D_A75H B280H C300H D1D4H15. 3 片 8259A 级联起来,可管理_D_级中断。A24 B22 C20 D1616. 要管理 64 级可屏蔽中断,需要级联的 8259A 芯片数为( D)A.4 片 B.8 片C.10 片 D.9 片17. 一个 8259 可提_B_个中断类型号A1 B8 C16 D6418. 以下说法正确的是_B_。A在级联的方式下,可以在主片采用中断自动结束方式B在电平触发方式中,中断请求信号必须在得到响应后及时撤销C在级联的方式下,主片可

40、以不设置 ICW3,但从片必须设置D中断服务子程序发出中断结束命令,马上返回断点19. 在中断方式下,外设数据输入到内存的路径是_D_A外设数据总线内存 B外设数据总线CPU内存C外设CPUDMAC内存 D外设IO 接口CPU内存20. 不是中断请求的引入方式的是( D ) 。 A、电平触发 B、边沿触发方式C、查询方式 D、手动方式 21. 不是中断结束方式的是( B ) 。 A、自动结束中断方式 B、随机结束中断方式C、特殊结束中断方式 D、普通结束中断方式 22. 不是中断优先级设置方式的是( A )A、优先级随机循环方式 B、特殊全嵌套方式C、优先级自动循环方式 D、全嵌套方式第 8

41、章 DMA 控制器1. 用 DMA 方式传送数据时,是由_D_控制的。ACPU B软件 CCPU+软件 DDMA 控制器2. Intel 8237 有 C 个完全独立的 DMA 通道。A1 B2 C4 D83. 8237A 的内部结构中没有( A )A、外寄存器 B、4 个独立的 DMA 通道 C、控制逻辑单元 D、缓冲器 4. 8237A 中每个通道都没有以下那个功能( B ) A、级联传送 B、数据块传送C、请求传送 D、字节传送5. 8237A 中 DB7DB0 是( A )A、分时复用的三态数据/地址线 B、三态输出地址线C、双向三态地址线 D、控制线 6. 8237A 中 A7A4

42、是( B )A、分时复用的三态数据/地址线 B、三态输出地址线C、双向三态地址线 D、控制线 7. 8237A 中 A3A0 是( C )A、分时复用的三态数据/地址线 B、三态输出地址线C、双向三态地址线 D、控制线8. 在 DMA 方式下,外设数据输入到内存的路径是 ( B ) A.外设CPUDMAC内存 B.外设DMAC内存 C.外设存储器 D.外设数据总线存储器 9. 在 DMA 传送过程中完成数据传送功能是由( C ) 。 ACPU 执行从存储器读出的指令 BCPU 直接控制外部设备与存储器 CDMAC 执行从存储器读出的指令 D外部设备中的控制部件直接控制 EDMAC 的硬件直接控

43、制 10. 在采用 DMA 方式的 I/O 系统中,其基本思想是在以下部件或设备之间建立直接的数据通路,这指的是( B )。 ACPU 与外围设备 B主存与外围设备C外设与外设 DCPU 与主存 11. 在 DMA 方式下,CPU 与总线的关系是_B_A.只能控制地址总线 B.相互成隔离状态C.只能控制数据线 D.相互成短接状态第 9 章 计时器/定时器1. 8253-5 哪种工作方式能产生连续方波输出_D_。A方式 0 B方式 1 C方式 2 D方式 32. 8253_5 工作于方式 1 时,当门控信号上升沿到来后的_D_时刻,门控信号 OUT 变成低电平。ACLK 上升 BCLK 下降沿C

44、下一个 CLK 上升沿 D下一个 CLK 下降沿 3. 通常在可编程 16 位定时器/计数器中,微处理器不能直接访问_B_单元。A控制寄存器 B计数执行单元C计数输出锁存器 D地址初值寄存器4. 8253-5 工作于方式 1 时,输出负脉冲的宽度等于_A_A计数初值 N 个 CLK 脉冲宽度 B计数初值 N+1 个 CLK 脉冲宽度C计数初值 N-1 个 CLK 脉冲宽度 D计数初值(2N-1)/2 个脉冲宽度 5. 8253-5 工作于方式 2,用 BCD 码计数,用计数器 1,只读高 8 位则控制字为:_C_。A01010101B B01000101BC01100101B D0110010

45、0B6. 8253-5 某计数器工作在方式 1 时,在计数中途 OUTi 为_D_。A由低变高 B由高变低C高电平 D低电平 D7. 启动 8253 的计数器开始或计数的方式有( C ) 。 A软件方式 B硬件方式 C软件和硬件方式 D门控信号 8. 82535 工作方式 1 和方式 5 时,门控信号为_A_触发。A上升沿 B下降沿 C高电平 D低电平9. 8253-5 引脚 CS、RD、WR、A1、A0 为_C_时,表示对计数器 2 设置计数初值。A00010B B10010B C01010B D10011B10. 8253 的计数器的最大计数初值是( D )A.65536 B.FFFFHC.FFF0H D.0000H11. 对 8253 的定时与计数_C_A有两种不同的工作方式 B。定时只加时钟脉冲,不设计数值C实质相同 D。从各自的控制端口设置(错,共用一个控制端口)12

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报