1、第一章 开发板硬件描述11 硬件规格介绍1.1.1Mini9261-I硬件规格处理器:AT91SAM9261-I,ARM926EJ-STM ARM处理器 扩展DSP 指令 ARM Jazelle 技术提供了Java 加速功能 16K 字节数据缓存,16K 字节指令缓存,写缓冲器 工作于190 MHz 时性能高达 210 MIPS 存储器管理单元 嵌入式ICE ,支持调试信道 中等规模的嵌入式宏单元结构 附加的嵌入式存储器 32K 字节片内ROM,最大总线速率下单周期访问 160K 字节片内SRAM,最大处理器或总线速率下单周期访问DataFlash:SPI 接口,兼容 4-8MB,512bit
2、/page; NorFlash:兼容 8-16MB16 NOR FLASH,1 片; 一路 10M/100M自适应以太网接口;EEPROM: DS243112 系统功能模块图S e r i a l i n t e r f a c eI 2 CS P IM i n i 9 2 6 1 - I 核 心 板R T CI O i n t e r f a c eI n t e r r u p t c o n t r o l l e rL O C A L B U S &M e m o r y c o n t r o l l e rC P UD A T A F L A S HN O R F L A S HN
3、 A N D F L A S HS D R A ME T H E R N E TM i n i 9 2 6 1 - I 底 板B U F F E RC F _ C A R DI 2 ST S C 2 3 0 1A U D I OT O U C HK E YC A NS D _ C A R DU S B _ H O S TU S BD E V I C EL C D i n t e r f a c eV G A i n t e r f a c eU A R TL C D c o n t r o l l e rR S - 2 3 2 R S - 4 8 5第二章 模块电路图2.1 核心板电路图:2.
4、1.1核心板电源:采用 SG2001芯片供应 VDDBU(1.2V) ;采用 TPS60500芯片供应 VDDCORE(1.2V,替换芯片为 TPS7201) 。2.1.2 网口电路 采用 DM9000A网卡芯片,实现 10M/100M自适应。2.1.3 CPU复位电路为了 CPU能上电复位和硬复位,本系统采用 1K电阻上拉,电路如下图所示:2.1.4 NOR_FLASH接口电路采用 S29GL064M90FFIR20芯片,容量为 64Mbit,电路设计兼容 4M和 8M同系列的NORFLASH,电路设计如下图:2.1.5 SDRAM接口电路采用两片 MT48LC16M16A2P-75组成 32bit数据总线,容量为 32Mbit.2.1.6 DATA_FLASH接口电路采用 AT45DB321D-SU芯片做 DATAFLASH,具有 SPI接口。片选信号必须接到 SPI0_CS0。