收藏 分享(赏)

数字电路ch3-6.ppt

上传人:fmgc7290 文档编号:8008059 上传时间:2019-06-03 格式:PPT 页数:7 大小:366.50KB
下载 相关 举报
数字电路ch3-6.ppt_第1页
第1页 / 共7页
数字电路ch3-6.ppt_第2页
第2页 / 共7页
数字电路ch3-6.ppt_第3页
第3页 / 共7页
数字电路ch3-6.ppt_第4页
第4页 / 共7页
数字电路ch3-6.ppt_第5页
第5页 / 共7页
点击查看更多>>
资源描述

1、1. 产生竞争冒险的原因,2. 消去竞争冒险的方法,3.6 组合逻辑电路中的竞争冒险,竞争:在组合电路中,信号经由不同的路径达到某一会合点的时间有先有后的现象;,如不考虑门的延迟时间,L = 0。,冒险:由于竞争而引起电路输出发生瞬间错误现象。表现为输出端出现了原设计中没有的窄脉冲,常称其为毛刺。,1. 产生竞争冒险的原因,竞争冒险就是因信号传输延迟时间不同,而引起输出逻辑错误的现象。,在组合电路中,只要某个因子同时以原变量和反变量的 形式出现在逻辑表达式中,就具备了竞争条件。如果消 去式中其它因子,并得到如下形式:,则该电路存在竞争冒险。,如果B=C=0,例,1. 消除互补变量方法,2. 消

2、去竞争冒险的方法,2. 增加乘积项,消除了C跳变时对输出状态的影响,从而消去了竞争冒险。,当A= B = 1时,,G5输出为1,,G4输出亦为1 ;,2. 消去竞争冒险的方法,3. 输出端并联电容器,420pF,如果逻辑电路在较慢速度下工作,为了消去竞争冒险,可以在输出端并联一电容器,其容量为420 pF之间。致使输出波形上升沿和下降沿变化比较缓慢,可对于很窄的负跳变脉冲起到平波的作用。在对波形要求较严格时,应再加整形电路。,2. 消去竞争冒险的方法,本章小结 1组合逻辑电路的分析步骤为:写出各输出端的逻辑表达式化简和变换逻辑表达式列出真值表确定功能。 2组合逻辑电路的设计步骤为:根据设计求列出真值表写出逻辑表达式(或填写卡诺图) 逻辑化简和变换画出逻辑图。 3常用的中规模组合逻辑器件包括编码器、译码器、数据选择器、数值比较器、加法器等。为了增加使用的灵活性和便于功能扩展,在多数中规模组合逻辑器件中都设置了输入、输出使能端或输入、输出扩展端。 4应用中规模组合逻辑器件进行组合逻辑电路设计的一般原则是:使用MSI芯片的个数和品种型号最少,芯片之间的连线最少 5用MSI芯片设计组合逻辑电路最简单和最常用的方法是,用数据选择器设计多输入、单输出的逻辑函数;用二进制译码器设计多输入、多输出的逻辑函数。,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报