1、1南京信息工程大学滨江学院2011 2012 学年 第 1 学期计算机原理 课程试卷( 期中 卷)注意:1、本课程为 必修 (表明必修或选修), 学时为 51 ,学分为 2、本试卷共 5 页;考试时间 90 分钟; 出卷时间:2011年 11 月3、姓名、学号等必须写在指定地方; 考试时间: 2011 年 11 月 日4、本考卷适用专业年级: 2009 级 任课教师: 林美华 (以上内容为教师填写)专业 年级 班级 题号一 二 三 四 五 六 七 八 九 十十一十二总分得分阅卷 人 2学号 姓名 单项选择题(每题 1 分,共 20 分)1 最早提出“存储程序 ”概念的是 B 。A. Babba
2、ge B. Von Neumann C. Pascal D. Bell2 计算机的算术逻辑单元、控制单元及存储器合称为 C 。A. CPU B. ALU C. 主机 D.微处理器3 计算机系统中的存储器系统是指 D 。A. RAM 存储器 B. ROM 存储器 C. 主存储器 D. 主存储器和外存储器4 完整的计算机硬件系统是由 A 组成的。A. 主机与外设 B. CPU 与存储器 C. ALU 与控制器 D.硬件系统与软件系统5 当前设计高性能计算机的重要技术途径是 D 。请仔细阅读以下内容:1、 考生必须遵守考试纪律,本人已经阅读并清楚了解南京信息工程大学滨江学院考试纪律规定 。2、 所有
3、考试材料不得带离考场。3、 考生进入考场后,须将学生证或身份证放在座位的左上角。4、 考场内不许抽烟、吃食物、喝饮料。5、 考生不得将书籍、作业、笔记、草稿纸袋入考场,主考教师允许带入的除外。6、 考试过程中,不允许考生使用通讯工具。7、 开考 15 分钟后不允许考生进入考场,考试进行 30 分钟后方可离场。8、 考生之间不得进行任何形式的信息交流。9、 除非被允许,否则考生交卷后才能离开座位。10、 考试违纪或作弊的同学将被请出考场,其违纪或作弊行为将上报学院。被人郑重承诺:我已阅读上述 10 项规定,如果考试是违反了上述 10 项规定,本人将自愿接受学校按照有关规定所进行的处理。上面姓名栏
4、所填姓名即表示本人已阅读本框的内容并签名。3A.提高 CPU 主频 B. 扩大主频容量 C.采用非冯.诺依曼结构 D.采用并行处理技术6 运算器的主要功能是进行 C 。A. 逻辑运算 B. 算术运算 C. 逻辑运算与算术运算 D.初等函数运算7 若一个数的编码是 10000111,它的真值为+7,则该编码是 D 。A. 原码 B. 反码 C.补码 D.移码8 在计算机内常采用 D 作为字符编码。A. ASCII 码 B. 原码 C. 反码 D. 补码9 补码运算的特点是符号位 B 。A. 与数值位分别进行运算 B. 与数值位一起进行运算 C. 要舍去 D.表示溢出10 运算器由许多部件组成,其
5、核心部分是 B 。A. 数据总线 B.算术逻辑运算单元 C. 多路开关 D.累加寄存器11 有关算术右移中,说法正确的是 D 。A. 数据右移 1 位,最高位用 0 补充B. 数据右移 1 位,最高位用 1 补充 C. 数据右移 1 位,最高位用原最低位补充D. 数据右移 1 位,最高位用原最高位补充12 有关逻辑右移中,说法正确的是 A 。4A. 数据右移 1 位,最高位用 0 补充B. 数据右移 1 位,最高位用 1 补充C. 数据右移 1 位,最高位用原最低位补充D. 数据右移 1 位,最高位用原最高位补充13 关于浮点数加减法,以下论述正确的是 B 。A. 对阶时较小的数进行左移B.
6、对阶时小阶向大阶对齐C. 对阶时大阶向小阶对齐D. 对阶时较大的数进行左移14 若寄存器中存放的是数据的 C ,则经过一次算术右移操作后,结果相当于原来的数除以 2。A. 原码 B. 反码 C.补码 D.无符号数15 DRAM 比起 SRAM 的主要优点是 C 。A.速度快 B. 数据不易丢失 C.存储密度高 D.控制简单16 某一 SRAM 芯片,其容量为 10248 位,除电源和接地端外,该芯片引脚的最小数目为 A 。A. 20 B. 22 C.25 D.3017 存储周期是指 C 。A. 存储器的读出时间 B.存储器的写入时间 C.存 储 器进行连续读和写操作所允许的最短时间间隔 D.存
7、储器进行连续写操作所允许的最短时间间隔。518 EPROM 是指 D 。A. 随机读写存储器B. 只 读存储器C. 可 编程的只读存储器D. 可擦可编程的只读存储器19动态半导体存储器是 A 。A. DRAM B. PROM C.SRAM D.ROM 20. 需要刷新的存储器是 D 。A.Cache B. ROM C.静态存储器 D.动态存储器填空题(每题 1 分,共0 分)1三级存储系统是由 主存 、 辅存 、和 cache 组成的,二 级存储系统则由 主存 和 辅存 组成。分级的目的是为了解决存储器速度、成本、容量之间的矛盾。 。2动态半导体存储器的刷新一般有集 集中式刷新 、 分散式刷新
8、 、和分散式刷新 三种方式,之所以刷新是因为 有电荷泄漏,需定期补充 。3使用高速缓冲存储器是为了解决 CPU 与主存速度不匹配 问题,存储管理主要由 硬件 实现。使用虚拟存储器是为了解决 扩大主存容量和地址编码分配 问题而制造的,存储管理主要由 软件 实现,在后一种情况下,CPU 不能直接 访问第二级存储器。64计算机中的存储器是用来存放 数据和程序 的,随机访问存储器的访问速度与 存储位置 无关。5已知某计算机存储器容量为 4MB,用 1M1 位动态 RAM 芯片构成该存储器,共需要这种类型的 DRAM 32 片,每片DRAM 上有 20 根地址引线。6运算器组成中除了要有加法器,还要有
9、输入数据选择电路 、 输出数据控制电路 、 总线 、 移位器 、和 通用寄存器 。7移码表示法的主要用途是:表示 浮点 数的阶码 E,以便于比较两个 指数 的大小和 对阶 操作。8在由 n 台计算机构成的并行计算机中,其运行程序的加速比一般都小于 n,其主要原因是 存在通信开销 和 程序中有不能并行串行的计算部分 。将许多电 子元件集成在一块芯片上称为 存储芯片 。计算题(每题分,共0 分)已知 x=-0.1011, y=0.0111, 求 x-y=?2. x=-0.1101, y=0.0110, 用补码二位乘法求 xy补 = ?3已知 x=-0.1011, y=0.1111, 用变形补码计算
10、 xy=?4.用原码两位乘法计算 xy=?,x=-0.101,y=-0.111用 SN74181 芯片和 SN74182 芯片设计以下两种方式的 32 位字长的 ALU.1. 二重并行进位。(5 分)72三重并行进位。( 5 分)五某 8 位机采用单总线结构,地址总线 16 根(A15 A0,A0 为低位),数据总线 8 根(D7D0),控制总线中与主存有关的有 MREQ(允许访存,低电平有效), R / W(高电平为读命令,低电平为写命令)。主存地址空间分配如下:08191 为系统程序区,由只读存贮器芯片组成。 819232767 为用户程序区;最后(最大地址)2K 地址空间为系统程序工作区
11、。上述地址为十进制,按字节编址。现有如下存贮器芯片:ROM:8K8 位(控制端 仅有CS)RAM(静态 ):16K1 位,2K8 位,4K8 位,8K8 位请从上述芯片中选择适当芯片设计该计算机主存贮器,画出主存贮器逻辑框图。注意画选片逻辑(可选用门电路及 3:8 译码器 74LS138),与 CPU 的连接, 说明选哪些存贮器芯片,选多少片?(10 分)六用 16K1 位的 DRAM 芯片构成 64K8 位的存储器。(1)画出该存储器组成的逻辑框图。(2)设存储器读/写周期均为 0.5S,CPU 在 1S 内至少要访存一次,试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?8