1、第 1 页 共 10 页微机系统与接口技术复习要点第二章 微处理器80486 的内部结构总线接口,指令预取,指令译码,控制,整数,分段,分页,浮点和 Cache 部件 2.2 Pentium 的内部结构特点 指令和数据 Cache 分开 指令 Cache,TLB,预取缓冲器 ,BTB,指令译码,控制,控制 ROM,两条流水线(U,V 流水线) 超标量结构的整数部件 流水线式的浮点部件 4KB,4MB 的页面 数据整合和出错检测 调试和测试2.3 32 位 CPU 的寄存器组通用 REG:EAX.EBX,ECX,EDX,ESI,EDI,EBP,ESP段 REG 和描述符 REG:CS,SS,DS
2、,ES,FS,GS 及其段 Cache 中描述符 RIP 和 EIP:16/32 位操作 ,实模式和 VM8086/保护模式EFLAGS:ID VIP VIF AC VM RF NT IOPL OF DE IF TF SF ZF AF PF CF控制 REG:CR0,CR1,CR2,CR3,CR4第 2 页 共 10 页系统地址 REG:GDTR,IDTR,TR,LDTR调试 REG:DR0,DR1,DR2,DR3,DR4,DR5,DR6,DR7测试 REG:TR0,TR1,TR2,TR3,TR4,TR5,TR6,TR7模型专用 REG:02H0EH:TR1TR12,RDMSR WRMSR00
3、-01H:机器检查地址和类型,10H13H:性能监测2.4 实地址模式80486 的复位pentium 的复位 ,RESET:寄存器和引脚的状态内部自测试 INIT2.5 保护模式选择符:Index,TI,RPL段描述符:代码段和数据段(堆栈段,一般数据段)系统描述符:各种类型:LDT 描述符,TSS 描述符中断描述符:调用门,任务门,中断门,异常门;门描述符描述符表:GDT,LDT ,IDT保护:特权级,存储器,OS 的保护和保护模式的转子返回26 虚拟 8086 模式与实模式及保护模式的区别进入和退出27 工作模式的转换:28 中断与异常的类型、向量号、描述符表29 实模式下中断处理序列第
4、 3 页 共 10 页210 保护模式下的中断处理,堆栈结构,特权保护,错误代码通过中断门和异常门通过任务门211 虚拟 8086 模式下的中断和异常212 段式存储管理和页式存储管理,地址空间的转换213 虚拟地址到线性地址的变换214 页变换原理和过程CR3、页目录表、页表、页页目录项和页表项转换后援缓冲器 TLB215 虚拟 8086 模式存储管理216 32 位 TSS 的格式217 TSS 描述符、任务门和 TR218 任务转换过程启动保护性检查转出任务的状态保存TR 加载转入任务的寄存器加载和任务执行219 32 位微处理器的多处理总线锁定:LOCK#LOCK 前段:LOCK第 4
5、 页 共 10 页自动锁定:中断响应,测试和设置 TSS D,修改段 D,修改页目录项和页表项伪锁定:PLOCK#220 Cache 的工作原理221 80486 内部 cache 的结构和操作:4 路组相联,标签块,数据块,有效性/LRU 块页级 cache 管理:CR3、页目录项、页表项中位对 PCD,PWT控制222 Pentium 的 cacheM.E.S.I 一致性协议及转换223 80486 的引脚与功能地址:总线,20 位屏蔽数据:总线,奇偶检验,宽度总线:周期定义,控制,突发,仲裁cache:行无效,控制,页 cache 控制浮点出错报告中断、复位、时钟224 Pentium
6、的引脚与功能地址:总线,20 位屏蔽,地址奇偶及检测数据:总线 64 位,奇偶检测允许总线:周期定义,控制,仲裁SCYC,CACHE# ,NA#第 5 页 共 10 页Cache:行无效,控制,页 Cache 控制增加 Cache 控制:WB/WT#Cache 一致性 :HIT#,HITM#,INV写顺序:EWBE#错误检测:浮出错保留增加总线周期检测 BUSCHK#,功能冗余校验 FRCMC#,内部出错 IERR#测试访问口 TAP中断,初始化,复位,时钟系统管理模式断点性能监控第三章 内存储器31 半导体存储器ROM 与 RAMSRAM 与 DRAMEDO RAM SDRAM CDRAM
7、Flash memory3.2 存储器地址空间的硬件组织16/32 位 CPU 的存储器组织对准(齐)和非对准(齐)的字,双字传送3.3 PC/XT 存储器子系统第 6 页 共 10 页RAS#和 CAS#生成电路RAM 电路奇偶校验电路DRAM 的刷新3.4 Pentium 机器存储器子系统DRAM 存储阵列RAS#和 CAS#地址多路转换电路数据总线收发电路控制逻辑电路第四章 输入与输出(I/O)接口4.1 8254 的功能,结构,控制字和状态字8254 的 6 种工作方式及程序设计:SC1 SC0 RL1 RL0 M2M1M0BCD8253/8254 在 XT/AT 中的应用,A、B、C
8、 口 POST/正常工作4.2 8255 的功能,结构,控制字和状态字8255 的 3 种工作方式及程序设计8255 的应用4.3 8250 的功能、结构、内部寄存器和初始化程序设计PC/XT 的异步通信适配器的中断功能及在回送方式下的测试并行 I/O 串行 I/O,同步与异步通信,全双工与半双工,波特率与数据传输率第 7 页 共 10 页RS-232 接口的主要信号及与 Modem 的连接,及机械,功能,电气,规程特性第五章 微机与外设的数据交换5.1 8259 PIC 的功能,结构及引脚8259 的 ICW1ICW4,OCW1OCW3 中的各位含义和初始化程序设计8259 的级联工作方式,
9、EOI,优先级设定与循环,特屏方式,查询方式,续 IMR/IRR/ISR,级联初始化、过程、结束,特殊全嵌套5.2 8237 DMAC 的功能,结构及引脚,8237 的内部寄存器、命令的作用及初始化程序设计8237 的工作流程和操作时序8237 在 PC/XT 和 PX/AT 中的应用第六章 总线技术6.1 系统总线:IBM PC 总线、ISA 总线、EISA 总线的信号定义、功能、结构,机械电气规范、数据传输率、兼容性IBM PC 总线(8 位总线, 62 线摘槽)ISA 总线(16 位总线, 98 线摘槽)ESA 总线(32 位总线,198 线摘槽)6.2 局部总线:VL 总线,PCI 总
10、线第 8 页 共 10 页Local Bus 位置和作用,层次结构VL 总线性能、作用、优缺点PCI 总线主要特点和体系结构,总线信号定义6.3 外设总线USB、IEEE1394 总线的概念和作用USB 总线的结构:2 种速度、 4 种传输、2 种电缆、4 芯指针,127 个连接,5M 距离USB 总线的性能:即插即用,自动启动,低成本,省空间,工业标准IEEE1394 总线结构:2 种模式,6 针线缆, 63 个连接,4.5M 距离IEEE1394 总线的性能能:热拔插,基于 SCSI-3,共享外设,高速接口,多媒体6.4 通信总线RS-232 接口:EEE488 结构:1MB/S,15 外
11、设,20/220M ,24 针插头座,负逻辑工作方式:“听者” 、 “讲者” 、 “控制者”三种工作方式总线信号:双向数据线、字节控制线、接口管理线第七章 用户交互接口7.1 键盘接口标准键盘及接口工作原理、硬中断程序扩展键盘及接口工作原理第 9 页 共 10 页7.2 打印机接口电路分析Centronics 通用并行接口的功能7.3 显示接口CRT 显示系统的功能结构图像发生器:VRAM、彩色表、字符 ROM、CRTC 、CRT显示方式:MDA、CGA、EGA、VGA、TVGA、显示模式:0-6,7,DH-13H,50H62H显示编程: (1)直接访问 VRAM 对像素值编程(2)调用 INT10H 驱动程序(3)自编驱动程序,用图形原语编程(4)利用 DOS 系统调用编程第八章 外存储器8.1 磁记录方式和脉冲拥挤效应8.2 磁记录编码技术8.3 EIDE 接口8.4 SCSI 接口8.5 软盘驱动器、控制器、光磁软盘及技术进步8.6 硬盘驱动器、控制器、温彻斯特技术、磁盘陈列技术及发展趋势8.7 光盘存储原理第 10 页 共 10 页