128X单板间485通信暂行规范在128X系统中,各单板之间任意两单板可以不经主控板相互通信。为统一设计,特暂定如下规范;1. 通信接口的基本构成为386EX+HSC(HDLC Communication Controller)82525( 编码:39140004)+ 双路485接口驱动器DS75176B( 编码:38090047);2. 每块单板上的75176直接挂在485总线上,75176离485总线尽可能近,越近越好,所以尽量放在插座附近。 各单板可暂时保留匹配电阻(布线困难者可去掉,但XCS,SCC一定要保留),系统联调时决定上下拉电阻去留的命运。3. 将82525上的两个TXD脚引进FPGA 或使用74HC04非门,分别取反后分别引到75176的发送使能端;4. 82525的地址线A0A6分别连CPU的A1A7(驱动后)82525的中断线一定要上拉(集电极开路),取反后再输出到CPU的INT脚。5. 原理图说明如下:5.1 图中的反向逻辑做进FPGA或使用74HC04 非门5.2 目前RXCLK设计是2M时钟,由XCS 板送来,但为安全起见, 2M时钟信号和2M帧头信号送入FPGA再送给82525,以便万一需要1M 时钟信号