1、7400、74H00、74L00、74LS00、74S00、74HC00、74C00、74F00、74ALS00 四 2 输入与非门Y=AB。 7401、74LS01 、 74HC01、74ALS01 四 2 输入与非门(OC)Y=AB。7402、74L02、74LS02、74S02、74HC02、74C02、74ALS02、74F02 四 2 输入或非门。Y=/A+B。7403、74L03、74LS03、74ALS03 、74S03、74HC037404、74H04、74L04、74S04、74HC04、74C04、74F04 、74ALS04 六反相器Y=/A。7405、74H05、74L
2、S05、74S05、74HC05 、74F05、74ALS05 六反相器(OC)Y=/A。7406、74LS06 六反相缓冲器 /驱动器(OC、高压输出)Y=/A;是 7405 高耐压输出型,耐压 30V。7407、74LS07 、 74HC07 六缓冲器 /驱动器(OC、高压输出)Y=A; 30V 耐高压输出。7408、74LS08 、 74F08、74ALS08、74S08、74HC08、74C08 四 2 输入与门Y=AB。7409、74LS09 、 74F09、74ALS09、74S09、74HC09 四 2 输入与门(OC)Y=AB。7410、74H10、74L10、74LS10、7
3、4ALS10、74S10、74HC10、74C1074H11、74LS11、74S11 、74F11、74ALS11、74HC11 三 3 输入与门Y=ABC。7412、74LS12 、 74ALS12 三 3 输入与非门( OC)Y=ABC。7413、74LS13 双 4 输入与非门Y=ABCD。7414、74LS14 、 74HC14、74C1474H15、74LS15、74ALS15、74S15 三 3 输入与门(OC)Y=ABC。7416、74LS16 六反相缓冲器 /驱动器Y=/A;7417、74LS17 六缓冲器 /驱动器(OC、高压输出)Y=A;15V 耐压输出。74LS18 双
4、四输入与非门(施密特触发)Y=/ABCD;低电平带负载能力是 74LS13 的 1/8。74LS19 六反相器(施密特触发)Y=/A;低电平带负载能力是 74LS14 的 1/8。7420、74H20、74L20、74F20、74 ALS 20、74LS20、74S20、74HC20 、74C20、双四输入与非门Y=/ABCD7421、74F21、74 ALS 21、74LS21、74HC21、双四输入与门Y=ABCD7422、74H22、74LS22、74S22、74ALS22、74HC22 双四输入与非门(OC)Y=/ABCD;是 7420 的集电极开路型。7423 可扩展双 4 输入或非
5、门(带选通端)1Y=/1G(1A+1B+1C+1D)+X, 2Y=/2G(2A+2B+2C+2D),X=7460 的输口出。74LS24 四 2 输入与非门Y=/AB; 是 74LS132 低电平负载能力的 1/8。7425 双 4 输入或非门(带选通端)Y=/G(A+B+C+D)7426、74LS26 四 2 输入与非门(OC、高压输出)Y=/AB; 7403 高耐压型,15V 耐压输出。7427、74LS27 、 74F27、74ALS27、74HC27 三 3 输入或非门7428、74ALS28、74LS28 四 2 输入或非缓冲器Y=/A+B7430、74H30、74L30、74LS3
6、0、74ALS30、74S30、74HC30、74D30 8 输入与非门Y=ABCDEFGH7445BCD十进制译码器 /驱动器用作灯、继电器或 MOS 驱动器;能吸收 80mA 电流;在 BCD 无效输入状态下,所有输出维持高电平。功能表与 74LS42 相同。7446A/47、A74L46A/47、74LS47 BCD七段译码器/驱动器集电极开路输出直接驱动指示指示器;试灯输入;前/后沿零灭灯控制;灯光强度调节能力;有效低电平输出;驱动器输出最大电压;46A、L46 为 30V、L47 、LS47 为 15V;吸收电流,46V、47A 为40mA,L46、L47 为 20mA,LS47O
7、24 mA。7446 与 74246、7447 与 74247 分别字形不同,其他相同,可以互换。输入数据为 8421 码。功能表7448、74LS48 、 74C48 BCD 七段译码器/驱动器有效高电平输出;内部有升压电阻因而无需外部电阻;试灯输入;前/后沿零灭灯控制;有灯光强度调制能力;输出最大电压 5.5V;吸收电流:7448 为 6.4 mA、74 LS48 为 6 mA。引脚图 7446A 相同。7449、74LS49 BCD七段译码器 /驱动器高电平有效;集电极开路输出;灭灯输入;有灯光强度调制能力;74LS49 输出电压最大 5.5V,吸收电流8 mA。功能表7450、74 5
8、0 二 2 输入双与或非门一门可扩展;Y=/AB+CD+X, X=7460 的输出(7450)或 X=74H60/74H62 的输出(74H50) 。74L51、74LS51、74HC51、74F51、74C51 2 输入/3 输出双与或非门1Y=/(1A?1B?1C)+(1D?1E?1F)2 Y=/(2A?2B)+(2C?2D)。74HC58 2 输入/3 输入(可扩展)1Y=1A?1B?1C+1D?1E?1F2 Y=2A?2B+2C?2D。7460、74H60 双 4 输入扩展器最大并行连接数是 4;对于 7460,X=ABCD (连接到 7423,7450 或 7453 的 X 和/X
9、输入端时) ;对于 74H60, X=ABCD(连接到 7450,74H53 或 74H55 的 X 和/X 输入端时) 。74H61 三 3 输入扩展器X=ABC(连接到 74H52 的 X 输入端时) 。74H62 四组输入与或扩展器X=AB+CDE+FGH+IJ(连接到 74H50,74H53 或 74H55 的 X 和/X 输入端时)。74LS63 六电流读出接口门Y=A;将低电平输入电流转为低电平输出电压,将高电平输入电流转为输出电压;输入电流在 50A以下时,输出为低电平,输入电流在 200A以上时,输出为高电平。74S64、 74F64、74S65 4/2/3/2 输入与或非门Y
10、=/ABCD+EF+GHI+JK;74S64 为图腾柱输出,74S65 为集电极开路输出。7468 双十进制计数器计数器 1 为二进制和五进制,计数器 2 为十进制;初级能以 50MHz 计数。7470 与输入 J-K 正沿触发器(带置位和清除端)功能表74H71 与或输入主从触发器(带预置端)功能表74LS71 与输入 RS 主从触发器(带预置和清除端)功能表7472、74H72、74L72 与输入 J-K 主从触发器(带预置和清除端)功能表7473、74H73、74L73、74LS73、74HC73、74C73 双 J-K 主从触发器(带清除端)功能表(7473、 74H73、74L73)
11、7474、74 H74、74F74、74ALS74、74L74、74LS74A、74S74 、 74HC73、74C74 双 D 型正沿触发器(带预置和清除端)功能表7475、74L75、74LS75、74HC75 4 位双稳态 D 型锁存器功能表7476、74 H76、74LS76、74HC76、74C76双 J-K 主从触发器(带预置和清除端)功能表(7476、 74H76)功能表(74LS76、74HC76 、74C76)74LS77、74HC77 4 位双稳态锁存器功能表74LS78A、74HC78 双 J-K 负沿触发器(带预置、公共清除和公共时钟端)功能表7480 门输入全加器功能
12、表7482 2 位二进制全加器执行两个 2 位二进制的加法,每一位都有和( )输出,由第二位产生最后的进位(C2) 。功能表7483A、 74LS83A、74HC83、74C83 4 位二进制全加器(带超前进位)功能表执行两个 4 位二进制数加法,每位有一个和( )输出,最后的进位(C4)由第 4 位提供;4 位内部均有超前进位,产生进位项一般为 10ns;与 74283、74LS283 功能相同,引脚排列不同。7485、74LS85 、 74F85、74AL85、74HC85、74C85 4 位幅值比较器功能表74LS86、74F86 、74ALS86、74HC86、74C86 四 2 输入
13、异或门Y=AB=74H87 4 位二进制原码/反码、O/I 电路功能表7490A、 74L90、 74LS90、74C90 十进制计数器二分频和五分频;有门复零输入及门复置 9 输入(提供 BCD9 的补码应用中使用) ;为利用计数器最大计数长度,可将 B 输入接 QA 输出,输入计数脉冲加到输入 A 之后,输出如功能表所述;将 QD 输出接 A输入,并把输入计数加到在输出 QA 处产生十分频方波的 B 输入,可获得对称的十分频计数。复位/计数功能表7491A、 74L91、 74LS91、74HC91 8 位移位寄存器7492A、 74LS92、74HC92 十二分频计数器二分频和六分频;有
14、复位输入。7493A、 74L93、 74LS93、74HC93、74C93 4 位二进制计数器二分频和六分频;有复位输入。功能表7494 4 位寄存器执行右移操作,用作串入串出寄存器或双源并串转换器。预置功能表(位 A ,所有的典型)7495A、 74LS95B、74HC95、74C95 4 位并行存取移位寄存器具有并行和串行输入、并行输出、模式控制和二个时钟输入;有三种运算方式,并行写入、右移(方向从QA 向 QD) 、左移(方向从 QD 向 QA) 。7495 功能表7496、74L96、74LS96、74HC96 5 位移位寄存器寄存器完成二进制数据的并串或串并转换。功能表7497 同
15、步 6 位二进制系数乘法器执行固定系数或可变系数的分频;典型最高时钟频率 32MHz;当清除、选通和允许输入为低电平时,计数器开始工作,输出频率等于输入频率乘以输入系数 M 再除以 64,即输出频率M?输入频率/64,式中M=F?25+E?24+D?23+C?21+A?20状态与(或)系数功能表74100 8 位双稳态锁存器功能表74H101 与或输入 J-K 负沿触发器(带预置端)功能表74H102 与输入 J-K 负沿触发器(带预置和清除端)功能表74H103 双 J-K 负沿触发器(带清除端)功能表74H106 双 J-K 负沿触发器(带预置和清除端)功能表74107、74LS107A、
16、74HC107、74C107 双 J-K 触发器(带清除端)功能表7410874109、74LS109A、74F109 、74ALS109、74HC109 双 J-K 正沿触发器(带预置和清除端)功能表74110、74F110 与输入 J-K 主从触发器(带数据锁定)功能表74111、74F111 双 J-K 触发器(带数据锁定)功能表见 74110、74LS112A、74F112、74ALS112 、74S112、74HC112 双 J-K 负沿触发器(带预置和清除端)功能表74LS113A、74S113、74F113、 74ALS113、74HC113 双 J-K 负沿触发器(带预置)功能
17、表74LS114A、74F114、74ALS114 、74F114 、74HC114 双 J-K 负沿触发器(带预置、公共清除和公共时钟端)功能表与 74LS112A 相同。74116 双 4 位锁存器功能表74120 双脉冲同步器/驱动器产生具有控制功能的单个或一系列同步脉冲;锁存工作保证输出脉冲不被削波;高扇出的互补输出起接驱动系统时钟线。功能表74121、74L121 单稳多谐振荡器外接电容 CEXT(正)和 REXT/CEXT 之间。使用内部定时电阻将 RINT 接 Vcc,为提高脉冲宽度的精度和重复性,可在 REXT/CEXT 和 Vcc 之间外接一电阻,而将 RINT 开路。功能表
18、74122、74L122、74LS122 可再触发单稳多谐振荡器外接定时电容接 CEXT 和 REXT/CEXT 之间。为提高脉冲宽度的精确性和重复性,可在 REXT/CEXT 和Vcc 之间外接一电阻,而将 RINT 开路,使用内部定时电阻时将 RINT 接 Vcc 为得到可变脉冲宽度,可在RINT(或 REXT/CEXT)T 和 Vcc 之间外接一可变电阻。功能表74123、74L123、74LS123 、74HC123 双可再触发单稳多谐振荡器可在 CEXT 和 REXT/CEXT 之间外接一定时电容。为改善脉冲宽度的精确性和重复性,可在 REXT/CEXT和 Vcc 之间外接一电阻,而
19、将 RINT 开路。为得到可变脉冲宽度,可在 RINT(或 REXT/CEXT)和 Vcc之间外接一可变电阻。功能表74LS124、74S124 双压控振荡器工作频率范围在 0.12Hz 和 85MHZ(S124)之间。输出频率:74 LS124 为 110-4/CEXT;74L124 为510-4/CEXT。74125、74LS125A、74HC125 四总线缓冲门(三态)当 C=“0”时,Y=A;当 C=“1”时,输出为高电阻。74126、74LS126A、74HC126 四总线缓冲门(三态)当 C=“1”时,Y=A;当 C=“0”时,输出为高电阻。74128 双 2 输入或非门线驱动器(
20、50)Y=/A+B。74HC131、74LS131 3-8 线译码器(带地址锁存)功能表74132、74LS132、74S132 、74F132、74HC132 四 2 输入与非施密特触发器触发器Y=/AB。74 S133、74ALS133 、74LS133、74HC133 13 输入与非门Y=/ABCDEFGHIJKLM。74 S134 12 输入与非门(三态)输出控制端为低时,Y=/ABCDEFGHIJKL ;输出控制端为高时,输出禁止。74 S135 四异或/异或非门功能表 74136、74ALS136、74LS136 、74 ALS136、74HC136 四 2 输入与或门(OC)Y=
21、AB=74LS137、74S137、74ALS137、74HCT137 、74HC137 3-8 线译码器(带地址锁存)功能表74 LS138、74S138、74F138 、74ALS138、74HCT138、74HC138 3-8 线译码器/多路转换器功能表74 LS139、74S139、74HC139、74HCT139 双 2-4 线译码器/多路转换器.功能表74S140 双 4 输入与非线驱动器(50)Y=/ABCD。74141 BCD十进制译码器/驱动器直接驱动充气冷阴极显示管;全部译码输入保证无效码的所有输出都截止;NPN 输出三极管在 55V 以下,最大反向电流为 50mA。功能表
22、74142 BCD 计数器/4 位锁存器/BCD 译码器/驱动器包括一个十分频(BCD)计数器、一个 4 位锁存器和一个译码器 /Nixie 管驱动器;计数器可接受达20MHz 的输入时钟脉冲频率;驱动器的输入与 74141 相同。功能表74143、74144 4 位计数器/锁存器、七段发光二极管 /灯驱动器74143,恒定电流 15mA;输出范围 15V;74144,指示器 15V 以上,25mA 以上,OC 输出。74145 功能表74147、74LS147、74HC147 10 线十进制-4 线 BCD 优先编码器功能表74148、74LS148、74F148、74HC148 8-3 线
23、优先编码器功能表74 HC149 8-8 线优先编码器功能表74150、74 HC150、74C150 16 选 1 数据选择器(反相)功能表74151A、74 LS151、74F151 、74ALS151、74S151、74 HC151、74C151 8 选 1 数据选择器功能表74152A、74 LS152、74 HC152 8 选 1 数据选择器功能表74153、74 L153、74F153、74ALS153、74 LS153、74S153、74 HC153 双 4 选 1 数据选择器功能表74154、74 L154、74 LS154、74 HC154、74C154、74ALS154 4
24、-16 线译码器/多路分配器功能表74155/156、74 LS156/74 LS155、74 HC155/74 HC156、74ALS155/156 双 2-4 线译码器/多路分配双 2-4 线译码器,双 1-4 线分配器,三 八线译码器,1-8 线分配器;155 为图腾输出;156 为 OC 输出。功能表(2 线-4 线译码器或 1 线-4 线多路分配器)74157、74F157、74ALS157 、74 L157、74 LS157、74 S157、74 HC157、74C157 四 2 选 1 数据选择器(同相)功能表74 LS158、74 S158、74F158 、 74ALS158、
25、74 HC158 四 2 选 1 数据选择器(反相)引脚图与 74157 相同。功能表74159、74 HC159 4-16 线译码器 /多路分配器(OC)引脚图和功能表同 74154。74160/161/162/16、74ALS160/161/162、74LS160A/161A/163A、74S160/161/162/163、74HC160/161/162/163、74F160/161/162/163、74C160/161/162/163 同步 4 位计数器160 为十进制计数器,直接清除;161 为二进制计数器,直接清除; 162 为十进制计数器,同步清除;163 为二进制计数器,同步清除
26、。两个高电平有效允许输入 P 和 T 及动态进位输出使计数器易于级联;T允许动态进位输出;在允许态若计数器外于最大值的状态,动态进位输出变为高电平;对于 160 和 162,动态进位输出TQATQBTQCTQD 。功能表(160/161 )74164、74 L164、74F164、74ALS164、74LS164、74 HC164、74 C164 8 位移位寄存器(串入并出)功能表74165、74 LS165、5 、74 C165 8 位移位寄存器(并入、互补串出)功能表74166、74 LS166、74 HC166、74F166 8 位移位寄存器(串并行串出)功能表74167 BCD 同步系
27、数乘法器固定频率或可变频率的分频;典型最高时钟频率 32MHz。当清除选通置 9 和允许输入为低电平时,计数器开始工作,输出频率M?输入频率/10,式中 M=D?23+C?22+B?21+A?20。状态与/或系数功能表74 LS168A/169A、74F168/169、74A LS168/169、74 LS168/169、74 HC168/169 可预置 4 位同步可逆计数器168 为可预置超前进位可逆十进制计数器;169 为可预置超前进位可逆二进制计数器;记数和预置操作完全同步;快速记数时内有超前进位;作 n 位级联的进位输出;时钟电路完全独立。 功能表74170、74 LS170 44 寄
28、存器阵( OC)读/写寻址分开,可同时进行读和写;存放时间典型值 20ns 组成 4 位 4 字;可扩展到 n 位 1024 字;集电极开路输出;74 LS670 与本电路相似,只是为三态输出。写功能表74172 多口寄存器阵(三态)独立的读写地址可同时进行读写;每个都采用 2 位 8 字结构;三态输出。74173、74LS173、74HC173、74C173 4 位 D 型寄存器(三态)功能表74174、74LS174、74F174、74ALS174、74S174 、74HC174 、74C174 六 D 型触发器(带清除端)功能表74175、74LS175、74F175、74ALS175、
29、74S175 、74HC175 、74C175 四 D 型触发器(带清除端)功能表74176 可预置十进制计数器功能表十进制(BCD)二五混合进制74178、74179 4 位并行存取移位寄存器178、 179 功能表74180、74 HC180 9 位奇偶数发生器/校验器功能表74181、74LS181、74S181 、74F181、74 HC181 算术逻辑单元/功能发生器能实现两个 4 位字的 16 种二进制算术运算及 16 种逻辑运算(见表 a 和表 b) ;当与 74182、74S182 或74HC182 超前进位电路共同使用时,可完成高速算术运算;若该电路引脚名称如引脚表所示,则可
30、兼容有效高或有效低数据;该电路也可用作比较器,A=B 输出是集电极开路。功能表引脚表74182、74 S182、74F182、74 HC182 超前进位发生器74 H183、74LS183、74 HC183 双进位保存全加器功能表(每个加法器)74184 BCD 二进制转换器BCD二进制转换器; 可编程产生 BCD9 的补码或 BCD10 的补码。BCD 二进制转换器功能表BCD9 或 10 的补码转换器功能表74185A 二进制BCD 转换器引脚图与 74184 相同。功能表74190、74LS190、74F190、74 A LS190、74 HC190可预置 BCD 十进制同步可逆计数器(
31、带方式控制)功能表74191、74LS191、74F191、74 A LS191、74 HC191 可预置二进制同步可逆计数器(带方式控制)引脚图与 74190 相同。功能表74192、74L192、74LS192 、74F192、74 A LS192、74 HC192、74 C192 可预置 BCD 十进制同步可逆计数器(双时钟带清除)功能表74193、74L193、74LS193 、74F193、74 A LS193、74 HC193、74 C193 可预置 4 位二进制同步可逆计数器(双时钟带清除)引脚图与 74192 相同。功能表74194、74L194、74F194、74S194、7
32、4 HC194 4 位双向通用移位寄存器典型最高时钟频率:74194、74LS194A 为 36MHz,74S194 为 105MHz,74 HC194 的典型工作频率为454MHz。功能表74195、74LS195A、74F195 、74S195、74 HC195、74 C195 4 位并行存取移位寄存器典型最高时钟频率:74195、74LS195A 为 39MHz,4S195 为 105MHz,74 HC195 的典型工作频率为45MHz。功能表74196/74197、74LS196/197、74S196/197 可预置十进制/二进制计数器196 可进行 BCD 进制、二五进制计数,197
33、 为二进制计数。功能表74198 8 位移位寄存器并行寄存;右移(方向 QA 到 QH) ;左移(方向 QH 到 QA) ;禁止时钟。功能表74199 8 位移位寄存器并行寄存;移位(方向 QA 到 QH) ;禁止时钟。功能表74221、74LS221、74 HC221、74 C221 双单稳态多谐振荡器(有施密特触发器)引脚图与 74LS123 相同。功能表74S226 4 位并行锁存总线收发器系统总线控制器用的通用收发器;双排 4 位透明锁存器;三态输出直接驱动总线总线控制功能表输出控制功能表74HC237、74ALS237 、74HCT237 3-8 线译码器(带地址锁存)功能表74HC
34、238、74HCT238 3-8 线译码器/多路分配器功能表74HC239 双 2-4 线译码器/多路分配器功能表74LS240、74F240、74ALS240、74HCT240、74S240、74HC240、74C240 八反相缓冲器/线驱动器/线接收器(三态)当/1G 和/2G 同时为 H 时,Y=高阻;当/1G 和/2G 同时为 L 时,Y=/A。74LS241、74F241、74ALS241、74HCT241、74S241、74HC241 八缓冲器/线驱动器/线接收器(三态)当/1G 为 H、/2G 为 L 时,Y=高阻;当/1G 为 L、/2G 为 H 时,Y=A。74LS242/2
35、43、74F242/243、74ALS242/243 、74HCT242/243 、74HC242/243 、74C242/243 四总线收发器(三态)/线驱动器可在数据总线之间进行双通道异步通讯;控制输入端的状态既决定数据流的方向又决定数据口的模式;242 为三态反相输出。功能表(74LS242/243)功能表(74HC242/243)74LS244、74F244、74ALS244、74HCT244、74S244、74HC244、74C244 八缓冲器/线驱动器/线接收器(三态)当/1G、/2G 为 H 时,Y=高阻;当/1G、/2G 为 L 时,Y=A 。74LS245、74F245、74
36、ALS245、74HCT245、74HC245 八缓冲器(三态)/线驱动器74246、74247、74LS247 BCD七段译码器/驱动器低有效,集电极开路输出直接驱动显示器;有灯测试装置;前沿/后沿零熄灭;能调节灯光强度;246 耐压为 30V,247 耐压为 15V;74246 与 7446、74247 与 7447 字形不同,其他相同,因而可以互换。功能表74248/249、74LS248/249 BCD七段译码器/驱动器有驱动灯缓冲器的有效高电平输出;有灯测试装置;前沿/后沿零熄灭;能调节灯光强度;248 为有升压电阻,249 为集电极开路输出,引脚图与 74246 相同。 功能表74
37、251、74LS251、74F251、74ALS251、74S251 、74HC251 8 选 1 数据选择器/驱动器(三态)功能表74LS253、74S253、74F253 、74ALS253、74HC253 双 4 选 1 数据选择器(三态)功能表74LS256、74F256 双 4 位可寻址锁存器功能表74LS257A、74F257、74ALS257 、74S257、74HC257 四 2 选 1 数据选择器(三态、同相)三态输出直接与系统总线接口,74LS257A 吸收电流比 74LS257 大两倍。功能表74LS258A、74F258、74ALS258 、74S258、74HC258
38、 四 2 选 1 数据选择器(三态、反相)三态输出直接与系统总线接口,74LS258A 吸收电流比 74LS258 大两倍。功能表74259、74LS259、74F259、74ALS259、74HC259 8 位可寻址寄存器功能表8 位并行输出存贮寄存器存贮时进行串并行转换;异步并行清除;有效高电平译码器;可扩展成 n 位应用;有四种不同的功能模式。 锁存选择表74LS260、74S260、74F260 双 5 输入或非门Y=/A+B+C+D+E。74LS261 24 位并行二进制乘法器5 位积一般 26ns;同步操作锁存输出;可扩展成 m 位n 位运用。 功能表74265 四互补输出电路单元
39、 1 和 4;Y=/A ,W=A;单元 2 和 3;Y=/AB,W=AB。74LS266、74HC266 四 2 输入异或非门( OC)Y=/AB =A?B /A?/B。74273、74LS273、74S273 、74F273、74ALS273 、74HC273 八 D 型触发器(带清除端)功能表74S274 44 位二进制乘法器(三态)三态输出:在 45ns(典型)内给出 8 位乘积;可给出位 n 位n 位二进制数因数积;当任一(或两个)G输入为高时,则所有八个输出都截止。74276 四 J-K 触发器有滞后作用的负沿触发,时钟是独立的,滞后电压一般为 200mV;典型时钟输入频率 50MH
40、z;缓冲输出。 功能表74278 4 位级联优先寄存器(输出可控)锁存数据输入,优先输出门。功能表74279、74LS279、74HC279 四/R/S 锁存器双嵌位输入,图腾柱输出。功能表74 LS280、74S280、74F280 、74ALS280、74HC280 9 位奇偶数产生器 /校验器功能表74S281 4 位并行二进制累加器有 15 种算术/逻辑操作;有全部移位功能;可扩展成处理全超前进位的 n 位字。 算术功能表逻辑功能表移位模式功能表74283、74LS283、74S283 、74F283、74HC283 4 位二进制全加器(带超前进位)功能与 7483A、74LS283A
41、 相同,只是表与 7483A 相同。74284 44 位并行二进制乘法器(产生高位积)OC 输出,产生高位积;一般在 40ns 内实现两个二进制数的位积乘法;可扩展成 N 位n 位应用,16 位积一典型 70ns、32 乘积一典型 103ns。74285 44 并行二进制乘法器(产生低位积)OC 输出,产生低位积;74284 和 74285 可作为一组来使用; 44 以一些部分乘积用全加器合计。74290、74LS290 十进制计数器二分频和五分频;有门置零及门置 9 输入。电性能和功能分别与 7490A 和 74LS290A 相同,只是改变了引线排列。BCD 计数时序二五混合进制复位/计数功
42、能表74 LS292、74HC292 可编程分频器/数字定时器(最大 231)链式计数分频;从 22 的 231 数字程序。功能表74293、74 LS293、74HC293 4 位二进制计数器二分频和八分频:有门置零输入。电性能和功能分别与 7493A 和 74 LS93 相同,只是改变了引线排列。计数时序复位/计数功能表74 LS294、74HC294 可编程分频器/数字定时器(最大 215)链式计数分频;从 22 的 215 数字程序。功能表74 LS295B 4 位双向通用移位寄存器(三态)吸收电流三倍于 LS295A;并行输入,并行输出;三种操作模式,并行寄存、右移(方向 QA 到
43、QD)、左移(方向 QD 到 QA)。功能表74 LS2977 数字锁相环功能表(边沿控制相位检验器)功能表(异或逻辑相位检验器)K 控制端功能表74298、74 LS298、74F298、74HC298 4 位 2 选 1 数据选择器(寄存器输出)功能表74 LS299、74 S299、74F299 、 74A LS299、74HC299 8 位双向通用移位 /存贮寄存器有多路输入/输出线;四种工作模式,保持(存贮)、左移、右移、送数;三态输出直接驱动总线;74LS323 与本电路相似,但有同步清除。功能表74LS320 晶体控制振荡器晶体控制振荡器/时钟脉冲, 工作频率范围 1Hz20MH
44、z ;TTL 电平 2 相输出,高电平(5V-12V)2 相输出。74LS321 晶体控制振荡器与 74 LS320 相类似,但有两个 TTL 电平减计数输出 F/2 和 F/4。74 LS322/74F322 带符号扩展的 8 位移位寄存器多路输入/输出;三态输出直接驱动总线;有符号扩展功能;直接无条件清除。功能表74LS323、74S323、74F323 、74ALS323、74HC323 8 位通用移位 /存贮寄存器有多路输入/输出线;四种工作模式,保持(存贮)左移、右移、送数;三态输出直接驱动总线;74LS299 与相电路相似, 但有异步复位。功能表74LS324 压控振荡器(双相输出
45、、允许控制)输出频率由外接元件决定;可在 30120Hz 之间任一频率下工作;若在频控和范围输入端加 2 伏电压,则输出频率近似为(10-4CEXT)有互补输出。74LS325 双压振荡器(双相输出)有两个独立的压控振荡器;输出频率由外接元件决定;可在 0.12Hz 和 30MHz 之间任频率下工作;有互补输出。74LS326 双压控振荡器(双向输出、允许控制)两个独立的压控振荡器;输出频率由外接元件决定;可以 0.12Hz 和 30Hz 之间任一频率下工作;有允许输入端;有互补输出。74LS327 双压控振荡器(单相输出)两个独立的压控振荡器;输出频率有外接元件决定;可在 0.12Hz 和
46、30MHz 之间任意频率下工作。74S340、74S341、74S344 八缓冲器/线驱动器(三态)引脚图分别与 74LS240、74LS241、74SL244 相同。功能表(74LS340)功能表(74LS341)功能表(74LS344)74LS347 BCD七段译码器/驱动器是 74LS347R 的抵压型;集电极开路输出,直接驱动指示器;有灯测试;前沿/后沿零灭灯;能调节灯产亮度;有效低电平输出;吸收电流 24mA,驱动器输出最大电压 7V,电流 35 mA。引脚图和功能表与74LS47 相同。74LS348 8-3 线优先编码器(三态) 将 8 个数据线编码为 3 线二进制(八进制)。功
47、能表74351 双 8 选 1 数据选择器(三态)功能表74LS352、74F352、74ALS352、74HC352 双 4 选 1 数据选择器(反相)74LS153 的反相输出型。功能表74LS353、74F353、74ALS353、74HC353 双 4 选 1 数据选择器(三态、反相)74LS253 反相输出型。功能表74LS354/356、74HC354/356 8 选 1 数据选择器(三态、带地址锁存)三态输出;带地址锁存;数据寄存器可选择锁存(354)或边沿触发(356 )。功能表74LS362 四相时钟发生器/驱动器用作 TMS9900 或其他微处理的时钟发生器/驱动器;高电平
48、四相输出;互补 TTL 四相输出;由晶体或电容控制的自给振荡器;可外接振荡器;使复位信号同步的施密特触发输入的时钟 D 型触发器。74LS363 八 D 锁存器(三态)VOH 电平最小 3.65V;74LS363 与本电路相似,只是典型 VOH 最小为 2.4V 。功能表74LS364 八 D 触发器(三态)边沿触发 D 型触发器;VOH 电平最小 3.65V;74LS374 与本电路相似,只是典型 VOH 最小为 2.4V 。功能表74365A/366A、74LS365A/366A、74F365A/366A 、74HC365A/366A 六缓冲器/总线驱动器(三态)三态输出;365 为同相数
49、据输出; 366 为反相数据输出;/G1、/G2 为公共控制。功能表74367 A/368A、 74LS367A/368A、74F367A/368A 、74HC367A/368A 六缓冲器/总线驱动器三态输出;367 为同相输出;368 为反相输出;G1 非控制四个门(14),G2 非控制其余二个门。功能表74LS373、74ALS373、74HCT373、74HC373、74S373、74F373、74C373 八 D 触发器(三态)三态输出;置数全并行存取;缓冲控制输入;时钟脉冲正沿触发;74LS363 与 74LS373 相似,只是具有与 MOS 接口较高的 VOH。功能表74LS374、74ALS374、74HCT374、74HC374、74S374、74F374、74C374 八 D 触发器(三态)三态输出;置数全并行存取;缓冲控制输入;时钟脉冲正沿触发;74LS364 与 74LS374 相似,只是具有与MOS 接口较高的 VOH。功能表74LS375、74HC375 4 位双稳态 D 型锁存器电性能和功能与 74LS75 相同,只是引脚排列不同。功能表(每个触发器)74376 四 J-K 非触发器全缓冲输出;典型时钟输入频率 45MHz。功能表(每