用译码器设计组合逻辑电路 用74LS153设计一位全减器,卢家凰 2015.05,用数据选择器设计组合逻辑电路,设计步骤与方法: 进行逻辑抽象,列真值表; 写出逻辑函数式; 确定数据选择器器件74LS153; 利用卡诺图降维的方法,将原来的三维卡诺图降维成二维卡诺图,然后确定数据选择器的地址输入端、数据输入端; 画出逻辑电路图; 画出芯片连线图。,74LS153芯片 双4选1数据选择器,注意:不同的教材或软件中引脚图编号有差别,其实 与相同, 与相同,74LS153芯片实物图:,74LS153芯片引脚图:,74LS153芯片的功能表:,Y, 1, 0,74LS153芯片的卡诺图:,设计举例:用74LS153设计一位全减器,1、设计要求(实际问题):设计用74LS153和适当的门电路芯片(74LS20)设计一位全减器。,二进制减法(竖式计算):,a为被减数,b为减数,s为结果,c为借位。,a,b,s,c,1 0 0 0 0 1 0 1 0 0 1 1,2、写逻辑真值表:,3、列出卡诺图转换(卡诺图降维), , 1, , , , , 1, 1, , , , 1,5、画出逻辑电路图,Y, 1, 0, , , ,Y, 1, 0, , , 1, , ,0,0, 1, , ,1,0,6、画出芯片连线图,预习要求:仿照前面的设计流程,用74LS138设计一个一位全加器。,