1、2.1 硬件基础知识 2.1.1 计算机系统的组成,硬件系统、软件系统及层次结构 2.1.2 计算机类型和特点 微机、工作站、服务器、大型计算机、巨型计算机 2.1.3 中央处理器 CPU 算器和控制器的组成,常用的寄存器、指令系统、寻址方式、指令执行控制、处理机性能 2.1.4 主存和辅存 存储器系统 存储介质(半导体、硬盘、光盘、闪存、软盘、磁带等) 主存储器的组成、性能及基本原理 Cache 的概念、虚拟存储的概念 辅存设备的类型、特性、性能和容量计算 2.1.5 I/O 接口、I/O 设备和通信设备 I/O 接口(总线、DMA、通道、SCSI、并行口、RS232C、USB、IEEE13
2、94) I/O 设备的类型和特性(键盘、鼠标、显示器、打印机、扫描仪、摄像头,以及各种辅存设备) I/O 设备控制方式(中断控制、DMA) 通信设备的类型和特性(Modem、集线器、交换机、中继器、路由器、网桥、网关)及其连接方法和连接介质(串行连接、并行连接,传输介质的类型和特性) 程序员题型分析科目 分值 百分比计算机硬件 16 21.3%数据结构 8 10.6% 程序语言 5 6.6%数据库 6 8% 操作系统 5 6.6% 软件工程 8 10.6% 计算机安全 3 4% 多媒体 3 4% 计算机网络 5 6.6% 计算机英语 10 13.3% 其他知识 6 8% 2007 年上半年考试
3、硬软件综合知识试题的结构分布如表 1 所示。从表 1 中可看出,计算机硬件基础、软件工程、数据结构、网络基础的比例仍很大,计算机应用及信息化的题目增加了,程序设计语言持平。假设在机器中浮点数的表示格式如下: 15 14 12 11 10 0 阶符 阶 码 尾符 尾 数当采用下列四种不同编码方式时 ( 阶码基值为 2,尾数以规格化数表示 ),求十进制数 -123.625 在机器中的表示形式:当尾数用原码表示,阶码用补码表示时为 _A_ 当尾数用补码表示,阶码用补码表示时为 _B_ 当尾数用原码表示,阶码用移码表示时为 _C_ 当尾数用补码表示,阶码用移码表示时为 _D_ 。 该机器可表示的最大浮
4、点数为 E 。供选择的答案: AD: 1111000001000110 0111111110111010 0111100001000101 1000000001000110 0111100001000110 1111100001000110 1111111110111010 1010111001010101 E: 2 8 2 7(1-2-11) 2 7 2 8 (1-211) 2 7(1-2-10) 某计算机字长为 16 位,运算器为 16 位,有 16 个 16 位通用寄存器,8 种寻址方式,主存容量为 64K 字。指令中地址码由寻址方式字段和寄存器字段组成,采用单字长指令,则该计算机最多可
5、构成_(56)_条单操作数指令;寄存器间接寻址的范围为_(57)_K 字。(56) A. 256 B. 512 C. 1024 D. 4096(57) A. 16 B. 32 C. 64 D. 128 某计算机的地址线、数据线均为 8 位,一条两字节的相对寻址的无条件转移指令,存于内存 20H 和 21H 单元中,指令操作码存放在 20H 中,存放在21H 中的位移量为 15H。则取该指令时 PC(程序设计数器)为_(58)_H,该指令执行结束时 PC 为_(59)_H。(58 )A. 20 B. 21 C. 22 D. 41 (59) A. 21 B. 35 C. 37 D. 41 内存的段
6、式存储管理有许多优点。下面描述中,_(60)_不是段式存储管理的优点。(60) A.支持程序的模块化设计和并行编程的要求B.各段程序的修改互不影响C.地址变换速度快、内存碎片(零头)小D.便于多道程序共享内存的某些段2003 年度程序员水平考试试题上午试题IEEE754 标准规定:单精度浮点数的最高位为符号位,后面跟 8 位经偏移的阶码移码),偏移量为+127。尾数用原码表示,且把尾数规格化为 1.xxx.x(x为 0 或 1),并将 1 去掉,尾数用 23 位表示。根据该标准,十进制数+178.125的规格化表示形式为_(45)_。10110010(45) A0 10000110 01100
7、100010000000000000B0 10000111 01100100010000000000000C1 10000100 01100100010000000000000D0 10000110 11100100010000000000000下列几种存储器中,存取周期最短的是_(46)_。(46) A软盘 B硬盘 C光盘 D内存与十进制数 254 等值的二进制数是_(47)_。(47) A11111110 B11101111 C11111011 D11101110下面是一个逻辑结构框图。根据此图判断 S2、Sl、S0 为_(48)_时,Fi必为 0。S2、Sl、S0 为_(49)_时,逻辑
8、运算 Fi=Xi + Yi 成立(图中的符号说明:( 指失效率) 串联系统的失效率 =1+2+N;(1,2,N 是各个子系统的失效率。 ) 若每一条指令都可以分解为取指、分析和执行三步。己知取指时间 t 取指 4t,分析 时 间 t 分 析 3 t, 执 行 时 间 t 执 行 5 t。 如 果 按 串 行 方 式 执 行 完100 条 指 令 需 要 (2) t。如果按照流水方式执行,执行完 100 条指令需要 (3) t。(2)A. 1190 B. 1195 C. 1200 D. 1205(3)A. 504 B. 507 C. 508 D. 510 若内存地址区间为 4000H43FFH,
9、每个存贮单元可存储 16 位二进制数,该内存区域由 4 片存储器芯片构成,则构成该内存所用的存储器芯片的容量是 (4) 。(4)A. 51216bit B. 2568bit C. 25616bit D. 10248bit 页式虚拟存储系统的逻辑地址是由页号和页内地址两部分组成,地址变换过程如下图所示。假定页面的大小为 8K,图中所示的十进制逻辑地址 9612经过地址变换后,形成的物理地址 a 应为十进制 (10) 。页 表 长 度 页 表 地 址控 制 寄 存 器页 号 物 理 块 号 逻 辑 地 址011325 物 理 地 址 a9612(10)A. 42380 B. 25996 C. 9612 D. 8192