收藏 分享(赏)

《微机原理与接口技术》试题(第一套).doc

上传人:dzzj200808 文档编号:2723776 上传时间:2018-09-26 格式:DOC 页数:18 大小:117KB
下载 相关 举报
《微机原理与接口技术》试题(第一套).doc_第1页
第1页 / 共18页
《微机原理与接口技术》试题(第一套).doc_第2页
第2页 / 共18页
《微机原理与接口技术》试题(第一套).doc_第3页
第3页 / 共18页
《微机原理与接口技术》试题(第一套).doc_第4页
第4页 / 共18页
《微机原理与接口技术》试题(第一套).doc_第5页
第5页 / 共18页
点击查看更多>>
资源描述

1、微机原理与接口技术试题(第一套)一、选择题(每题 3 分,共 30 分)18288 在 8086/8088 组成的计算机中的作用是 ( )。 数据缓冲器 总线控制器 地址锁存器 提供系统时钟 CLK2指令 MOV 0283HBXSI , AX 中目标操作数的寻址方式为( )。 寄存器寻址 基址变址相对寻址 基址寻址 变址寻址3某存储单元的段基址为 3806H,段内偏移地址为 2A48H,该存储单元的物理地址为( )。 4100H 3AA08H 3B008H 3AAA8H38060+2A48=3AAA8H4某存储器芯片有地址线 13 根,数据线 8 根、该存储器芯片的存储容量为( ) 。 15K

2、8 32K256 8K8 32K85某存储器芯片容量为 2K1bit、若用它组成 16K8bit 存储器组,所用芯片数以及用于组内寻址的地址线为( )。 32 片、11 根 64 片、14 根 8 片、 14 根 16 片、8 根6 “ADD AX,BX+8”的源操作数在当前( ) 。 堆栈段 数据段 代码段 程序段7 DMAC 8237 具有( ) 。 八个独立通道 四个独立通道 二个独立通道 三个独立通道DMAC8237A 的主要性能:1、有 4 个独立的 DMA 通道,每个通道都充许开放或禁止DMA 请求,都可以独立控制自动预置方式。2、具有三种基本的传输方式:单字节传送、数据块传送、请

3、求传送。3、具有存储器到存储器的传送功能 4、具有正常时序和压缩时序两种基本时序。5、8257A 级联可扩充任意个 DMA 通道。 6、有两种优先管理方式:固定优先级和循环优先级。7、有较高的数据传输速率。8可编程并行接口 8255A 具有 ( ) 两个 8 位(A 口、B 口) 和两个 4 位(C 口的高、低各 4 位) 并行输入输出端口。 两个 8 位(A 口、C 口) 和两个 4 位(B 口的高、低各 4 位) 并行输入输出端口。 两个 8 位(B 口、C 口) 和两个 4 位(A 口的高、低各 4 位) 并行输入输出端口。 两个 4 位(A 口、B 口) 和一个 8 位(C 口) 并行

4、输入输出端口。98259 分别有( )个 ICW 和 OCW。 2, 4 4, 2 4, 3 3, 48259A 有 3 个操作命令字 OCW1-OCW3,4 个初始化命令字 ICW1-ICW4。108255A 有 3 种工作方式,能工作与工作方式 2 的口有( ) 。 A 口和 B 口 B 口和 C 口 B 口 A 口二、判断题(每题 2 分,共 10 分)1数据总线是单向总线。 (错 )双向总线。2RAM 是指只读存储器(错 )RAM 随机访问存储器。ROM 只读存储器3CPU 与外界交换信息的方式有两种:同步通信和异步通信。 (对 )48259A 具有 8 级优先权控制,通过级联可扩展至

5、 64 级优先权控制。 (对)5CPU 的发展经历了 4 代,第三代用的是半导体管。 ( 错 )集成电路。三、填空题(每空 2 分,共 20 分)1标志寄存器 FR 中下列标志位的名称以及为 0 和 1 时代表的意义分别为: CF :( 进位标志位;0:无进位 1:有进位); IF :(中断允许标志位;0:屏蔽外部的可屏蔽的中断请求;1:允许接受外部的可屏蔽的中断请求);2物理地址是指(存储器的实际地址,一个存储单元的物理地址是惟一) ;3微机中的 ROM 是( 只读存储器)。5. CPU 与接口之间传送信息的方式一般有四种,即: ( 无条件 )、( 查询式 )、( 中断方式 )、( DMA

6、方式 )。6. 8086/8088 从总的说来有(内部) 、 (外部)两种中断。7总线根据其所处的位置不同,可以分为(片内总线) 、 (片总线) 、 (内总线) 、 (外总线) 。8半导体存储器从使用功能上来说,可分为两类:(随机存取存储器 RAM)和(只读存储器 ROM) 。98253 一个芯片上有(3)个独立的 16 位计数器通道,每个通道有(6)种工作方式。10MOV AX,1234H 中源操作数所使用的寻址方式为:(立即数寻址方式) ,MOV ES,AX源操作数所采用的寻址方式:(寄存器寻址方式) 。四、简答题(每题 5 分,共计 20 分)18086CPU 由哪两个独立的工作单元组成

7、?它们的功能是什么?答:8086CPU 由总线接口单元 BIU 和执行单元 EU 组成。其中, BIU 负责与存储器接口,即 8086CPU 与存储器之间的信息传送,都是由 BIU 进行的。EU负责指令的执行2微机中的基本计时有哪几种?它们之间的有何关系?答:微机中的基本计时有:指令周期;总线周期;时钟周期。一个指令周期由若干时钟周期或总线周期构成,一个基本的总线周期由四个时钟周期构成,时钟周期是最小的计时单位,它是微机主频的倒数。38237 在系统中起什么作用?请简述 8237 工作过程。答:DMA 控制作用,具有 DMA 请求、响应、传送和结束的管理能力。8237 工作过程分四个阶段:(1

8、) 请求:(2) 响应:(3) 传送:(4) 结束:4试述中断处理过程?答:中断处理过程为:中断请求、中断排队、中断响应、中断处理、中断返回。五、程序分析题在数据段中从 0500H 单元开始存放着 100 个带符号数(16 位),要求把其中的正数传送至1000H 开始的存储区;负数传送至 1100H 开始的存储区。 (8 分)XOR DX,DXMOV SI,0500HMOV DI,1000H ;存正MOV BX,1100H ;存负MOV CX,100L1:MOV AX,SITEST AX,8000HJNZ L2 ;负转 L2MOV DI,AXINC DIINC DIJMP L3L2: MOV

9、BX,AXINC BXINC BXL3: INC SIINC SILOOP L1HLT六、应用题(12 分)使用下列 RAM 芯片,组成所需的存储容量,各需多少 RAM 芯片?各需多少 RAM 芯片组?共需多少根寻址线?每块芯片需多少寻址线?(1)5124 的芯片,组成 8K8 的存储容量(32,16,13,9)(2)4K1 的芯片,组成 64K8 的存储容量(128,16 ,16,12)(3)1K8 的芯片,组成 32K8 的存储容量(32,32, 15,10)微机原理与接口技术试题(第二套)一、单项选择题(每小题 1 分,共 15 分)1.指令 MOV AX,3070H中源操作数的寻址方式

10、为( )A.寄存器间接寻址 B.立即寻址 C.直接寻址 D.变址寻址2.Reset 信号有效后,8086CPU 的启动地址( )A.FFFFFh B.0FFFFh C.FFFF0h D.00000h3.在 8086CPU 的标志寄存器中,控制标志位占( )A.3 位 B.9 位 C.4 位 D.16 位4.堆栈的工作方式是( )A.先进先出 B.随机读写 C.只能读出不能写入 D.后进先出5.CPU 与外设间数据传送的控制方式有( )A.中断方式 B.程序控制方式 C.DMA 方式 D.以上三种都是6.设串行异步通信的数据格式是:1 位停止位,7 位数据位,1 位校验位,1 位起始位,若传输率

11、为2400 位/秒,则每秒传输的最大字符个数为 ( )A.10 个 B.110 个 C.120 个 D.240 个7.CPU 与 I/O 设备间传送的信号有( )A.控制信息 B.状态信息 C.数据信息 D.以上三种都有8.若传送率为 1200,波特率因子 n=16,则收、发时钟(RxC.TxC)的频率为( )A.1MHz B.19.2KHz C.20KHz D.2400Hz9.在 DMA 方式下,外设数据输入到内存的路径是( )A.外设CPUDMAC内存 B. 外设DMAC内存C.外设存储器 D.外设数据总线存储器10.8255A 中即可以作数据输入、输出端口,又可提供控制信息、状态信号的端

12、口是( )A.B 口 B.A 口 C.C 口 D.以上三个端口均可以11.8251A 的方式控制字(即模式字)的作用是 ( )A.决定 8251 的数据格式 B.决定 8251 的数据格式和传送方向C.决定 8251 何时收发 D.以上都不对12.在数据传输率相同的情况下,同步字符串送的速度高于异步字符传输,其原因是( )A.字符间无间隔 B.双方通信同步C.发生错误的概率少 D.附加位信息总量少13.采用高速缓存的目的是( )A.提高主存速度 B.提高总线传输率C.使 CPU 全速运行 D.扩大可寻址空间14.CPU 响应中断请求和响应 DMA 请求的本质区别是( )A.程序控制 B.需要

13、CPU 干预C.响应中断时 CPU 仍控制总线而响应 DMA 时,让出总线 D.速度快15.用三片 8259A 级数是( )A.24 级 B.22 级 C.23 级 D.21 级二、填空题(每空 1 分,共 20 分)1.微型计算机由_四部分组成。2.8086CPU 的 9 个标志位中,属状态标志的有_。3.总线周期是指_。4.当_时,CPU 便进入等待状态(Tw)。5.当一个系统中包含的外设接口较多时,数据总线上需要有_以增强驱动能力。6.Reset 信号到来后,8086CPU 的特征是_。7.总线读操作是指_。8.软件中断服务程序的入口地址是由_产生的。9.串行通信数据传送的方向有_三种。

14、10.DMA 控制器的基本组成包括_。11.对 8251A 初始化时必须按照 _的次序进行。12.8259A 的初始化命令字包括 _,其中_是必须设置的。13.中断类型码为的中断向量一定存放在_个连续单元中,若其入口地址为3040:2010,则这四个单元中的具体内容依次为 _ _。14.8253 芯片内包含有_个独立的计数通道,它有_种工作方式,若输入时钟 CLK1=1MHz,计数初值为 500,BCD 码计数方式,OUT1 输出为方波,则初始化时该通道的控制字应为_。15.用 2k8 的 SRAM 芯片组成 16K16 的存储器,共需 SRAM 芯片_片,片内地址和产生片选信号的地址分别为_

15、位。三、名词解释(每小题 3 分,共 15 分)1.Cache2.中断向量3.总线主模块4.全双工5.堆栈四、简答题(共 25 分) 1.总线标准化的目的是什么?涉及哪些内容?列举 1-2 个标准系统总线。(5 分)2.某系统中有一片 8253,其四个端口地址为 310H,312H ,314H,316H,计数脉冲频率为 1MHz、BCD 码计数,试编写输出频率为 2KHz 方波的初始化程序。(5 分)3.在一个 8086CPU 和单片 8259A 组成的系统中,试说明:(1)8086CPU 在响应可屏蔽中断的条件是什么?(2)8086CPU 在响应中断过程中,连续执行两个 INTA 周期,其作

16、用是?(3)假如 8259A 已被编程, ICW2=0AH,若连接在 8259A 的 IR3 端的外设提出中断申请,它的中断向量的存放地址是什么?(15 分)五、简单应用题(共 25 分) 1.图 1 所示为某微机系统中用 74LS138 译码器产生各 I/O 接口新片的片选信号的电路,试指出与 Y1,Y3 连接的芯片的端口地址范围。(5 分)2.数/模(D/A)转换接口电路如图 2 所示,设 8255A 的端口地址为 300H-303H,C 口的工作于方式 0,试编写能从 Vout 端产生连续三角波的程序,程序应加适当注释。(10 分)3.利用 8251A 实现与外设串行通信的控制程序如下,

17、其中 8251A 的控制/ 状态口地址为2F9H,数据口地址为 2F8H,41H 为字符 A 的 ASCII 码,要求: (10 分)(1)阅读此程序,加上适当注释并说明程序实现的功能;(2)指出 CPU 与 8251A 见数据传送的控制方式。START: MOV DX,2F9HMOV AL,74HOUT DX,ALMOV AL,11HOUT DX,ALL1: MOV DX,2F9HIN AL,DXAND AL,01HJZ L1MOV DX,2F8HMOV AL,41HOUT DX,ALHLT 微型计算机原理及接口技术试题(第三套)一、选择题1一个完整的计算机系统通常应包括 。 系统软件和应用

18、软件 计算机及其外部设备 硬件系统和软件系统 系统硬件和系统软件2执行指令 PUSH BX 后,堆栈指针 SP 的变化为( ) SP-1 SP-2 SP+1 SP+2 3设某数据段中有:DA1 DB 32H,58HDA2 DW 32H,58H下面有错误的语句是( ) LEA SI, DA2 MOV AL,DA1+1 MOV BL,DA2 INC DA24指令 MOV BXSI , AX 中目标操作数的寻址方式为( )。 寄存器寻址 基址变址相对寻址 基址变址寻址 变址寻址5可编程中断控制器 8259A 每片具有( ) 。 4 级优先权控制,可连接 4 个中断源。 8 级优先权控制,可连接 8

19、个中断源。 2 级优先权控制,可连接 2 个中断源。 8 级优先权控制,可连接 16 个中断源。6定时/计数器 8253 每片有 ( ) 。 3 个独立的 16 位计数器,每个计数器都有 6 种不同的工作方式。 2 个独立的 8 位计数器,每个计数器都有 3 种不同的工作方式。 3 个独立的 16 位计数器,每个计数器都有 8 种不同的工作方式。 4 个独立的 16 位计数器,每个计数器都有 6 种不同的工作方式。7执行指令 POP BX 后,堆栈指针 SP 的变化为( ) SP-1 SP-2 SP+1 SP+2 8MOV AX,ES:BXSI的源操作数的物理地址是 。 16d(DS)+(BX

20、)+(SI) 16d(ES)+(BX)+(SI) 16d(SS)+(BX)+(SI) 16d(CS)+(BX)+(SI)9条件转移指令“JS”的转移条件是( ) SF=0 SF=1 CF=0 CF=110采用高速缓存(cache)的目的是 ( ) 扩大主存容量 提高 CPU 运行速度 提高总线速度 提高主存速度二、填空题(每空 2 分,共计 20 分)1 (121)10( )2( )162所有的变量都具有 3 种属性:( ) 、 ( ) 、类型。3汇编语言源程序中的语句可分为两类:( ) 、 ( ) 。4请指出下列指令中原操作数和目标操作数的寻址方式: ADD 100HBXSI ,DX ; 目

21、标操作数 ( );源操作数( ); ADC BX, SI ; 目标操作数( );源操作数( );5. 指示性语句的作用是( ) ;指令性语句的作用是( ) ;6. 在串行通信中,线路传输的方式有单工、( )、( )、多工。7. 8237A 在微机系统中所起的作用是 DMA 控制;它有( )个通道;有( ) 、( )、( )、( )四种传送模式;片内有( )端口可寻址。三、判断题(每题 2 分,共计 10 分)1汇编语言编写的源程序能够被机器直接识别和执行。 ( )28088 中,取指令和执行指令可以重叠操作。 ( )3每个时钟周期都包含四个总线周期。 ( )4A/D 转换器主要用来将数字信号转

22、换为模拟信号。 ( )58237A 是一种高功能的 DMA 控制器,但它不可以编程。 ( )四、简答题(每题 5 分,共计 20 分)18259A 在系统中起什么作用?当中断源提出中断请求后,8259A 应完成哪些工作?28251A 在串行通信中起什么作用?38086 / 8088 微处理器内部有哪些寄存器?其主要作用是什么?4什么是总线周期?一个基本的总线周期由多少个 T 构成?五、程序分析题1执行系列程序(4 分)MOV SP,2000HMOV AX,0F0HMOV SI,1234HMOV DX,5678HPUSH SIPOP DISHL DX,1TEST AX,DXPUSH DXHLT请

23、问:SP_;DI=_。2设 DS=1000H,AX=1234H,若 8086CPU 执行完“MOV 2001H,AX”指令后,试回答下列问题:(6 分)(1)目的操作数的物理地址是多少?(2 分)(2)目的操作数高 8 位偏移地址是多少?(2 分)(3)AL 寄存器中的内容送到哪一个物理地址单元中?(2 分)六、应用题下面是一个静态 RAM 芯片的逻辑框图请问(1) 此芯片有多少根地址线? (2) 有多少根数据输入/输出线? (3) 、的作用是什么? (4)此芯片内共有多少个存储单元? (5)每个存储单元存放多少位二进制数?微机原理与接口技术试题(第四套)一. 单项选择题(在每小题的四个备选答

24、案中选出一个正确的答案,并将其号码填写在题干后面的中。每小题 2 分,本题共 30 分)1. 8086CPU 芯片的外部引线中,数据线的条数为6 条 8 条 16 条 20 条2. 8088CPU 上 READY 信号为下面哪种信号有效? 上升边 下降边高电平 低电平3. 8088CPU 中的 CS 寄存器是一个多少位的寄存器?8 位 16 位 24 位 32 位4. 当 8086CPU 读写内存的一个规则(对准)字(16 位)时,和 A0 的状态必须是00 01 10 115. 当 8086CPU 读 IO 接口时,信号和的状态必须是00 01 10 116. 在 8088CPU 中, 用于

25、寄存器间接寻址输入输出指令的寄存器是AX BX CX DX7. ISA 总线是一种多少位的内(系统)总线?8 位 16 位 32 位 64 位8. 属于只读存贮器的芯片是SRAM DRAM EPROM SDRAM9. 需要定时刷新的存贮器是SRAM DRAM EPROM EEPROM10. 内存从 A4000H 到 CBFFFH,共有124K 160K 180K 224K11. 擦除 EPROM 是用5V 电压 15V 电压21V 电压 紫外光照射12. 采用查询方式来实现输入输出是因为它 速度最快 CPU 可以不介入 实现起来比较容易 在对多个事件查询工作时,能对突发事件做出实时响应13.

26、实现 DMA 传送,需要CPU 通过执行指令来完成CPU 利用中断方式来完成CPU 利用查询方式来完成 不需要 CPU 参与即可完成14 下面哪种说法不正确内存地址也可做为接口地址使用 内存地址不可做为接口地址使用接口地址不可做为内存地址使用接口地址也可做为外存地址使用15. 8255 工作在方式 0 时,下面哪种说法正确A、B、C 三个口输入均有锁存能力只有 A 口输入有锁存能力只有 C 口输入有锁存能力A、B、C 三个口输入均无锁存能力二. 多项选择(在备选的答案中选出正确的答案,每小题 2.5 分, 本题共 10 分)1 . 在构成 8 0 88 最大模式下构成系统总线时,可用到下列哪些

27、芯片?74LS373 8288 74LS245 74LS138 82892 . 8086CPU 一个总线周期可以读(或写)的字节数为1 个 2 个 3 个 4 个 6 个3. 当 8255 的 A 口工作在方式 2,B 口工作在方式 0 时,其 C 口可用作全部用作联络信号 5 条用作联络信号 4 条用作联络信号3 条用作 IO 8 条用作 IO4. 当 8086CPU 最大模式下读内存时,下列哪些信号的状态是正确的? 三. 判断题(认为正确的在题后中打“” 号。 错误的打“” 号,并写出正确的内容。每小题 2 分,本题共 10 分)1. 8086CPU 的复位启动地址为 0FFFFH。2.

28、在 8086CPU 响应中断时,CPU 内部硬件只保护 CS 和 IP,其余的内部寄存器应由程序员编程保护。3. 若各中断源的优先级是一样的,则可用自动循环优先级来实现。4. 异步串行通信在传送每一个字符时,传送出去的第一位一定是一个低电平的启动位。5. 8253 不能产生宽度可编程的单个负脉冲。四. 简单回答题(每小题 3 分,本题共 15 分)1. 简要说明 PCI 总线的特点。2. 试说明在 8088CPU 执行 INT 40H 指令的过程?3. 若己知 8250 芯片上有 3 条地址线 A0A2 ,该 8250 最少需占多少个接口地址?4. 说明当 8253 的外部时钟为 1MHZ 时

29、,只用该 8253 如何产生宽度为 1 秒的负脉冲?5. 说明什么是中断嵌套?五应用题1 (8 分)下图为内存芯片与系统总线的连接图,用以存放数据。图中锁存器为输出接口,其地址为 0000H,它与数据总线相连接,可将数据总线上 D0D7 从其输出端 Q0Q7 输出。回答下列两个问题:在读写内存芯片时,首先执行下列程序。程序执行完后,决定存储器芯片的地址。START:MOV DX,0000HMOV AL,76HOUT DX,AL若首先执行下列程序,程序执行完后,决定存储器芯片的地址。START:MOV DX,0000HMOV AL,0F0HOUT DX,AL2 (8 分)下面两图均为利用锁存器

30、74273 作为输出接口的连接图,利用 74273 的 CP 端的上升沿可以锁存数据到 74273 的输出端。并且假定接口地址为 0000H。利用时序的概念,解释图和图哪一种连接是错误的?读下列程序,画出程序执行过程中图和图中 74273 的 CP 端的波形。START: MOV DX,0000HGOON: MOV AL,0F0HOUT DX,ALJMP GOON3 (10 分)一种通过接口芯片 8255 将 ADC0809 接到 8088 系统总线上的连接图如下图所示。该电路以可编程并行接口 8255 作为 ADC0809 的接口,其初始化程序规定:8255 工作在方式 0 之下,A 口输入

31、,B 口输出,C 口的低 4 位输出、高 4 位输入,并且使PC0=0,PC1=0。结合给出的硬件连接图,回答下面两个问题: 若完成上述规定的 8255 的初始化程序如下,试在下划线处填上相应的数字或指指令。INITI55: MOV DX, ;MOV AL, ;OUT DX,AL ;MOV AL,00HOUT DX,AL 一个具体的采集子程序如下,每调用一次采集子程序,可顺序对 8 路模拟输入 IN0 到 IN7进行一次 A/D 变换,并将变换的结果存放在内存 ADATA 所在段、偏移地址为 ADATA 的顺序 8 个单元中。PRMADPROCNEARPUSHBXPUSHDXPUSHDSPUS

32、HAXPUSHSIMOVDX,SEG ADATAMOVDS,DX MOVBL,00HMOVBH,08HGOON:MOVDX,8001HMOVAL,BLOUTDX,AL ;送路地址MOVDX,8002HMOVAL, OUTDX,ALMOVAL, OUTDX,AL ;送 ALE 和 START 脉冲NOPWAIT:INAL ,DXTESTAL, JZWAIT;等待变换结束MOVAL,02HOUTDX,AL ;MOVDX,8000HINAL, DX;MOVSI,ALMOVDX,8002HMOVAL,00HOUTDX,AL ;INC ;DECBHJNZGOONPOPSIPOP POPDSPOPDXPO

33、PBXRETPRMADENDP4 (9 分)下图为采用查询方式工作的输入接口,地址译码器中 A15A1 直接接或门输入。看图并回答下列问题: 输入设备在向接口传送 8 位数据的同时,还传送负脉冲,该信号的作用是什么? D 触发器的作用是什么? 编程序,用查间方式将输入设备的一个数据读入 CPU 的 BL 中。试题参考答案一. 1. 2. 3. 4. 5. 6. 7. 8. 9. 10. 11. 12. 13. 14. 15. 二.1. 2. 3. 4. 三 .1. 应为 FFFF0H2. CPU 硬件保护的是 F、 CS 和 IP 三个 16 位的寄存器3. 4. 5. 因为利用 8253 的

34、方式 0 或方式 1, 通过编程设定计数器的计数值,可以产生不同宽度的负脉冲。四.1. PCI 总线的特点主要是:良好品兼容性;独立于 CPU,可与 CPU 异步工作;支持构成多机系统;对 32 位 64 位使用是透明的。可提供 3.3V 和 5.0V 两种环境下工作;支持即插即用。2. CPU 取出 INT 40H 指令,经指令译码获知这是一条中断指令。并且得到 40H 就是该软件央断的中断向量码。接着就将 F、CS 和 IP 压入堆栈保护起来,并关中断。而后,将中断向量码 40H 乘 4得到中断向量表地址,从该地址开始的顺序两个单元的内容送 IP,下两个单元的内容送CS。这就转向了中断服务

35、程序。当然,在此之前,中断服务程序的入口地址早已填入中断向量表中。3. 因为地址 A0 到 A2 三条地址线共有 8 种编码,故 8250 最多占 8 个接口地址。4. 因为计数时钟为 1MHZ,而每个计数器的计数值是 16 位的。因此,一个计数器的最大计数时间只有 65. 5mS 左右,无法满足要求。但 8253 有三个计数器,可以串联使用以解决问题。例如,将时钟接到 CLK0 上,使 GATE0 有效(高电平)并将 OUT0 输出接到 CLK1 上做为计数器 1 的计数时钟,并使 GATE1 为高电平。这就将计数器 0 和计数器 1 串到一起。可使计数器 0 工作在方式 2 或方式 3,使

36、其输出连续的脉冲。使计数器 1 工作在方式 0。且使两计数器的总计数值为 10001000,可以计数器 0 的计数值均为 1000,则 OUT0 的输出就是周期为 1ms 的对称方波或窄脉冲。使计数器 1 的计数值为 999,则 OUT1 的输出即为宽度 1 秒的负脉冲。5. 当 CPU 正在对某一个中断源服务时,又有优先级更高的中断源提出中断请求,则 CPU 应暂仃正在进行的中断服务而转向更高优先级中断源的服务。当更高优先级中断源服务结束后再回到原先的中断服务程序继续服务。这就是中断嵌套,而且可以多级嵌套。五.1. 20000H2FFFFH 30000H3FFFFH2. 根据 8088CPU

37、 的写接口的时序,结合连接图的译码电路,可以认为图中锁存器 CP 上的波形与一样。锁存数据的上升沿应出现在时序一个总线周期的 T4 开始之后。同时,在写接口的总线周期里,CPU 在时钟 T2 之后开始送出数据到数据总线上,到时钟 T4 时,数据已传送到接口并已稳定。此时,利用的上升沿刚好可把稳定的数据锁存到锁存器的输出端。但是,若采用图所示的电路,锁存器的锁存脉冲输入端 CP 上的波形刚好为图的反相波形,即为 IOW 的反相。这样以来, CP 脉冲的上升沿就出现在 T2 时周期里,这时,CPU刚刚开始向外送数据,数据还没有到达外设,这时进行锁存必定会出错。3. 8003H 10011000B

38、MOV DX,8002H MOV SI,OFFSET ADATA(LEA SI, ADATA) 01H 00H 10H INC SI BL AX4. span style=mso-ignore:vglayout; ;z-index:3;left:0px;margin-left:33px;margin-top:2px; width:22px;height:2px STB 脉冲除了将输入设备的数据锁存到锁存器的输出端外,该脉冲还用来触发 D 触发器,使其输出 Q 为高电平,此高电平表示外设有数据准备好。 D 触发器的作用是用来提供外设数据准备好的状态。 程序如下:START: MOV DX,000

39、1HWAIT: IN AL,DX AND AL,80HJNZ WAITMOV DX,0000HIN AL,DX MOV BL,ALRET微机原理与接口技术试题(第五套)一、单项选择题(每题 1 分,共 15 分) 1.CPU 与外设间数据传送的控制方式有( ) A.中断方式 B.DMA 方式C.程序控制方式 D.以上三种都是2.8086 CPU 内标志寄存器中的控制标志位占( ) A.9 位 B.6 位C.3 位 D.16 位3.若传输率为 2400,收、发时钟(RxCTxC )频率为 38.4KHz,则波特率因子为( ) A.1 B.16 C.32 D.64 4.CPU 与 IO 设备间传送

40、的信号有( ) A.数据信息 B.控制信息 C.状态信息 D.以上三种都是5.8251 的方式字(模式字)的作用是( ) A.决定 8251 的通信方式 B.决定 8251 的数据传送方向C.决定 8251 的通信方式和数据格式 D.以上三种都不对6.8255A 这既可作数据输入、出端口,又可提供控制信息、状态信息的端口是( ) A. B 口 B. A 口 C. A、B、C 三端口均可以 D.C 口7.设串行异步通信的数据格式是:1 个起始位,7 个数据位,1 个校验位,1 个停止位,若传输率为 1200,则每秒钟传输的最大字符数为( ) A.10 个 B.110 个 C.120 个 D.24

41、0 个8.在数据传输率相同的情况下,同步字符传输的速度要高于异步字符传输,其原因是( ) A.字符间无间隔 B.双方通信同步 C.发生错误的概率少 D.附加的辅助信息总量少9.采用高速缓存 Cache 的目的是( ) A.提高总线速度 B.提高主存速度 C.使 CPU 全速运行 D.扩大寻址空间10.在中断方式下,外设数据输入到内存的路径是( ) A.外设数据总线内存 B.外设数据总线CPU内存 C.外设CPUDMAC 内存 D.外设I O 接口CPU 内存11.CPU 响应中断请求和响应 DMA 请求的本质区别是 ( ) A.中断响应靠软件实现B.响应中断时 CPU 仍然仍控制总线,而响应

42、DMA 请求时,CPU 要让出总线 C.速度慢 D.控制简单12.堆栈的工作方式是( ) A.先进先出 B.随机读写 C.只能读出,不能写入 D.后进先出13.指令 MOV AX,3070H中源操作数的寻址方式为 ( ) A.寄存器寻址 B.直接寻址 C.立即寻址 D.间接寻址14.Reset 信号到来后,8086 CPU 的启动地址为( ) A.00000H B.FFFFFH C.FFFF0H D.0FFFFH 15.用 3 片 8259A 级联,最多可管理的中断数是 ( ) A.24 级 B.22 级 C.23 级 D.21 级二、填空题(每空 1 分,共 20 分) 1.用 2K8 的

43、SRAM 芯片组成 32K16 的存储器,共需 SRAM 芯片_片,产生片选信号的地址需要_位。2.在 8086 CPU 中,总线接口部件(BIU)的功能是_,执行部件(EU)的功能是_ 。3.在 8086 中,一条指令的物理地址是由_相加得到的。4.8086 CPU 只在_时,才执行总线周期。5.80868088 CPU 工作在最大模式时,总线控制器产生控制信号的依据是_。6.从 CPU 的 NMI 引脚产生的中断叫做 _,他的响应不受_的影响。7.中断类型码为 15H 的中断,其服务程序的入口地址一定存放在_四个连续的单元中,若这四个单元的的内容为:66H 、50H、88H、30H,则其服务程序的入口地址为_。8.在 8086 系统中,最小模式下 CPU 通过_引脚接收 DMA 控制器的总线请求,而从_引脚上向 DMA 控制器发总线请求允许。9.设微机的地址总线为 16 位,其 RAM 存储器容量为 32KB,首地址为 4000H,且地址是连续的,则可用的最高地址是_。10.可编程串行接口芯片 8251A 可检测_三种错误。 11.常用来实现 RS232C 电平与 TTL 电

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 大学课件

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报