1、导读:微型计算机及其接口技术这一章笔记主要是针对第一至第七章的重点进行了一个总结。第 1 章 微型计算机概论微处理器由运算器、控制器、寄存器阵列组成微型计算机以微处理器为基础,配以内存以及输入输出接口电路和相应的辅助电路而构成的裸机微型计算机系统由微型计算机配以相应的外围设备及其它软件而构成的系统单片机又称为“微控制器”和“ 嵌入式计算机”,是单片微型计算机单板机属于计算机系统总线是 CPU、内存、I/O 接口之间相互交换信息的公共通路,由数据总线(双向) 、地址总线和控制总线组成微机系统中的三种总线:1. 片总线,元件级总线2. 内总线(I-BUS),系统总线3. 外总线(E-BUS) ,通
2、信总线第 2 章 80X86 处理器8086CPU 两个独立的功能部件:1. 执行部件(EU),由通用计算器、运算器和 EU 控制系统等组成,EU 从 BIU 的指令队列获得指令并执行2. 总线接口部件(BIU) ,由段寄存器、指令指针、地址形成逻辑、总线控制逻辑和指令队列等组成,负责从内存中取指令和取操作数8086CPU 的两种工作方式:1. 最小方式,MN/MX 接+5V(MX 为低电平),用于构成小型单处理机系统支持系统工作的器件:(1) 时钟发生器,8284A(2) 总线锁存器,74LS373(3) 总线收发器,74LS245控制信号由 CPU 提供2. 最大方式,MN/MX 接地(M
3、X 为低电平),用于构成多处理机和协处理机系统支持系统工作的器件:(1) 时钟发生器,8284A(2) 总线锁存器,74LS373(3) 总线收发器,74LS245(4) 总线控制芯片,8288控制信号由 8288 提供指令周期、总线周期、时钟周期的概念及其相互关系:1. 执行一条指令所需要的时间称为指令周期2. 一个 CPU 同外部设备和内存储器之间进行信息交换过程所需要的时间称为总线周期3. 时钟脉冲的重复周期称为时钟周期4. 一个指令周期由若干个总线周期组成,一个总线周期又由若干个时钟周期组成5. 8086CPU 的总线周期至少由 4 个时钟周期组成6. 总线周期完成一次数据传输包括:传
4、送地址,传送数据等待周期在等待周期期间,总线上的状态一直保持不变空闲周期总线上无数据传输操作MMX 多媒体扩展SEC单边接口,PENTIUM2 的封装技术SSE 数据流单指令多数据扩展,PENTIUM3 的指令集乱序执行不完全按程序规定的指令顺序执行(PENTIUM PRO)推测执行遇到转移指令时,不等结果出来便先推测可能往哪里转移以便提前执行(PENTIUM PRO)8086CPU 逻辑地址与物理地址的关系:1. CPU 与存储器交换信息,使用 20 位物理地址2. 程序中所涉及的都是 16 位逻辑地址3. 物理地址 = 段基值 * 16 + 偏移地址4. 20 条地址线 = 1M,(000
5、00H FFFFFH);16 条数据线 = 64K,(0000H FFFFH)5. 段起始地址必须能被 16 整除8086 的结构,各引脚功能,全部要掌握 (教科书 P14 P18)复位(RESET)时 CPU 内寄存器状态:1. PSW(FR) 、IP、DS、SS 、ES 清零2. CS 置 FFFFH3. 指令队列变空8086CPU 外部总线 16 位,8088CPU 外部总线 8 位80286CPU :1. 16 位 CPU2. 两种工作方式:(1) 实地址方式,使用 20 条地址线,兼容 8086 全部功能(2) 保护虚地址方式,使用 24 条地址线,有 16M 的寻址能力80386C
6、PU :1. 32 位 CPU2. 数据线 32 位3. 地址线 32 位,直接寻址 4GB4. 内部寄存器 32 位5. 三种存储器地址空间:逻辑地址,线性地址,物理地址6. 三种工作方式:实方式,保护方式,虚拟 8086 方式80486CPU :1. 采用 RISC2. 集成 FPU 和 CACHE第 3 章 存储器及其接口半导体存储器分类:1. 随机存取存储器,RAM(1) 静态 RAM,SRAM (HM6116,2K * 8)(2) 动态 RAM,DRAM,需要刷新电路 (2164,64K * 1)2. 只读存储器,ROM(1) PROM,可编程 ROM,一次性写入 ROM(2) EP
7、ROM,可擦除可编程 ROM (INTEL2732A,4K * 8)(3) EEPROM,电可擦除可编程 ROM半导体存储器的性能指标:1. 存储容量2. 存取速度 (用两个时间参数表示:存取时间,存取周期)3. 可靠性4. 性能/价格比内存条及其特点:内存条是一个以小型板卡形式出现的存储器产品,它的特点是:安装容易,便于用户进行更换,也便于扩充内存容量HM6116、2164、INTEL2732A 的外特性 (教科书 P50 P53)INTEL2732A 的 6 种工作方式:1. 读2. 输出禁止3. 待用4. 编程5. 编程禁止6. INTEL 标识符实现片选控制的三种方法:1. 全译码2.
8、 部分译码 (可能会产生地址重叠 )3. 线选法地址重叠多个地址指向同一存储单元存储器芯片同 CPU 连接时应注意的问题:1. CPU 总线的负载能力问题2. CPU 的时序同存储器芯片的存取速度的配合问题16 位微机系统中,内存储器芯片的奇偶分体:1. 1M 字节分成两个 512K 字节 (偶存储体,奇存储体 )2. 偶存储体同低 8 位数据总线(D7 D0) 相连接,奇存储体同高 8 位数据总线(D15 D8)相连接3. CPU 的地址总线 A19 A1 同两个存储体中的地址线 A18 A0 相连接,CPU 地址总线的最低位 A0 和 BHE(低电平)用来选择存储体4. 要访问的 16 位
9、字的低 8 位字节存放在偶存储体中,称为对准字,访存只需要一个总线周期;要访问的 16 位字的低 8 位字节存放在奇存储体中,称为未对准字,访存需要两个总线周期5. 8088CPU 数据总线是 8 位,若进行字操作,则需要两个总线周期,第一个周期访问低位,第二个周期访问高位存储器的字位扩展,考试必考 (教科书 P71 习题 2、习题 6)74LS138 的综合应用必须熟练掌握,考试必考: (教科书 P55 P58; P71 P72 习题7、习题 8; P231 第五 2 题)1. 存储器芯片的地址范围2. 地址线的连接 (片内地址,片外地址 )3. 数据线的连接4. 控制线的连接 (片选信号
10、CE,写信号 WE,输出信号 OE 等,以上信号都为低电平) 第 4 章 输入输出与中断I/O 接口把外围设备同微型计算机连接起来实现数据传送的控制电路称为“外设接口电路”,即 I/O 接口I/O 端口I/O 接口中可以由 CPU 进行读或写的寄存器被称为 “端口”外设接口与 CPU 的信息传送:1. 外设接口通过微机总线(片总线、内总线、外总线) 与 CPU 连接2. CPU 同外设接 *换的三种信息:(1) 数据信息,包括数字量、模拟量和开关量(2) 状态信息,表示外设当前所处的工作状态(3) 控制信息用于控制外设接口的工作3. 数据信息、状态信息、控制信息都是通过数据总线来传送的I/O
11、端口的编址方式及其特点:1. 独立编址(专用的 I/O 端口编址)存储器和 I/O 端口在两个独立的地址空间中(1) 优点:I/O 端口的地址码较短,译码电路简单,存储器同 I/O 端口的操作指令不同,程序比较清晰;存储器和 I/O 端口的控制结构相互独立,可以分别设计(2) 缺点:需要有专用的 I/O 指令,程序设计的灵活性较差2. 统一编址(存储器映像编址 )存储器和 I/O 端口共用统一的地址空间,当一个地址空间分配给 I/O 端口以后,存储器就不能再占有这一部分的地址空间(1) 优点:不需要专用的 I/O 指令,任何对存储器数据进行操作的指令都可用于 I/O 端口的数据操作,程序设计比
12、较灵活;由于 I/O 端口的地址空间是内存空间的一部分,这样,I/O 端口的地址空间可大可小,从而使外设的数量几乎不受限制(2) 缺点:I/O 端口占用了内存空间的一部分,影响了系统的内存容量; 访问 I/O 端口也要同访问内存一样,由于内存地址较长,导致执行时间增加微机系统中,数据传送的控制方式:1. 程序控制方式,以 CPU 为中心,数据传送的控制来自 CPU,通过预先编制好的程序实现数据的传送2. DMA 方式,直接存储器访问,不需要 CPU 干预,也不需要软件介入的高速传送方式程序控制传送方式分为三种:1. 无条件传送方式,又称“同步传送方式”,用于外设的定时是固定的而且是已知的场合,
13、外设必须在微处理器限定的指令时间内准备就绪,并完成数据的接收或发送2. 查询传送方式,当 CPU 同外设工作不同步时,为保证数据传送的正确而提出的,CPU 必须先对外设进行状态检测,若外设已“准备好”,才进行数据传送3. 中断传送方式,解决了“无条件传送方式”和“ 查询传送方式 ”只能串行工作的缺点,为了使 CPU 和外设之间可以并行工作,提出中断传送方式,采用中断方式传送数据时,CPU 从启动外设到外设就绪这段时间,仍在执行主程序,当“中断服务程序”执行完毕后,则重新返回主程序DMA 操作的基本方法:1. 周期挪用,DMA 乘存储器空闲时访问存储器,周期挪用不减慢 CPU 的操作2. 周期扩
14、展,CPU 与 DMA 交替访问存储器,这种方法会使 CPU 处理速度减慢,一次只能传送一个字节 3. CPU 停机方式,CPU 等待 DMA 的操作,这是最常用的 DMA 方式,由于 CPU 处于空闲状态,所以会降低 CPU 的利用率DMAC 及其传送方式:1. 在 DMA 传送方式中,对数据传送过程进行控制的硬件称为 DMA 控制器,即:DMAC2. DMAC 的三种传送方式:(1) 单字节传送方式(2) 成组传送方式(3) 请求传送方式DMAC 的基本功能:1. 能接收外设的 DMA 请求信号,并能向外设发出 DMA 响应信号2. 能向 CPU 发出总线请求信号,当 CPU 发出总线响应
15、信号后,能接管对总线的控制权,进入 DMA 方式3. 能发出地址信息,对存储器寻址并修改地址指针4. 能发出读、写等控制信号,包括存储器访问信号和 I/O 访问信号5. 能决定传送的字节数,并能判断 DMA 传送是否结束6. 能发出 DMA 结束信号,释放总线,使 CPU 恢复正常工作8086 中断的特点:1. 最多可处理 256 种不同的中断类型,每个中断都有一个中断类型码2. 外部中断(硬件中断);内部中断( 软件中断)8086 内部中断的特点:1. 中断类型码或者包含在指令中,或者是预先规定的2. 不执行 INTA 总线周期3. 除单步中断外,任何内部中断都无法禁止4. 除单步中断外,任
16、何内部中断的优先级都比任何外部中断的高中断向量表:1. 中断向量表是存放中断服务程序入口地址(即:中断向量) 的表格2. 它存放在存储器的最低端,共 1024 个字节,每 4 个字节存放一个中断向量(形成一个单元),一共可存 256 个中断向量3. 每个单元(4 字节)高地址的两个字节存放中断向量的段基值,低地址存放偏移量4. 每个单元(4 字节)的最低地址为向量表地址指针,其值为对应的中断类型码乘 48086 中断系统、中断分类 (南京大学出版的应试指导 P50 表格)中断控制器的基本要求:1. 能控制多个中断源,实现中断传送2. 能对多个中断源同时发出的中断请求进行优先级判别3. 能实现中
17、断嵌套4. 能提供对应中断源的中断类型码可编程中断控制器 8259A 的主要功能:1. 每一片 8259A 可管理 8 级优先权中断源,通过 8259A 的级联,最多可管理 64 级优先权的中断源2. 对任何一级中断源都可单独进行屏蔽,使该级中断请求暂时被挂起,直到取消屏蔽时为止3. 能向 CPU 提供可编程的标识码,对于 8086CPU 来说就是中断类型码4. 具有多种中断优先权管理方式:(1) 完全嵌套方式(2) 自动循环方式(3) 特殊循环方式(4) 特殊屏蔽方式(5) 查询排序方式8259A 的结构,由 8 个基本组成部分:1. IRR,8 位中断请求寄存器,用来存放从外设来的中断请求
18、信号 IR0 IR72. IMR,8 位中断屏蔽寄存器,用来存放 CPU 送来的屏蔽信号3. ISR,8 位中断服务寄存器,用来记忆正在处理中的中断级别4. PR ,优先级判别器,也称优先级分析器5. 控制逻辑6. 数据总线缓冲器7. 读/写逻辑8. 级联缓冲器/比较器其中,IRR、IMR、ISR、PR 和控制逻辑五个部分是实现中断优先管理的核心部件8259A 的中断结束方式:1. EOI 命令方式:(1) 普通 EOI 命令(2) 特殊 EOI 命令2. 自动 EOI 方式8259A 的中断工作顺序 (教科书 P93 P94) 第 5 章 并行接口片选CE(低电平),确定当前对哪个芯片进行操
19、作读写RD/WR(WR 为低电平),决定 CPU 对 I/O 接口执行取出(读)操作还是存入(写)操作可编程通过计算机指令来选择接口芯片的不同功能和不同通道联络CPU 通过外设接口芯片同外设交换信息时,接口芯片与外设间有一定的“联络”信号:(1) STB( 低电平) ,选通信号(2) RDY ,就绪信号接口电路应包含的电路单元:1. 输入/输出数据锁存器和缓冲器2. 控制命令和状态寄存器3. 地址译码器4. 读写控制逻辑5. 中断控制逻辑简单 I/O 接口芯片和可编程 I/O 接口芯片的异同处:1. 相同点:都可实现 CPU 与外设间的数据传送,都具有暂存信息的数据缓冲器或锁存器2. 不同点:
20、(1) 简单接口芯片功能单一(2) 可编程接口芯片具有多种工作方式,可用程序来改变其基本功能74LS373 锁存器、74LS244 缓冲器、74LS245 数据收发器的外特性 (教科书 P100 P103)可编程并行接口芯片 8255A 的结构:1. 数据总线缓冲器2. 三个 8 位端口:PA、PB、PC3. A 组和 B 组的控制电路:A 组控制 PA 和 PC7 PC4,B 组控制 PB 和 PC3 PC04. 读/写控制逻辑8255A 的工作方式:1. 方式 0基本输入/输出,输出锁存2. 方式 1单向选通输入/输出,输入输出均锁存3. 方式 2双向选通输入/输出,输入输出均锁存,仅限于
21、 A 组使用8255A 的应用要重点掌握,考试必考:1. 教科书 P110 P111 表格2. 教科书 P111 P112 8255A 的初始化3. 教科书 P113 应用举例4. 教科书 P117 习题 78255A 联络信号的作用:1. STB(低电平):输入选通信号2. IBF:输入缓冲器满信号3. OBF(低电平):输出缓冲器满信号4. ACK(低电平):输出时响应信号5. INTR:中断请求信号6. INTE :中断允许信号7. INTE1 :方式 2,由 PC6 置/复位8. INTE2 :方式 2,由 PC4 置/复位8255A 初始化的两种控制命令字:1. 方式选择控制字(D7
22、=1)2. C 口按位置/复位控制字(D7=0)16 位系统中并行接口的特点:1. 8086 最小方式的微机系统,8255A 芯片最多可有 16 片,分为两组挂到系统总线上2. 一组 8255A 的端口地址在奇地址边界上,另一组在偶地址边界上3. 每片 8255A 最多可提供 3 个 8 位端口(PA、PB、PC),每一组最多可有 192 条 I/O线第 6 章 定时器/计数器电路定时器/计数器在微机系统中的作用:1. 外部实时时钟,以实现延时控制或定时2. 能对外部事件计数的计数器可编程定时器/计数器的典型结构:1. 控制寄存器2. 控制逻辑3. 计数初值寄存器 CR4. 计数执行单元 CE
23、5. 计数输出锁存器 OL可编程间隔定时器 8253-5 具有三个独立的 16 位减法计数器,三个计数器中每一个都有三条信号线:(1) CLK计数输入,用于输入定时基准脉冲或计数脉冲(2) OUT输出信号,以相应的电平指示计数的完成,或输出脉冲波形(3) GATE选通输入,用于启动或禁止计数器的操作每个计数器都有三个寄存器:(1) 控制寄存器(2) 计数初值寄存器(3) 减 1 计数寄存器8253-5 的初始化: (教科书 P121; P135 习题 5; P231 第五。1 题)1. 写入方式控制字2. 写入计数初始值注意此 2 项对应不同的端口地址8253-5 的工作方式 (教科书 P12
24、2 P127)8253-5 的工作方式 计数器启动方式 输出波形(N 为计数初值)方式 0,计数结束中断方式 软件启动 OUT 在计数为 0 时,由 L H方式 1,硬件可重触发单稳态方式 硬件启动 N * TCLK 的负脉冲方式 2,速率发生器 软/硬件启动 N * TCLK 的重复负脉冲方式 3,方波方式 软/硬件启动 重复的方波方式 4,软件触发选通方式 软件启动 一个 TCLK 的负脉冲方式 5,硬件触发选通方式 硬件启动 一个 TCLK 的负脉冲第 7 章 串行接口在计算机领域中,有两种数据通信方式:串行传输、并行传输,二者区别:1. 距离:并行通信适用于近距离,串行通信适用于远距离
25、2. 速度:并行接口的速度快于串行接口3. 费用:串行通信费用低于并行通信串行通信有两种基本通信方法:1. 异步通信(ASYNC),CPU 与外设之间有两项约定:字符格式、波特率(1) 字符格式:1 位起始位,低电平;5 8 位数据位,低位在前,高位在后;1 位奇偶校验位;12 位终止位,高电平(2) 波特率,单位时间内传送二进制数据的位数,以位/秒位单位2. 同步通信(SYNC)串行通信的传送方向:1. 单工2. 半双工3. 全双工调制解调器(MODEM) 的调制方式:1. 调幅2. 调频(常用)3. 调相通用异步收发器 UART 是用硬件实现串行通信的通信接口电路,由三部分组成:1. 接收
26、器,将串行码转换为并行码2. 发送器,将并行码转换为串行吗3. 控制器UART 的三种出错标志:1. 奇偶错误 PE2. 帧错误 TE3. 溢出错误 OERS-232C 是应用于串行二进制交换的数据通信设备 DCE 和数据终端设备 DTE 之间的标准接口,其电气特性:1. 数据“0”,空号,+3V +15V2. 数据“1”,传号,-3V -15V3. 规定使用 DB-25 插头座DTE数据终端设备是产生二进制信号的数据源,也是接受信息的目的,是由数据发送器或数据接收器或兼具二者组成的设备DCE数据通信设备是提供 DTE 与通信线路之间通信的建立,维持和终止连接等功能的设备,同时执行信号变换与编
27、码可编程通信接口 8251A,四个与 MODEM 相连的控制信号:1. DTR(低电平),数据终端准备好(输出)2. DSR(低电平),数据装置准备好(输入)3. RTS(低电平),请求发送(输出)4. CTS(低电平),清除发送信号(输入)8251A 的初始化: (教科书 P149 P150; P152 习题 7)1. 方式指令字,用来定义 8251A 的一般工作特性,必须紧接在复位后由 CPU 写入2. 命令指令字,用来指定芯片的实际操作,只有在已经写入了方式指令字后,才能由CPU 写入命令指令字此二者都是由 CPU 作为控制字写入的,写入时所用的口地址是相同的,复位后写入方式指令字,复位前写入的控制字都是命令指令字8251A 在工作中必须要 CPU 对它进行干预,CPU 要做三种干预:1. 初始化2. 改变它的工作状态3. 及时读写数据