1、 20世纪后半期,随着集成电路和计算机技术的发展,数字系统也得到了飞速发展,其实现方法经历了由分立元件、SSI、MSI 到 LSI、VLSI 以及 UVLSI 的过程. 同时为了提高系统的可靠性与通用性,微处理器和专用集成电路(ASIC)逐渐取代了通用集成硬件 LSI 电路,而在这两者之间,ASIC 以其体积小、重量轻、功耗低、速度快、成本低、保密性好而脱颖而出. 总的来说,ASIC 的制作可粗略地分为掩膜式方法和现场可编程方法两大类. 目前,业界大量可编程器件(PLD) ,尤其是现场可编程逻辑器件(CPLD/FPGA)被大量地应用在 ASIC 的制作中. 在可编程集成电器开发过程中,电子设计
2、自动化(EDA)技术应运而生. EDA 技术的出现,不仅为电子系统设计带来了一场革命性的变化,从某种角度说,也成为其发展的必然. 下面论述 EDA 技术的发展和基本特征以及在电子技术设计中的地位和作用.1 EDA 技术发展概述EDA 是以计算机为平台,融合了应用电子技术、计算机技术、智能化技术最新成果而研制的电子 CAD 通用软件包,主要辅助进行三方面的工作: IC 设计、电子线路设计以及PCB 设计. 回顾近30年电子设计技术的发展历程,可将 EDA 技术分为三个阶段:20世纪70年代为 CAD 阶段,人们开始用计算机辅助进行 IC 版图编辑、PCB 布局布线,取代了手工操作,产生计算机辅助
3、设计的概念. 20世纪80年代为 CAE 阶段,与 CAD 相比,除了纯粹的图形设计功能之外,又增加了电路功能设计和结构设计,并且通过电器连接网络表将二者结合在一起, 实现了工程设计,这就是计算机辅助设计的概念. CAE 的主要功能是:原理图输入,逻辑图仿真,电路分析,自动布局布线,PCB 分析. 20世纪90年代为 EDA 阶段,尽管 CAD/CAE 技术取得了很大的成功,但并没有把人们从繁重的劳动中解放出来. 在整个设计过程中,自动化和智能化程度还不高,各种软件界面千差万别,学习使用困难,互不兼容,直接影响到设计环节的衔接. 基于以上环节不足,人们开始追求:贯彻整个设计过程的自动化,这就是
4、 EDA 即电子系统设计自动化.2 EDA 技术的基本特征及实验室配置EDA 代表了当今电子设计技术发展的方向,它的基本特征是:设计人员按照“自顶向下”的设计方法,对整个系统进行方案设计和功能划分,系统的关键电路用一片或几片专用集成电路(ASIC)实现,然后采用硬件描述语言(HDL)完成系统设计,最后通过综合器和适配器生成最终的目标器件. 这样的设计方法被称为高层次的电子设计方法,下面介绍与 EDA 基本特征有关的几个概念.2. 1 “自顶而下”的设计方法10年前,电子设计的基本思路还是选择标准的集成电路“自底向上”(Bottom-Up)地构造出一个新的系统. 这样的设计方法如同一砖一瓦建造楼
5、房,不仅效率低、成本高而且容易出错. 高层次的设计给我们提供了一种“自顶向下”( Top-Down)的全新设计方法,这种方法首先从系统入手,在顶层进行功能方框图的划分和结构设计. 在方框图一级进行仿真、纠错,并用硬件描述语言对高层的系统进行描述,在系统一级进行验证. 然后用综合优化工具生成具体的门电路网表,其对应的物理实现级可以是印刷电路板或专用集成电路.由于设计的主要仿真和调试过程是在高层次上完成的. 这既有利于早期发现结构设计上的错误,避免设计工时的浪费,同时也减少了逻辑功能仿真的工作量,提高了设计的一次成功率.2. 2 ASIC 设计现在电子产品的复杂程度日益加深,一个电子系统可能由数万
6、个中小集成电路构成,这就带来了体积大、功耗大、可靠性差的问题,解决这一问题的有效方法就是采用 ASIC 芯片进行设计. ASIC 按照设计方法的不同可分为全定制 ASIC,半定制 ASIC,可编程 ASIC(也成为可编程逻辑器件) .设计全定制 ASIC 芯片时,设计人员要定义芯片上所有晶体管的几何图形和工艺规则,最后将设计结果交由 IC 厂家掩膜制造完成. 优点是:芯片可以获得最优的性能,即面积利用率高、速度快、功耗低.缺点是:开发周期长,费用高,只适合大批量产品开发.半定制 ASIC 芯片的版图设计方法有所不同,分为门阵列设计方法和标准单元设计方法. 这两种设计方法都是约束性设计方法,其主
7、要目的就是简化设计,以牺牲芯片性能为代价来缩短开发时间.可编程逻辑器件自20 世纪70 年代以来,经历了 PAL 、GAL 、CPLD、FPGA 几个发展阶段,其中 CPLD/FPGA 属于高密度逻辑器件,目前集程度已高达200万门/ 片,它将掩膜 ASIC 集程度高的优点和可编程逻辑器件设计生产方便的特点结合在一起,特别适合于样品研究或小批量产品开发,使产品能以最快的速度上市,而当市场扩大时,它可以很容易的转 由掩膜 ASIC 实现,因此开发风险也大为降低.上述 ASIC 芯片,尤其是CPLD/FPGA 器件,已成为现代高层次电子设计方法的实现载体.- 2. 3 硬件描述语言硬件描述语言(H
8、DL)是一种用于硬件电子设计的计算机语言. 它用软件编程的方式来描述电子系统的逻辑功能、电路结构和连接方式,与传统的门级描述方式相比,它更适合大规模系统的设计. 早期硬件描述语言,如 ABEL-HDL、AHDL,由不同的 EDA 厂家开发,互不兼容,而且不支持多层次设计,层次间翻译工作由人工来完成. 为了克服以上不足,1985年美国国防部正式推出了 VHDL 语言. VHDL 是一种全方位的硬件描述语言,包括系统行为级、寄存器传输级和逻辑门级多个设计层次,支持结构描述、数据流描述、行为描述三种描述形式的混合描述,因此 VHDL 几乎覆盖了以往各种硬件描述语言的功能,整个自顶而下或自底向上的电路
9、设计过程都可以用 VHDL 来完成. VHDL 还具有以下优点: VHDL 范围描述能力使它成为高层次设计的核心,将设计人员的工作重心提高到系统功能的实现和调试,而花较少的精力用于物理的实现. VHDL 可以用简洁明确的代码描述来进行复杂的控制逻辑设计,灵活方便,而且也便于设计结果的交流、保存和重用. VHDL 的设计不依赖于特定的器件,方便了工艺转换. VHDL 是一种标准语言,为众多的 EDA 厂商所支持,因此移植性好.2. 4 EDA 技术的建模与仿真EDA 技术必须进行元件的建模与系统仿真,基于 Spice/Xspice 为内核的 Multisim是目前教育系统流行的电路仿真软件. M
10、ultisimV7是通过对 V5 、V6的功能不断扩充,特别增加了 VHDL 和 VerilogHDL 模块,使它成为真正的“数/ 模/ VHDL/ Verilog HDL”混合电路仿真软件.Multisim 的元件库分为 Multisim 主数据库(Multisim Master Database)、共享数据库(Corporate Library)和用户数据库(User Database),其中主数据库的元件不能更改,共享数据库和用户数据库可以更改,用户可以将常用的元件或用户编辑的新元件放在这两个数据库中. 单极版的 Multisim 中共享数据库不可使用. Multisim 中的元件模型分
11、为 SPICE模型、Code Model 模型、VHDL 元件模型和 VerilogHDL 元件模型. SPICE 模型是指 SPICE预定义的元件模型或利用子电路的方法建立的模型. CodeModel 是在 SPICE 中用 C 语言编写的元件模型. 建立 VHDL 模型和 Verilog HDL 模型前首先要编写相应的语言代码,进行仿真验证,然后汇编和连接,产生 Multisim 可以接受的模型文件.与其他 EDA 工具相比较,Multisim 主要具有以下优点: 采用直观的图形界面创建电路. 软件提供了丰富而全面的仪器设备,且同一台仪器可以多台同时调用,和真实实验相比,大大节约了费用.
12、Multisim 软件带有丰富的电路元件库,特别是有大量与现实对应的元件模型,使电路有很强的实用性,并提供了多种电路分析方法. 作为设计工具,它可以同其他流行的电路分析、设计和制板软件交换数据. Multisim 还是一个优秀的电子训练工具,利用它提供的虚拟仪器可以用比实验室中更灵活的方式进行电路实验,仿真电路实际运行情况,熟悉常用电子仪器测量方法. 具有射频电路的仿真功能. 专业版支持VHDL 和 Verilog 语言的电路仿真.2. 5 EDA 实验室系统及配置EDA 实验室系统是一套硬件配置以及 EDA 软件配置. 最基础的硬件配置是计算机,除此之外就高校而言,EDA 实验室还需要以下软
13、硬件配置: 具有模数混合电路仿真软件Multisim.具有 PCB 自动化设计功能的软件,目前高校系统更多采用 Ultiboard. PCB 雕刻机或 PCB 板制作系统. 若资金允许,可配备 PCB 雕刻机,否则可配备一般 PCB 板制作系统. 具备以上资源,就可以进行 On board 设计但要进行 On chip 设计和开发,还必须配备以下资源: 具有 CPLD/FPGA 设计输入、软件仿真、下载功能的软件和硬件. EDA 实验室可采用 CPLD/FPGA 下载板,然后利用 Maxplus 软件进行设计,完成芯片制造. Maxplus 具有设计输入、软件仿真、角位定义的功能,它和 CPL
14、D/FPGA 组合就可以完成在 IC 上的设计. 完成对电路进行时序测试的软硬件. 逻辑分析仪可以对硬件电路进行时序测试,但一般分析仪价格比较昂贵,鉴于此 EDA 实验室可选用 PC-base LA1000P 型逻辑分析仪,该分析仪的功能和一般分析仪的功能相当,但价格实惠,非常适合 EDA 实验室使用.- 3 EDA 技术在当今电路设计中的应用20世纪90年代以来,电子信息类产品的开发明显出现两个特点:一是产品的复杂程度加深;二是产品的上市时限紧迫. 然而电路级设计本质上是基于门级描述的单层次设计(主要以数字电路为主) ,设计的所有工作(包括设计输入、仿真和分析、设计修改等) 都是在基本逻辑门
15、这一层次上进行的. 显然这种设计方法不能适应新的形势,为此引入一种高层次的电子设计方法,也称为系统的设计方法.高层次设计是一种“概念驱动式”的设计,设计人员无须通过门级原理图描述电路,而是对设计目标进行功能描述,由于摆脱了电路细节的束缚,设计人员可以把精力集中于创造性的方案与概念构思上,一旦这些概念构思以高层次描述输入计算机后,EDA 系统就能以规则驱动的方式自动完成整个设计.这样,新的概念得以迅速有效地成为产品,大大缩短了产品的研制周期. 不仅如此,高层次的设计只是定义系统的行为特性,可以不涉及实现工艺,在厂家的综合库的支持下,利用综合优化工具可以将高层次的描述转化成对某种工艺优化的网表,工
16、艺转化变得轻松容易.高层次设计步骤如下:第一,按照“自顶而下”的设计方法进行系统划分.第二,输入 VHDL 代码,这是高层次设计中最为普遍的输入方式. 此外 EDA 实验室采用Multisim 图形仿真输入,这种方法具有直观、容易理解的特点.第三,将以上设计输入编译成标准的 VHDL 文件. 对于大型的设计,还要进行代码级的功能仿真,主要是检验系统功能设计的正确性. 因为对大型设计,综合、适配要花费数小时,在综合前对源代码仿真,就可大大减少设计重复的次数和时间,一般情况下,可略去这一仿真步骤.第四,利用仿真器对 VHDL 源代码进行综合优化处理,生成门级描述的网表文件,这是将高层次描述转化为硬
17、件电路的关键步骤. 综合优化是针对 ASIC 芯片供应商的某一产品进行的,所以综合的过程要在相应的厂家综合库支持下才能完成. 综合后,可利用生产的网表文件进行适配前的时序仿真,仿真过程不涉及具体器件的特性,是较为粗略的,一般设计这一仿真步骤可略去.第五,利用适配器件将综合后的网表文件针对某一具体的目标器件进行逻辑映射操作,包括底层器件配置、逻辑分割、逻辑优化、布局布线. 适配完成后,产生多项设计结果:适配报告,包括芯片内部资源利用情况、设计的布尔方程描述情况等;适配后的仿真模型;器件编程文件. 根据适配后的仿真模型,可以进行适配后的时序仿真,因为已经得到器件的实际硬件特性(如延时特性) ,所以
18、仿真结果能比较精确地预期未来芯片的实际性能. 如果仿真结果达不到设计要求,就需要修改 VHDL 源代码或选择不同速度品质的器件,直至满足设计要求.第六,将适配器件生产的器件编程文件通过编程器或下载电缆载入到目标芯片CPLD/FPGA 中.如果是大批量产品开发,通过更换相应的厂家综合库,可以很容易转由 ASIC形式实现.EDA 在教学、科研、产品设计与制造等方面都发挥着巨大的作用. 在教学方面,几乎所有的理工科(特别是电子信息) 类的高等院校都开设了 EDA 课程. 主要是让学生了解EDA 的基本概念和基本原理、学习 Multisim 软件、掌握 VHDL 语言的编写规范、掌握逻辑理论和算法、使
19、用 EDA 工具进行电子电路课程的实验并从事简单的设计. 学习电路仿真工具和 PLD 开发工具的使用,为今后的工作打下基础. 科研方面主要利用电路仿真工具,利用虚拟仪器进行产品测试,将 CPLD/FPGA 器件实际应用到仪器设备中,从事 PCB 设计和 ASIC 设计等. 在产品设计与制造方面,包括前期的计算机仿真,产品开发中的 EDA 工具应用、产品测试等各个环节,如 PCB 的制作、电子设备的研制与生产、电路板的焊接、 ASIC 的流片过程等. 另外,EDA 软件的功能日益增大,原来功能比较单一的软件,现在增加了很多用途. EDA 技术发展迅猛,完全可以用日新月异来描述. EDA 技术的广泛应用,现在已涉及各行各业. EDA 水平不断提高,设计工具趋于完美的地步,EDA 市场日趋成熟.仿真的分类:从高级到低级可分为行为仿真、功能仿真、静态时序仿真、门级仿真、开关级仿真、晶体管级仿真或电路级仿真。行为仿真可以检查行为描述是否正确,电路级仿真可检查电路随信号变化的连续过程,高级仿真速度快,可以对复杂系统进行仿真。低级仿真速度慢,但仿真结果更接近实际情况。电路及仿真无法完成复杂系统的仿真,通常只能对数百个晶体管的电路进行仿真。按电路形式或信号区分可分为 系统仿真(行为仿真、功能仿真)数字仿真(时序仿真、门级仿真)模拟仿真(晶体管级仿真)混合信号仿真。