收藏 分享(赏)

数字电子技术基础64.ppt

上传人:dreamzhangning 文档编号:2197256 上传时间:2018-09-05 格式:PPT 页数:10 大小:217KB
下载 相关 举报
数字电子技术基础64.ppt_第1页
第1页 / 共10页
数字电子技术基础64.ppt_第2页
第2页 / 共10页
数字电子技术基础64.ppt_第3页
第3页 / 共10页
数字电子技术基础64.ppt_第4页
第4页 / 共10页
数字电子技术基础64.ppt_第5页
第5页 / 共10页
点击查看更多>>
资源描述

1、【教育类精品资料】,6. 4 异步时序逻辑电路的分析,一. 异步时序逻辑电路的分析方法:,分析步骤:,3.确定电路的逻辑功能。,2.列出状态转换表或画出状态图和波形图;,1. 写出下列各逻辑方程式:,b)触发器的激励方程; c) 输出方程 d)状态方程,a)时钟方程,(1)分析状态转换时必须考虑各触发器的时钟信号作用情况,有作用,则令cpn=1;否则cpn=0 根据激励信号确定那些cpn=1的触发器的次态,cpn=0的触发 器则保持原有状态不变。,(2)每一次状态转换必须从输入信号所能触发的第一个触发器 开始逐级确定,注意:,例1 分析如图所示异步电路,1. 写出电路方程式, 时钟方程,输出方

2、程,激励方程,CP0=CLK,求电路状态方程,触发器如有时钟脉冲的上升沿作用时,其状态变化;如无时钟脉冲上升沿作用时,其状态不变。,CP1=Q0,二. 异步时序逻辑电路的分析举例,3. 列状态表、画状态图、波形图,根据状态图和具体触发器的传输延迟时间tpLH和tpHL, 可以画出时序图,4. 逻辑功能分析 该电路是一个异步二进制减计数器,Z信号的上升沿可触发借位操作。也可把它看作为一个序列信号发生器。,例2 分析如图所示异步时序逻辑电路.,状态方程,时钟方程,解 (1) 列出各逻辑方程组,(2) 列出 状态表,(CP=0表示无时钟下降沿,CP=1表示有时钟下降沿),电路是一个异步五进制加计数电路。,(4) 逻辑功能分析,(3) 画出状态图,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 实用文档 > 往来文书

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报