1、第 1 次作业一、单项选择题(本大题共 100 分,共 40 小题,每小题 2.5 分)1. 和 TTL 电路相比,CMOS 电路最突出的优点在于( )。 A. 可靠性高 B. 抗干扰能力强 C. 速度快 D. 功耗低2. 如图所示的电路,输出 F 的状态是( )。A. AB. FC. 1D. 03. 在下列逻辑电路中,不是组合逻辑电路的是( )。A. 译码器B. 编码器C. 全加器D. 寄存器4. AB+A 在四变量卡诺图中有( )个小格是“1”。 A. 2 B. 12 C. 4 D. 85. N 个触发器可以构成最大计数长度(进制数)为( )的计数器。 A. N B. 2N C. N2 D
2、. 2N6. 电路图如下所示,其中 L2的函数功能是( )。A. B. C. D. 7. 十六路数据选择器的地址输入(选择控制)端有( )个。A. 16B. 2C. 4D. 88. 在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的( )。A. 延迟B. 超前C. 突变D. 放大9. 四个触发器组成的环行计数器最多有( )个有效状态。 A. 4 B. 6 C. 8 D. 1610. 对于钟控 RS 触发器,若要求其输出“0“状态不变,则输入的 RS 信号应为( )。 A. RS=X0 B. RS=0X C. RS=X1 D. RS=1X11. 已知输入 A、B 和输出 Y 的波形如下
3、图所示,则对应的逻辑门电路是( )。A. 与门B. 与非门C. 或非门D. 异或门12. 多谐振荡器可产生( )。 A. 正弦波 B. 矩形脉冲 C. 三角波 D. 锯齿波13. 某计数器的状态转换图如下,其计数的容量为( )。A. 八 B. 五 C. 四 D. 三14. 下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路( )。A. RS 触发器B. JK 触发器C. D 触发器D. T 触发器15. 下列触发器中上升沿触发的是( )。 A. 主从 RS 触发器 B. JK 触发器 C. T 触发器 D. D 触发器16. 将一个包含有 16384 个基本存储单元的存
4、储电路设计成 4096 个字节的RAM,那么该 RAM 有( )个地址。A. 16384B. 4096C. 12D. 417. 某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是( )。 A. 逻辑函数的最简与或式 B. 逻辑函数的最小项之和 C. 逻辑函数的最简或与式 D. 逻辑函数的最大项之和18. 8 线3 线优先编码器的输入为 I0I7 ,当优先级别最高的 I7 有效时,其输出 Y2Y1Y0的值是( )。A. 111B. 010C. 000D. 10119. 输入至少( )位数字量的 D/A 转换器分辨率可达千分之一。A. 9B. 10C. 11D. 1220. 下列
5、关于静态 RAM 和动态 RAM 的描述中不正确的是( )。 A. 静态 RAM 的存储单元为触发器 B. 静态 RAM 的存储单元工作时不需刷新 C. 静态 RAM 的存储容量相对动态 RAM 较大 D. 动态 RAM 的存储单元工作时需要刷新21. 逻辑函数 F=AB+BC 的最小项表达式为( )。A. F=m2+m3+m6 B. F=m2+m3+m7C. F=m3+m6+m7D. F=m3+m4+m722. 以下错误的是( )。 A. 数字比较器可以比较数字大小 B. 半加器可实现两个一位二进制数相加 C. 编码器可分为普通全加器和优先编码器 D. 上面描述至少有一个不正确23. 555
6、 定时器不可以组成( )。 A. 多谐振荡器 B. 单稳态触发器 C. 施密特触发器 D. JK 触发器24. 某逻辑门的输入端 A、B 和输出端 F 的波形图如下所示,F 与 A、B 的逻辑关系是:( )。A. 与非;B. 同或;C. 异或;D. 或。25. 随机存取存储器 RAM 中的内容,当电源断掉后又接通,存储器中的内容( )。 A. 全部改变 B. 全部为 1 C. 不确定 D. 保持不变26. 一片 64k8 存储容量的只读存储器(ROM),有( )。A. 64 条地址线和 8 条数据线B. 64 条地址线和 16 条数据线C. 16 条地址线和 8 条数据线D. 16 条地址线和
7、 16 条数据线27. 一只四输入端或非门,使其输出为 1 的输入变量取值组合有( )种。 A. 15 B. 8 C. 7 D. 128. 下列说法不正确的是( )。 A. 当高电平表示逻辑 0、低电平表示逻辑 1时称为正逻辑 B. 三态门输出端有可能出现三种状态(高阻态、高电平、低电平) C. OC 门输出端直接连接可以实现线与运算 D. 集电极开路的门称为 OC门29. 某模拟信号的上限截止频率为 10MHz,则 A/D 转换器的采样频率应为 ( )。 A. 大于 10MHz B. 小于 20 MHz C. 1020MHz D. 大于 20 MHz30. 三变量函数 F(A,B,C)=A+
8、BC 的最小项表示中不含下列哪项( )。 A. m 2 B. m5 C. m3 D. m731. 随机存取存储器具有( )功能。 A. 读/写 B. 无读/写 C. 只读 D. 只写32. 单稳态触发器的输出状态有( )。 A. 一个稳态、一个暂态 B. 两个稳态 C. 只有一个稳态 D. 没有稳态33. 二输入与非门当输入变化为( )时,输出可能有竞争冒险。A. 0110 B. 0010 C. 1011D. 110134. 下列四个数中,与十进制数(163) 10不相等的是( )。A. (A3) 16 B. (10100011) 2 C. (000101100011) 8421BCD D.
9、(203) 835. 要实现 Qn+1=Qn,JK 触发器的 J、K 取值应为( )。A. J=0,K=0B. J=0,K=1 C. J=1,K=0D. J=1,K=136. 八路数据分配器,其地址输入端有( )个。A. 2B. 3C. 4D. 837. 下列电路中属于时序逻辑电路的是( )。A. 编码器B. 计数器C. 译码器D. 数据选择器38. 化简函数 F(A,B,C,D)=m(0,2,3,4,6,11,12)+d(8,9,10,13,14,15),得最简与-或式( )。A. F=B+BCB. F=A+D+BCC. F=D+BCD. F=CD+B+A39. 有一个左移移位寄存器,当预先
10、置入 1011 后,其串行输入固定接 0,在 4个移位脉冲 CP 作用下,四位数据的移位过程是( )。A. 1011-0110-1100-1000-0000B. 1011-0101-0010-0001-0000C. 1011-1100-1101-11101111D. 1011-1010-1001-1000011140. 某两输入 CMOS 与非门,其中一端接高电平,另外一端悬空,则与门的输出为 ( )。 A. 高电平 B. 低电平 C. 不确定 D. 高阻答案:一、单项选择题(100 分,共 40 题,每小题 2.5 分)1. D 2. D 3. D 4. D 5. D 6. D 7. C 8. A 9. D 10. A 11. D 12. B 13. B 14. C 15. D 16. B 17. B 18. C 19. B 20. C 21. C 22. C 23. D 24. B 25. C 26. C 27. A 28. A 29. D 30. A 31. A 32. A 33. A 34. D 35. A 36. B 37. B 38. C 39. A 40. C