收藏 分享(赏)

dds 常见问题解答.pdf

上传人:kuailexingkong 文档编号:1602404 上传时间:2018-08-10 格式:PDF 页数:40 大小:2.12MB
下载 相关 举报
dds 常见问题解答.pdf_第1页
第1页 / 共40页
dds 常见问题解答.pdf_第2页
第2页 / 共40页
dds 常见问题解答.pdf_第3页
第3页 / 共40页
dds 常见问题解答.pdf_第4页
第4页 / 共40页
dds 常见问题解答.pdf_第5页
第5页 / 共40页
点击查看更多>>
资源描述

1、 声明 Analog Devices 公司拥有本文档及本文档中描述内容的完整知识产权( IP)。 Analog Devices 公司有权在不通知读者的情况下更改本文档中的任何描述。如果读者需要任何技术帮助,请通过 或免费热线电话 4006-100-006 联系亚洲技术支持中心团队。其他技术支持资料以及相关活动请访问以下技术支持中心网页http:/ Analog Devices, Inc. DDS 常见问题解 答 编写 CAC(Z) 时间 2014/05/16 版本 V3.0 DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: III 版本历史 版本 日期

2、 作者 描述 1.0 2011/2/15 文档建立 2.0 2013/4/7 CAC(Z) 增加表 1-1 中关于 AD9914 和 AD9915 的参数 -页码9; 增加关于 AD9914 和 AD9915 的描述 -页码 11; 增加章节 3.1 内容 -页码 16; 增加章节 3.10, 3.11 内容 -页码 19, 20; 增加章节 3.16, 3.18 内容 -页码 22; 增加章节 3.19 内容 -页码 23; 增加章节 3.2128 内容 -页码 2325; 修改 3.32 内容 -页码 26; 删除了一些章节,这里不列出。 3.0 2014/5/16 CAC(Z) 增加了

3、1-1 中关于 AD5933 和 AD5934 的介绍 ; 增加了 1-2 中关于 AD5933 和 AD5934 的参考文档; 增加章节 3.3848 内容 -页码 3542; DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: IV 目录 版本历史 . III 目录 IV 第 1 章 简介 7 1.1 产品简介 . 7 1.2 参考资料 . 9 第 2 章 原理简介 . 11 2.1 原理 . 11 2.2 DDS 有关名词解释 12 第 3 章 常见应用问题解答 15 3.1 DDS 有没有仿真工具? . 15 3.2 DDS 没有输出,怎么办? .

4、 15 3.3 哪些 DDS 能直接用晶体提供时钟,哪些不能? . 16 3.4 Update 更新信号如何控制? . 16 3.5 DDS 的扫频功能如何实现? 16 3.6 DDS 输出级滤波器如何设计? 16 3.7 DDS 发烫,是否正常? . 17 3.8 DDS 对输入时钟有什么要求? 17 3.9 AD9910 的时钟输入需要注意什么? . 18 3.10 如何配置 AD9910 的 RAM 模式? 18 3.11 想用 AD9910 输出带宽为 110MHz 的信号,用哪个频段的输出 SFDR 性能更好? . 19 3.12 DDS 时钟输入, DAC 输出能否使用单端模式?电

5、路该如何接? 20 3.13 DDS 评估板上分别有 2 个变压器或 2 个巴伦( Balun)有什么用处? . 20 3.14 DDS 评估板上端接电阻为 50 欧,为何变压器的参数是在 75 欧标定的? 20 3.15 ADT1-1WT 的原 副边是否可以互换使用? 21 3.16 如何同步多片 AD9910 芯片的输出? . 21 3.17 DDS 输出端 DAC 为电流输出,怎么转换为电压,有什么限制? . 21 3.18 DDS 的 AGND, DGND 应该怎样连接,接模拟地还是数字地? 22 3.19 AD9910 无源晶体不起 振? 22 3.20 如何确定 DDS 寄存器的值

6、? 22 3.21 用 AD9834 输出的正弦波去驱动片上的比较器,如何减小比较器输出方波的抖动? 22 3.22 AD9834 等比较器输出的电平是多少? 23 3.23 AD9834 如何实现同步,想要一路三角波和一路方 波输出同步? . 23 3.24 如何用 DDS 输出占空比可调的方波? . 23 3.25 哪些 DDS 较容易地实现 BFSK 和 BPSK 调制功能? . 24 3.26 AD9833/34/37/38 的输出 正弦波的波形都有一个直流的偏移,如何将这一个直流信号去掉? 24 3.27 关于 AD9833/34/37/38,请推荐几个可驱动 MCLK 的晶振? .

7、 25 3.28 AD9833 的回流焊温度究竟是多少,手册上( Rev. E)和产品主页上标示的温度有差异?. 25 3.29 DDS 除了正弦波,还能产生别的波形么? 25 3.30 用 DDS 有什么好处? . 25 3.31 ADI 的 DDS 捷变频能力为多少? 26 3.32 如何使用 DDS 进行幅度调制? 26 3.33 如何用 AD5930 来产生一个单频信号? 26 3.34 为什么 DDS 输出的幅度会随频率的增加而减小? . 26 3.35 DDS 输出电压的幅度如何计算? 27 3.36 输出杂散较大,怎么办? 27 3.37 DDS 输出杂散分布 27 DDS 常见

8、问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: V 3.38 AD5933 和 AD5934 的测量原理? 33 3.39 AD5933 和 AD5934 有什么区别? 34 3.40 为什么 AD5933 的 6 号输出引脚输出的信号既有 交流信号中包含直流偏置呢?直流偏置信号有什么作用呀? 35 3.41 为什么 AD5933 激励信号有四种选择 1.98V, 0.97V, 383mV, 198mV,为什么 PGA需要编程增益? . 35 3.42 如何实现低频激励,数据手册上都是 1100KHz 的激励频率? . 35 3.43 数据手册上描述阻抗测量范围是

9、 1k 欧姆到 10M 欧姆,想测小于 1k 欧姆的阻抗,可行吗? 36 3.44 从 AD5933 评估软件中导出来的 .CSV 文件各项是什么含义,特别是相位那一列? 36 3.45 为什么我使用 AD5933 的测量精度不高,需要注意哪些方面? . 38 3.46 在 AD5933 的测量中,既然被测阻抗和反馈阻抗的阻值与实测阻抗越接近测量越准确,在实际应用中阻抗范围比较宽应该怎么做? 39 3.47 AD5933 的电容的测量范围是多少? . 39 3.48 如何使用 AD5933 测量对地阻抗? . 40 DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Em

10、ail: 7 第 1章 简介 1.1 产品简介 ADI 的直接数字频率合成芯片,可以很方便地 产生正弦波、扫频、各种调制波形 。 表 1-1 DDS 芯片列表 Part# # Ch Master Clock (MHz) Resolution (Bits) Fs Iout Tuning Word Width (bits) REF Clock Multiplier I/O Interface Compliance Range (V) Nominal Supply (V) Power Dissipation AD9914 1 3.5GHz 12bit 20mA 32bit Yes Parallel

11、 500mV Single(+1.8), Single(+3.3) - AD9915 1 2.5GHz 12bit 20mA 32bit Yes Parallel 500mV Single(+1.8), Single(+3.3) - AD9837 1 16MHz 10bit 3mA 28bit Yes Serial 800mV Single(+2.3 to +5.5) - AD9838 1 16MHz 10bit 3mA 28bit Yes Serial 800mV Single(+2.3 to +5.5) 11mW AD9912 1 1GHz 14bit 20mA 48bit Yes Ser

12、ial 500mV Multi(+1.8, +3.3) - AD9913 1 250MHz 10bit 4.6mA 32bit Yes Parallel 800mV Single(+1.8) - AD9910 1 1GHz 14bit 20mA 32bit Yes Parallel 500mV Single(+1.8), Single(+3.3) - AD9957 1 1GHz 14bit 20mA 32bit Yes Serial 500mV Multi(+1.8, +3.3) - AD9911 1 500MHz 10bit 10mA 32bit Yes Serial 1.8V Single

13、(+1.8) 351mW AD5932 1 50MHz 10bit - 24bit Yes Serial - Single(+2.3 to +5.5) 40mW AD5930 1 50MHz 10bit 3.1mA 24bit No Serial 800mV Single(+2.3 to +5.5) 40mW AD5933 1 16.776MHz 12bit - 27bit - Serial - Single(+5) - AD9958 2 500MHz 10bit 10mA 32bit Yes Serial 2.3V Multi(+1.8, +3.3) - AD5934 1 16.776MHz

14、 12bit - 27bit - Serial - Single(+2.7), Single(+5) - AD9959 4 500MHz 10bit 10mA 32bit Yes Serial 2.3V Multi(+1.8, +3.3) - AD9956 1 400MHz 14bit 10mA 48bit No Serial 2.3V Multi(+1.8, +3.3) 400mW AD9859 1 400MHz 10bit 20mA 32bit Yes Serial 2.05V Multi(+1.8, +3.3) 171mW AD9951 1 400MHz 14bit 10mA 32bit

15、 Yes Serial 2.05V Multi(+1.8, +3.3), Single(+1.8) 171mW AD9952 1 400MHz 14bit 10mA 32bit Yes Serial 2.05V Multi(+1.8, +3.3), Single(+1.8) 171mW AD9953 1 400MHz 14bit 10mA 32bit Yes Serial 2.05V Multi(+1.8, +3.3), Single(+1.8) 171mW AD9954 1 400MHz 14bit 10mA 32bit Yes Serial 2.05V Multi(+1.8, +3.3),

16、 Single(+1.8) 220mW DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: 8 Part# # Ch Master Clock (MHz) Resolution (Bits) Fs Iout Tuning Word Width (bits) REF Clock Multiplier I/O Interface Compliance Range (V) Nominal Supply (V) Power Dissipation AD9858 1 1GHz 10bit 40mA 32bit Yes Parallel 3.8V Multi(+3.3

17、, +5) 2.5W AD9833 1 25MHz 10bit 3mA 28bit No Serial 650mV Single(+2.3 to +5.5) 27.5mW AD9834 1 75MHz 10bit 3mA 28bit No Serial 800mV Single(+2.3 to +5.5) 40mW AD9857 1 200MHz 14bit 20mA - Yes Serial 1V Single(+3.3) 2W AD9852 1 300MHz 12bit 20mA 48bit Yes Parallel 1V Single(+3.3) 3.2W AD9854 2 300MHz

18、 12bit 10mA 48bit Yes Parallel 1V Single(+3.3) 4.2W AD9856 1 200MHz 12bit 10mA 12bit Yes Parallel 1.5V Single(+3) 1.6W AD9851 1 180MHz 10bit 20mA 32bit Yes Parallel 1.5V Single(+3), Single(+3.3), Single(+3.6), Single(+5) 650mW AD9835 1 50MHz 10bit 4mA 32bit No Serial 1.35V Single(+5) 200mW AD9832 1

19、25MHz 10bit 4mA 32bit No Serial 1.35V Single(+3.3), Single(+3.6), Single(+5) 120mW AD9831 1 25MHz 10bit 4mA 32bit No Parallel 1.5V Single(+3.3), Single(+3.6), Single(+5) 120mW AD9830 1 50MHz 10bit 20mA 32bit No Parallel 1V Single(+5) 300mW AD9850 1 125MHz 10bit 20mA 32bit No Parallel 1.5V Single(+3.

20、3), Single(+5) 480mW AD983系列, AD985系列 , AD995, AD991系列 概述 AD983X 系列 DDS 是低功耗型,最高频率在 50MHz,用的是高速 10 位 DAC 输出。适合于对功耗要求严格的便携设备应用。其共同特点是封装小,如 AD9833 仅有 10 个管脚。 AD9834 内部集成比较器,可直接输出方波。 AD9837 和 AD9833 结构类似,AD9838 和 AD9834 结构类似,但是 AD9837 和 AD9838 用于频率较低信号发生。 AD985X 系列 DDS 不仅是高性能的系列,也是 ADI 推出较早,认知度较高的系列。这个

21、系列的最高输入时钟达到 1GHz. 而且系列内所有成员的输出无杂散动态范围都较高。这个系列的控制接口除 AD9857 以 外均有串行和并行两种。这个系列除少数几个产品以外,都可以实现方波输出。这个系列的另外一个特点是:除 AD9850 和 AD9851 外,都具有多种调相或调频的功能。 AD9854 为正交输出。而 AD9856 和 AD9857 均是在 DDS 内核基础上的数字正交上变频器,被广泛地应用于无线通信中。其中 AD9853 工作在 QPSK 或者是 16-QAM 调制方式下最高数据率为 14Mbit/S; AD9856 的最高输入速度为50Msamples/S , 也 就 是 2

22、5M 对的 I/Q 数据; AD9857 的 最 高 输 入 速 度 为100Msamples/S,也就是 50M 对的 I/Q 数据。而 AD9856 和 AD9857 内置的 SIN(x)/x 补偿功能也为宽带调制应用带来很多方便。 AD995X 系列 DDS 是 ADI 公司的低功耗产品。从 AD985X 系列的比较可以发现,虽然它们的性能很高,但是功耗也很大,基本上不可能用于便携设备。正是为了解决高性能和低功耗的问题, ADI 推出了 AD995X 系列 DDS,它的功耗是 AD985X 系列的 1/10,但DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Em

23、ail: 9 保持了高性能。 AD995X 系列的顶级产品是 AD9954. 这个系列的产品均是以 1.8V 单电源供电。 AD991X 系列 DDS 是 ADI 公司最新推出的 DDS 产品。与 AD995X 系列相比较,在保持低功耗的同时, AD991X 系列的功能更加强大。比如 AD9910,拥有多种控制模式,使用非常灵活,有 DRG 和 RAM 功能,方便扫频应用;而 AD9911 使用了 SpurKiller 技术,大大改善了杂散性能,并且 AD9911 还可产生多音信号。 AD9914 和 AD9915 极大地提高了系统时钟,扩展了可输出的频率范围。 AD5933 和 AD593

24、4 复阻抗测量芯片概述 AD5933 和 AD5934 是内部集成了 DDS 的复阻抗测量芯片。 AD5933 是一款高精度的阻抗转换器系统解决方案 。由 DDS 产生高达 100kHz 的激励信号, 进行缓冲、放大后输出到被测阻抗,经过二端口网络后的信号反馈输入到 AD5933,再使用 1 MSPS 的模数转换器 (ADC)对这一信号进行采样 。然后由片上 DSP 进行离散傅里叶变换 (DFT)处理。 DFT 算法在每个频率上返回一个实部 (R)和一个虚部 (I), 保存 在寄存器中,可通过 I2C 访问 。 这一虚部和实部和校准时的实部和虚部比较就会得到复阻抗的值,在后面的内容中包含了测量

25、原理。 AD5934 与 AD5933 结构类似。可应用于 电化学分析 、 生物电阻抗分析 、 阻抗频谱分析 、 复阻抗测 量。 1.2 参考资料 参考资料 : CN-0186: Phase Coherent FSK Modulator http:/ CN-0156: Amplitude Control Circuit for AD9834 Waveform Generator (DDS) http:/ CN-0121: Synchronizing Multiple AD9910 1 GSPS Direct Digital Synthesizers http:/ CN-0109: Low Ji

26、tter Sampling Clock Generator for High Performance ADCs Using the AD9958/AD9858 500 MSPS/1GSPS DDS and AD9515 Clock Distribution IC http:/ AN-1070: Programming the AD9833/AD9834 http:/ AN-1108: AD9832/AD9835 Programming Examples http:/ DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: 10 AN-953: Direct D

27、igital Synthesis (DDS) with a Programmable Modulus http:/ AN-0996: The Advantages of Using a Quadrature Digital Upconverter (QDUC) in Point-to-Point Microwave Transmit Systems http:/ AN-924: Digital Quadrature Modulator Gain http:/ AN-0982: The Residual Phase Noise Measurement http:/ CN-0217 : High

28、Accuracy Impedance Measurements Using 12-Bit Impedance Converters http:/ AN-1053: AD5933 Evaluation Board Example Measurement http:/ AN-847: Measuring a Grounded Impedance Profile Using the AD5933 http:/ DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: 11 第 2章 原理简介 2.1 原理 直接数字式频率综合器 DDS( Direct Digital

29、Synthesizer),实际上是一种分频器:通过编程频率控制字来分频系统时钟( SYSTEM CLOCK)以产生所需要的频率。 DDS 有两个突出的特点,一方面, DDS 工作在数字域,一旦更新频率控制字,输出的频率就相应改变,其跳频速率高;另一方面,由于频率控制字的宽度宽( 48bit 或者更高),频率分辨率高。 图 2-1 DDS 结构 相位累加器 : 一个正弦波,虽然它的幅度不是线性的,但是它的相位却是线性增加的。 DDS 正是利用了这一特点来产生正弦信号。如 Error! Reference source not found.,根据 DDS 的频 率控制字的位数 N,把 360 平均

30、分成了 2N 等份。 图 2-2 相位累加器原理 假设系统时钟为 Fc,输出频率为 Fout。每次转动一个角度 360/2N, 则可以产生一个频率为 Fc/2N 的正弦波的相位递增量。那么只要选择恰当的频率控制字 M,使得 Fout / DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: 12 Fc= M / 2N,就可以得到所需要的输出频率 Fout, Fout = Fc*M / 2N, 相位幅度转换 :通过相位累加器,我们已经得到了合成 Fout 频率所对应的相位信息,然后相位幅度转换器把 0360的相位转换成相应相位的幅度值。比如当 DDS 选择为

31、2V p-p 的输出时, 45对应的幅度值为 0.707V,这个数值以二进制的形式被送入 DAC。这个相位到幅度的转换是通过查表完成的。 DAC 输出 :代表幅度的二进制数字信号被送入 DAC 中,并转换成为模拟信号输出。注意 DAC 的位数并不影响输出频率的分辨率。输出频率的分辨率是由频率控制字的位数决定的。 2.2 DDS 有关名词解释 下面介绍有关芯片的重要参数。 参考时钟 /系统时钟 (REFERENCE CLOCK / SYSTEM CLOCK ) 参考时钟就是 DDS 的输入时钟频率。 系统时钟就是 DAC 的采样率,频率越高,能够输出的频率也就越高,输出频率应小于40%系统时钟频

32、率。 如果不使用内部 PLL 倍频器,参考时钟就等于系统时钟,如果使用 PLL 倍频器(倍频系数为 M)或者分频器(分频系数为 R),那么系统时钟为参考时钟 M 或者参考时钟 R。 频率控制字 (Frequency Tuning Word) 频率控制字的值 M 决定了输出频率, 。 频率控制字位数( N)越高,输出频率的分辨率就越高,频率分辨率为 Fc/2N。 DAC 输出电压范围 ( Voltage Compliance Range) 对于电流输出型 DAC, DAC 的输出电压必须在一定范围之内。输出电流在负载上建立的电压的值,一定要在这个范围之内。否则,输出级有可能会损坏。 无杂散动态范

33、围( SFDR) 无杂散动态范围 (SFDR)是信号 RMS 值 与 一定带宽内 最大杂散频谱分量 RMS 值的比率 ,可以分为宽带的 SFDR( wideband SFDR)和窄带的 SFDR( Narrowband SFDR),这里宽带的定义通常为从直流一直到奈奎斯特频率(即系统主频一半),窄带的频宽一般为DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: 13 15KHz, 50KHz, 250KHz, 1MHz 等。 相位噪声( Phase Noise) 一个绝对纯净的正弦波在频谱上是一根谱线,但实际的正弦波都会有噪声,噪声通过相位调制使频谱叠加了

34、一个裙状图。相位噪声指的是在给定输出频率的条件下,一定频偏位置上的 1Hz 带宽内的噪声功率与输出载波功率的比值, 单位为 dBc/HzxkHz。 DDS 输出正弦波的相位噪声是 参考时钟的相位噪声、电源噪声相位调制、 DDS 自身的噪声等因素叠加的结果 。测试条件需要将参考源的噪声确定好,因为参考源的噪声对 DDS 输出正弦波的绝对噪声起着至关重要的作用。 残留相位噪声( Residual Phase Noise) 因为 DDS 的输出正弦波的相位噪声与诸多因素有关,不同的参考源会得到不同的相位噪声,因此为了衡量 DDS 自生引入的噪声,有了残留相位噪声或称为附加相位噪声( Additive

35、)。下图所示为 AD9910 的残留相位噪声: 图 2-3 AD9910 残留相位噪声 时钟抖动( Jitter) 下图说明了时钟抖动的概念。图中的黑线为理想的时钟信号。该理想时钟的上升沿和下降沿是瞬间变化的,并且上升沿和下降沿的发生时刻是严格由信号周期决定 的。那么,什么是时间抖动呢?时间抖动是时钟信号质量的一个度量,比如这一页的方波信号,实际信号的上升沿和下降沿的发生时刻与理想发生时刻有一个偏差,实际信号用红色标出,实际信号的边沿发生在不同的时刻,也就是说,时钟抖动使周期变得不均匀。 DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: 14 图 2-4

36、 时钟抖动 Chirp Chirp 模式也叫做脉冲调制。包括线性调频扫描模式和非线性调频扫频模式。这是AD9854 非线性调频的一个示意图,通过 Ramped FSK 模式下,改变频率的斜率(即改变时间步长 ramp rate,和频率步长 delta frequency word)来实 现的。 Chirp 信号一般用于雷达领域,实现 chirp 的器件可用 DDS,如 AD9854、 AD9910、AD9914、 AD9915 等。 Profiles 可以允许用户预先编程几组输出频率的控制字,然后在这些控制字组中选择,一个Profile 有一组频率、相位、幅度参数。具有 Profile 的 D

37、DS 有 AD9914, AD9910,AD9954 等。 图 2-5 AD9854 非线性调频示意图 ideal signalactual signalactual edges occur at di f feren ttimes than expectededges should be hereif occuring evenly in timeDDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: 15 第 3章 常见应用问题解答 下面 按顺序对 FAQ 进行详细的叙述。其中标题为问题的叙述,标题以下的正文为 问题的详细解答。 3.1 DDS 有没有仿真

38、工具? 专门用于 DDS 仿真的在线工具 ADIsimDDS,可以对选择的 DDS 进行参考频率设置,所需输出频率,计算实际频率和频率控制字,可得出时域波形和频谱特性,频率包括了谐波、各种杂散的位置和大小,也可设置输出滤波器的阶数和带宽观察杂散被抑制的情况。 仿真工具的位置: http:/ 3.2 DDS 没有输出,怎么办? 请先在管脚位置测量电源电压大小,控制信号电压,时钟电平是否正确,电压幅度是否在数据手册的范围内,尤其是 RESET, POWER DOWN 等管脚的逻辑状态。如果一切正常,请做如下检查。 1 如果芯片有 SYNC_OUT 或 SYNC_CLK 信号输出管脚,请测量此管脚的

39、信号。看其输出频率是否正确,如果此管脚输出异常,请重复仔细检查硬件连接,电源和时钟输入。 2 如果 SYNC_OUT 或 SYNC_CLK 正常,请检查寄存器的读写时序,这包括控制信号和数据信号的电平是否正确。判断寄存器读写是否正确的方法包括, 可以改变内部锁相环的倍频系数,然后观察 SYNC_OUT 或 SYNC_CLK 管脚的输出频率变化。另外的方法是在写完寄存器以后再读出寄存器的值,检查是否写入的寄存器值和读出的值相同。如果读写寄存器存在问题,请使用逻辑分析仪检查时序。 3 检查寄存器的值是否配置正确,这可以使用 ADI 网站上各个芯片的评估板软件或者相关芯片的网上在线设计工具来帮助您设

40、计计算寄存器的值。 4 这里需要提到的是很多常见的硬件连接的问题是 DDS 输出管脚的接法。大部分的 DDS的输出都是差分电流输出,所以请特别注意 DDS 的输出连接。 1) 请注意有些 DDS 的 IOUT 和 /IOUT 输出需要接电阻到地,但是有一些需要接电阻到AVDD。请参考芯片的数据手册和评估板原理图。 2) IOUT 和 /IOUT 的端接电阻的大小要满足满量程电流在电阻上建立的电压小于数据手册上的 Voltage Compliance Range。 3) IOUT 和 /IOUT 的端接阻抗要相同,不能将其中一个悬空。请参考评估板的接法。 DDS 常见问题解答 亚洲技术支持中心

41、电话: 4006 100 006 Email: 16 3.3 哪些 DDS 能直接用晶体提供时钟,哪些不能 ? 一些 DDS 能够直接接晶体,而有些不能, 985X, 983X 系列不能使用晶体,最新系列 995X 都可以使用晶体。 3.4 Update 更新信号如何控制 ? 通常写入 DDS 芯片的控制字会先暂存在 Buffer 中,当 Update 信号产生后, Buffer 中的内容被送到真正的寄存器中。 Update 信号由用户控制产生( Update 管脚为输入),有些DDS 芯片的 Update 信号也可以自动产生(写入一个控制字后芯片自动生成更新信号,Update 管脚为输出)

42、,比如 AD9852/4, AD9910。 3.5 DDS 的扫频功能如何实现 ? 很多 DDS 有线性扫频模式,最关键的寄存器一般有两个,一个控制每次扫频的频率间隔,一个控制多久的时间跳一次频。以 AD9858 为例。首先要编 程 DFRRW (跳变率寄存器 The delta frequency ramp rate word),它的功能类似一个倒数计数器,每 8 个主频周期,就会减 1,减到 0 则会进行一次跳频。在扫频之前,还要写入改变频率控制字 DFTW( The delta frequency tuning word),这是每次跳频输出频率改变的大小。用户还必须计算好起始频率到最终频

43、率的时间,并对 DFRRW 的寄存器写入 0,则会停止扫频。具体详细的公式请参考 AD9858 数据手册 19 页。 再以 AD9956 为例,需要编程两个输出频率, FTW1,和 FTW2,同时还有一个管脚P0 来控制扫频方向。扫频模式受 4 个寄存器控制,第一个是 RDFTW 寄存器 (Rising Delta Frequency Tuning Word 上升频率控制字 ),存储的数值是每次扫频跳动的频宽。比如RDFTW 选择 1MHz,那么扫频的分辨率就是 1MHz。第二个是 RSRR 寄存器( Raising Sweep Ramp Rate 上升扫频速率),它其实是一个计数器,用来数

44、SYNC_CLK,每次计数到 0 的时候,就会跳一次频,输出频率增加 RDFTW, 或者减少 FDFTW。更详细的扫频工作模式说 明请参考 AD9854 或 AD9954 的数据手册。 RDFTW/FDFTW 计算方式跟 FTW计算方法一样,跳频大小 = REFCLKRDFTW/2N ( N 为 RDFTW 的位数)而每次跳频的间隔时间为 SYNC_CLK* RSRR/FSRR。不同片子的具体详细的控制方法,请参看具体片子的数据手册 。 3.6 DDS 输出级滤波器如何设计 ? 关于无源滤波器的设计,建议采用 ADS, Designer 等仿真软件进行仿真。 或者登录页面: http:/ 下载

45、滤波器设计工具 Download Vlads filter calculator (申明:该工具与本公司无任何关联) DDS 常见问题解答 亚洲技术支持中心 电话: 4006 100 006 Email: 17 3.7 DDS 发烫,是否正常 ? 首先, 您可以通过数据手册中的供电电压,工作时候的工作电流算出功率损耗 ,然后再通过数据手册给出的参数,可以算出芯片工作时的理论温度。以 AD9850 为例,可以看到工作在 125MHz 的时候,系统功耗最大为 480mW。 同时,可以看到这个片子的热阻参数如下, JA 是指芯片内部和外部空气的温度差, Jc 是芯片封装和外部的温度差。如果片子没有给出 Jc 的参数,可以大致用 1/2 JA 来估算(一般情况小于 1/2 JA

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 经营企划

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报