1、微电子学与固体电子学专业毕业论文 精品论文 成像式 CCD 尺寸检测 SoC 的前端设计关键词:CCD 尺寸检测 成像法 模块电路 SoC 前端设计摘要:本文在对目前国内外 CCD 尺寸检测系统的研究现状进行认真分析总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-成像法(非投影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios II 软核处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的基础上,针对 CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计
2、了基于 Nios II的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试结果进行了分析,完成了 SoC 前端设计的工作。正文内容本文在对目前国内外 CCD 尺寸检测系统的研究现状进行认真分析总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-成像法(非投影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios II 软核处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的
3、基础上,针对 CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计了基于 Nios II的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试结果进行了分析,完成了 SoC 前端设计的工作。本文在对目前国内外 CCD 尺寸检测系统的研究现状进行认真分析总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-成像法(非投影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios
4、 II 软核处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的基础上,针对 CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计了基于 Nios II 的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试结果进行了分析,完成了 SoC 前端设计的工作。本文在对目前国内外 CCD 尺寸检测系统的研究现状进行认真分析总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-
5、成像法(非投影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios II 软核处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的基础上,针对 CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计了基于 Nios II 的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试结果进行了分析,完成了 SoC 前端设计的工作。本文在对目前国内外 CCD 尺寸检测系统的研究现状
6、进行认真分析总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-成像法(非投影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios II 软核处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的基础上,针对 CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计了基于 Nios II 的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试
7、结果进行了分析,完成了 SoC 前端设计的工作。本文在对目前国内外 CCD 尺寸检测系统的研究现状进行认真分析总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-成像法(非投影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios II 软核处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的基础上,针对 CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计了基于 Nios II 的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对
8、各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试结果进行了分析,完成了 SoC 前端设计的工作。本文在对目前国内外 CCD 尺寸检测系统的研究现状进行认真分析总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-成像法(非投影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios II 软核处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的基础上,针对 CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计了基于
9、Nios II 的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试结果进行了分析,完成了 SoC 前端设计的工作。本文在对目前国内外 CCD 尺寸检测系统的研究现状进行认真分析总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-成像法(非投影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios II 软核处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的基础上,针对
10、CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计了基于 Nios II 的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试结果进行了分析,完成了 SoC 前端设计的工作。本文在对目前国内外 CCD 尺寸检测系统的研究现状进行认真分析总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-成像法(非投影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios II 软核
11、处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的基础上,针对 CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计了基于 Nios II 的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试结果进行了分析,完成了 SoC 前端设计的工作。本文在对目前国内外 CCD 尺寸检测系统的研究现状进行认真分析总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-成像法(非投
12、影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios II 软核处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的基础上,针对 CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计了基于 Nios II 的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试结果进行了分析,完成了 SoC 前端设计的工作。本文在对目前国内外 CCD 尺寸检测系统的研究现状进行认真分析
13、总结的基础上,提出了一种结合 SoC 技术的成像式尺寸检测系统。采用了全新的测量方法-成像法(非投影,无需光源,无需接近),即直接对图像进行分析。 本文首先对 SoC 技术及 Nios II 软核处理器进行了阐述。其次,在研究了 Nios II 软核处理器的结构、性能和总线规范的基础上,针对 CCD 尺寸检测系统设计需求,提出基于 SoC 技术的 CCD 尺寸检测系统设计思想,设计了基于 Nios II 的图像采集与处理系统,并论证了系统的可行性。最后,运用 Verilog HDL 对各个模块电路进行了行为级描述,完成了行为级验证、逻辑综合及门级验证,进行了系统级的硬件仿真,对测试结果进行了分
14、析,完成了 SoC 前端设计的工作。特别提醒 :正文内容由 PDF 文件转码生成,如您电脑未有相应转换码,则无法显示正文内容,请您下载相应软件,下载地址为 http:/ 。如还不能显示,可以联系我 q q 1627550258 ,提供原格式文档。“垐垯櫃 换烫梯葺铑?endstreamendobj2x 滌?U 閩 AZ箾 FTP 鈦X 飼?狛P? 燚?琯嫼 b?袍*甒?颙嫯?4)=r 宵?i?j 彺帖 B3 锝檡骹笪 yLrQ#?0 鯖 l 壛枒l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛渓?擗#?“?# 綫 G 刿#K 芿$?7. 耟?Wa 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 皗 E|?pDb 癳$Fb 癳$Fb癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$F?責鯻 0 橔 C,f 薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵秾腵薍秾腵%?秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍