收藏 分享(赏)

yhft-dx芯片关键模块的物理设计.doc

上传人:cjc2202537 文档编号:1510997 上传时间:2018-07-24 格式:DOC 页数:37 大小:70.95KB
下载 相关 举报
yhft-dx芯片关键模块的物理设计.doc_第1页
第1页 / 共37页
yhft-dx芯片关键模块的物理设计.doc_第2页
第2页 / 共37页
yhft-dx芯片关键模块的物理设计.doc_第3页
第3页 / 共37页
yhft-dx芯片关键模块的物理设计.doc_第4页
第4页 / 共37页
yhft-dx芯片关键模块的物理设计.doc_第5页
第5页 / 共37页
点击查看更多>>
资源描述

1、软件工程专业毕业论文 精品论文 YHFT-DX 芯片关键模块的物理设计关键词:YHFT-DX 芯片 全定制设计 布局布线 时序模型 时序收敛 功能模块摘要:随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,另外工艺水平的进步对物理设计的可靠性也提出了更高的要求。 本文主要内

2、容归纳如下: 1.为解决设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合所需的建库及时序建模方法。 2.以全定制和半定制结合方式完成了 YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级 Cache模块有很多的宏单元和标准单元,其时序问题和物理设计可靠性

3、问题较复杂,本文详细描述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题如IRDrop、EM、信号完整性、天线效应进行了详细的分析和解决。正文内容随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,

4、另外工艺水平的进步对物理设计的可靠性也提出了更高的要求。 本文主要内容归纳如下: 1.为解决设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合所需的建库及时序建模方法。2.以全定制和半定制结合方式完成了 YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级

5、Cache 模块有很多的宏单元和标准单元,其时序问题和物理设计可靠性问题较复杂,本文详细描述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题如IRDrop、EM、信号完整性、天线效应进行了详细的分析和解决。随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用

6、这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,另外工艺水平的进步对物理设计的可靠性也提出了更高的要求。 本文主要内容归纳如下: 1.为解决设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合所需的建库及时序建模方法。 2.以全定制和半定制结合方式完成了 YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时

7、也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级 Cache 模块有很多的宏单元和标准单元,其时序问题和物理设计可靠性问题较复杂,本文详细描述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题如 IRDrop、EM、信号完整性、天线效应进行了详细的分析和解决。随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可

8、以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,另外工艺水平的进步对物理设计的可靠性也提出了更高的要求。 本文主要内容归纳如下: 1.为解决设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合所需的建库及时序建模方法。 2.以全定制和半定制结合方式完成了 YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片

9、的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级 Cache 模块有很多的宏单元和标准单元,其时序问题和物理设计可靠性问题较复杂,本文详细描述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题如 IRDrop、EM、信号完整性、天线效应进行了详细的分析和解决。随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计

10、的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,另外工艺水平的进步对物理设计的可靠性也提出了更高的要求。 本文主要内容归纳如下: 1.为解决设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合所需的建库及时序建模方法。 2.以全定制和半定制结合方式完成了 YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,

11、寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级 Cache 模块有很多的宏单元和标准单元,其时序问题和物理设计可靠性问题较复杂,本文详细描述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题如 IRDrop、EM、信号完整性、天线效应进行了详细的分析和解决。随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造

12、成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,另外工艺水平的进步对物理设计的可靠性也提出了更高的要求。 本文主要内容归纳如下: 1.为解决设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合所需的建库及时序建模方法。 2.以全定制和半定制结合方式完成了 YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性

13、能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级 Cache 模块有很多的宏单元和标准单元,其时序问题和物理设计可靠性问题较复杂,本文详细描述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题如 IRDrop、EM、信号完整性、天线效应进行了详细的分析和解决。随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越

14、来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,另外工艺水平的进步对物理设计的可靠性也提出了更高的要求。 本文主要内容归纳如下: 1.为解决设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合所需的建库及时序建模方法。 2.以全定制和半定制结合方式完成了

15、YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级 Cache 模块有很多的宏单元和标准单元,其时序问题和物理设计可靠性问题较复杂,本文详细描述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题如 IRDrop、EM、信号完整性、天线效应进行了详细的分析和解

16、决。随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,另外工艺水平的进步对物理设计的可靠性也提出了更高的要求。 本文主要内容归纳如下: 1.为解决设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合

17、所需的建库及时序建模方法。 2.以全定制和半定制结合方式完成了 YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级 Cache 模块有很多的宏单元和标准单元,其时序问题和物理设计可靠性问题较复杂,本文详细描述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题

18、如 IRDrop、EM、信号完整性、天线效应进行了详细的分析和解决。随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,另外工艺水平的进步对物理设计的可靠性也提出了更高的要求。 本文主要内容归纳如下: 1.为解决设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理

19、设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合所需的建库及时序建模方法。 2.以全定制和半定制结合方式完成了 YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级 Cache 模块有很多的宏单元和标准单元,其时序问题和物理设计可靠性问题较复杂,本文详细描述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等

20、物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题如 IRDrop、EM、信号完整性、天线效应进行了详细的分析和解决。随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,另外工艺水平的进步对物理设计的可靠性也提出了更高的要求。 本文主要内容归纳如下: 1.为解决

21、设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合所需的建库及时序建模方法。 2.以全定制和半定制结合方式完成了 YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级 Cache 模块有很多的宏单元和标准单元,其时序问题和物理设计可靠性问题较复杂,本文详细描

22、述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题如 IRDrop、EM、信号完整性、天线效应进行了详细的分析和解决。随着集成电路(IC)设计技术和制造工艺的不断发展,时序要求越来越难满足。由于互联延迟在总延迟中所占比重加大以及集成度增加所造成的电容耦合和串扰影响,使得以往建立的负载模型失效严重,物理设计的时序收敛和时序闭合问题更加突出,面临着更大的挑战。 复杂芯片可以采用模块设计再整合拼接的方法,YHFT-DX 芯片的设计就采用这样一种方法。为提高芯片的性能采用全定制与半定制结合的方法,另外工艺水平的进步对物理设计

23、的可靠性也提出了更高的要求。 本文主要内容归纳如下: 1.为解决设计中存在的时序问题采用半定制与全定制的结合方法进行模块级的物理设计,本文研究了半定制与全定制结合的流程,包括全定制与半定制结合所需的建库及时序建模方法。 2.以全定制和半定制结合方式完成了 YHFT-DX 的地址计算部件的物理设计,并与标准单元设计法的性能进行了对比。 3.设计了寄存器文件定向通路的全定制电路图版图,寄存器文件处于处理器的数据通路中,其性能的优劣直接影响到整个芯片的性能,本文用有限动态电路对寄存器文件定向通路进行设计优化,同时也介绍了版图设计和版图后的工作。 4.YHFT-DX 的两级 Cache 模块有很多的宏

24、单元和标准单元,其时序问题和物理设计可靠性问题较复杂,本文详细描述了两级 Cache 模块了的布局规划、布局、时钟树综合、布线等物理设计流程,对时序问题提出了解决方案。针对物理设计的可靠性问题如 IRDrop、EM、信号完整性、天线效应进行了详细的分析和解决。特别提醒 :正文内容由 PDF 文件转码生成,如您电脑未有相应转换码,则无法显示正文内容,请您下载相应软件,下载地址为 http:/ 。如还不能显示,可以联系我 q q 1627550258 ,提供原格式文档。“垐垯櫃 换烫梯葺铑?endstreamendobj2x 滌?U 閩 AZ箾 FTP 鈦X 飼?狛P? 燚?琯嫼 b?袍*甒?颙嫯

25、?4)=r 宵?i?j 彺帖 B3 锝檡骹笪 yLrQ#?0 鯖 l 壛枒l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛渓?擗#?“?# 綫 G 刿#K 芿$?7. 耟?Wa 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 皗 E|?pDb 癳$Fb 癳$Fb癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$F?責鯻 0 橔 C,f 薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵秾腵薍秾腵%?秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 学术论文 > 大学论文

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报