收藏 分享(赏)

微机原理题库答案(1x终极版).docx

上传人:HR专家 文档编号:12067752 上传时间:2021-08-26 格式:DOCX 页数:29 大小:72.83KB
下载 相关 举报
微机原理题库答案(1x终极版).docx_第1页
第1页 / 共29页
微机原理题库答案(1x终极版).docx_第2页
第2页 / 共29页
微机原理题库答案(1x终极版).docx_第3页
第3页 / 共29页
微机原理题库答案(1x终极版).docx_第4页
第4页 / 共29页
微机原理题库答案(1x终极版).docx_第5页
第5页 / 共29页
点击查看更多>>
资源描述

1、微机原理题库1.x终极版、判断改错题第1章1 . 一个字节能表示的无符号数的范围是0255。 V2 . 一个字节的补码能表示的数的范围是-128+127。V3 . 数字8的ASCII码是38D。X4 . 字符 “ B” 白ASCII 码是 42Ht V5 .有符号数的最高位作符号位:0表示+号,1表示一号。V第2章6 . 8086CPU的最大存储空间是 64KRX7 . ZF标志=0表示最近一次运算的结果是0。 X8 .指令执行时间,基本上能反映微处理器速度指标。V9 .基本指令执行时间愈短,表示微处理器工作速度愈高。V10 . SP为堆栈指针,用于堆栈操作时,确定堆栈在内存中的位置,由它给出

2、栈顶的偏移量。11 .堆栈操作遵循先进后出的原则。V12 .只有当存储器或外设的存取速度低于CPU寸才需要使用READ洞入Tw) ,13 . 8086微处理器的最大模式和最小模式的区别是使用不同的工作电压。X14 . 8086微处理器既有16位操作指令,也有 8位操作指令。 V15 . 8086微处理器的 WR引脚和RD引脚不会同时处于低电平状态。,16 . 8086微处理器的 WR引脚和 电引脚不会同时处于高电平状态。,17 .在8086CPU存储器组成的系统中,地址总是由CPU俞出。X18 .在8086CPU存储器组成的系统中,地址由CPU的存储器中的任意一个输出。X19 . ALE的作用

3、是将 CPU俞出的地址锁存到地址锁存器中。V20 . 8086微处理器的INTR引脚是可屏蔽外部中断的入口。V21 . 8086CPU在进行写操作时,数据是由存储器或外设提供的。X22 . AX寄存器可以存放16位十进制数。X23 .进位或者借位的记载是在标志寄存器中。V24 . 一个总线周期只能有 4个状态组成。X第3章25 .变址寄存器SI和DI是用来存放当前数据段的偏移地址的。V26 . CX只能当计数器使用。X27 . SP只能当堆栈指针。V28 . 一个字长度等两个字节。V29 .双字是32位。V30 .在8086系统中,当存放的数为一个字时,则将字的高位字节放在高地址中,将低位字节

4、存放在 低地址中。V(即31 .对存放的字,其低位字节可以在奇数地址中(即从奇数地址开始存放),也可以在偶数地址中从偶数地址开始存放)。V32 .在8086系统中,若一个字是规则存放,则对它的存取可在一个总线周期完成,而非规则字的存 取则需二个总线周期。V33 .段基址和偏移地址都用无符号的20位二进制数。X34 . 8086汇编语言中的立即数可以是8位,也可以是16位。 V35 .采用寄存器寻址方式的指令在执行时,不需要执行总线周期。V36 .指令MOV BX AX执行后AX被清0。X37 .传送指令的源操作数和目的操作数位数可以不相等。X38 . 8086的堆栈是向上生长的(向地址低的方向

5、生长)。 V39 . 8086堆栈操作都是字操作。V40 .在子程序中,PUSH和POP 一般是成对使用的。V41 . CMP旨令和SUB指令类似,也是执行两操作数相减,但和SUBf令不同的是,不送回相减结果,只是使结果影响标志位 OF, SF, ZF, PF和CF。X42 .用AND旨令可对指定的一些位进行屏蔽(清零)。V43 .用AND旨令可对指定的一些位进行置1。 X44 .用OR旨令不可对一些指定位屏蔽 (清零)。,45 .用OR旨令不可对一些指定位置 1。 X第4章46 .用汇编语言编写的程序比用其它高级语言编写的程序运行起来慢。X47 .任何语言最终都要转换成机器码才能运行。V48

6、 .机器最终运行的是汇编语言。X49 .汇编语言指令只有转换成机器码才能被CPUR别和执行。V50 .使用软中断INT n指令可以调用DOS系统功能。V第6章51 . RO娓可读不可写的存储器。V52 .在对存储器进行读操作时,RD应当是低电平,WR可以是任意。x53 .用2Kx 4的存储器组成2Kx 8的存储器组时,存储器芯片的地址线是对应并联的。V54 .用2Kx 4的存储器组成2Kx 8的存储器组时,存储器芯片的数据线是对应并联的。X55 .用2Kx 8的存储器组成16Kx 8的存储器组时,存储器芯片的数据线是对应并联的。56 .用2Kx 8的存储器组成16Kx 8的存储器组时,存储器芯

7、片的地址线是对应并联的。57 . FLASH是既可以读也可以写的存储器,所以它也可以作为随机存取存储器使用。X第7章58 . 一个中断源的中断请求被响应后,中断优先级别更低或相同的中断请求就不会被响应。59 . 一个中断源的中断请求被响应后,还可以响应其他任何中断请求。X60 . 8086CPU在响应中断后获得的是中断类型号,而不是中断入口地址。V61 . 8086CPU在响应中断后获得中断类型号,就是中断入口地址。X62 . 8086CPU所有的中断入口地址都存在中断向量表中。V63 .对于CPU除了软件中断外(INT n),其他中断的产生都是不可预知的。V64 .中断响应时保护现场是为了在

8、中断返回后的工作环境不发生改变。V65 .中断响应操作中包含 2个总线周期。 V66 .使用一片8259A最多可以管理16个中断输入。X67 .使用多片8259A级联最多可以管理 64个中断输入。,第8章68 . 8086CPU的I/O端口只能使用统一编址方式。X69 . 8086CPU的I/O端口可以使用独立编址方式。,70 .无条件传送方式要求外设总是处于准备好状态。V71 .条件(查询)传送方式的缺点是对CPU的占用过多。V72 .中断传送方式具有很好的实时性,而且对 CPU的占用很少。第9章73 .接口芯片8255的作用是建立 CPg外设之间的并行I/O通道。,74 .接口芯片8255

9、只有一个控制字寄存器。V75 .接口芯片8255的A组和B组都有3种工作方式。X76 .接口芯片8255使用方式1时,C 口的一部分或全部从属于 A 口或B 口。 X77 .接口芯片8255的方式1是无条件传送。X78 .串行通信适用于长距离数据传输。V79 .异步通信中双方必须使用共同的时钟信号。X第10章80 .计数器/定时器8253的计数器是8位的。 X81 .计数器/定时器8253有3个控制字寄存器。X82 .计数器/定时器8253只能使用二进制方式计数。X83 .计数器/定时器8253的输出OUTW以作为中断请求信号。V84 . D/A转换器是一种输出设备。X85 . A/D转换器是

10、一种输出设备。 X86 . 一般来说,位数多的D/A的分辨率也更高。V87 .双积分式A/D是一种快速转换器。X、单项选择题88 章1. ( B ) 一个字节的数据包含二进制位:A: 1 位 B: 8 位 C: 16 位 D: 32 位2. ( A )-1的单字节补码是:A: FFH B: 80H C: F8H D: 00H3. ( B ) 09 的 ASCII 码是:A: 30 39 B: 30H 39H C: 0 9 D: 41H 4AH4. ( B )字符D的ASCII码是:A: 44 B: 44H C: 64 D: 64H第2章5. ( C ) 8086CPU可以访问的存储器的最大空间

11、是:A: 64 KB B: 128KB C: 1MB D: 1GB6. ( B )设 AX=0F13EH 贝U AH等于:A: 0FH B: 0F1H C: 13H D: 3EH7. ( C ) ZF标志=1表示上一次运算中:A:寄存器内容为零B:寄存器内容不为零C:运算结果为零D:运算结果不为零8. ( A )指针寄存器SI中存放的是:A:段内偏移量 B:段基址 C:实际地址D:有效地址9. ( D ) 一个总线周期最多可以包含的时钟周期为:A: 3 个 B: 4 个 C: 5 个 D: 5 个以上10. ( B ) 一个基本的总线周期包含的时钟周期为:A: 3个B: 4 个C: 5 个D:

12、 6 个11. ( C )按总线上传输信息类型区别,可将总线分为哪几类:A:通讯总线,地址总线,系统总线B:数据总线,信息总线,片总线C:地址总线,数据总线,控制总线D:内部总线,外部战线,I/O总线12. ( C ) 8086微处理器的最大模式和最小模式的区别是:A:使用不同的工作电压B:使用不同的主频C:最大模式下的若干控制信号由8288产生D:最小模式下不使用外部存储器芯片13. ( B ) 8086CPU的地址线有:A: 16 根 B: 20 根 C: 24 根 D: 32 根14. ( B )若8086微处理器的M/IO引脚为低电平,说明当前操作的对象是:A:存储器B:输入/输出端口

13、 C:寄存器D:中断系统15. ( D ) 8086微处理器的WR引脚的作用是:A:输入读选通信号B:输出读选通信号C:输入写选通信号D:输出写选通信号16. ( B ) 8086微处理器的RD引脚的作用是:A:输入读选通信号B:输出读选通信号C:输入写选通信号D:输出写选通信号17. ( D ) 8086微处理器的 ADO- AD15的信息状态是:A:单向双态B: 单向三态 C: 双向双态 D:双向三态18. ( D ) 8086微处理器的ADO-AD15使用了分时复用技术,这种分时复用是指它们:A: 既可以是地址线,也可以是控制线B: 既可以是数据线,也可以是控制线C: 在同一时刻既作为数

14、据线使用也作为地址线使用D: 在不同时刻分别作为数据线和地址线使用19. ( C ) 8086微处理器采用了地址线与数据线分时复用方式,与此方式有关的控制信号是:A:DEN B: ALE C:DT/R D: HLDA20. ( B ) 8086微处理器的READ帘|脚的作用是:A :当存储器或I/O设备的工作速度高于 CPU时,t#求CPU合予处理。B :当存储器或I/O设备的工作速度低于 CPU时,t#求CPU合予处理。C :当存储器或I/O设备的工作速度高于 CPU时,请求存储器或I/O设备给予处理。D :当存储器或I/O设备的工作速度低于 CPU时,请求存储器或I/O设备给予处理。21.

15、 ( A ) 8086微处理器的INTA引脚是用于:A : CPU通知外设中断请求已被响应。B :外设通知CPU中断请求已被响应。C : CPU向外设请求中断。D :外设向CPU青求中断。22. ( D ) 8086微处理器的INTR引脚是用于:A : CPU通知外设中断请求已被响应。B :外设通知CPU中断请求已被响应。C : CPU向外设请求中断。D:外设向CPU青求中断。23. ( B ) 8086微处理器的HOLNI脚是用于:A : CPU向其它主设备请求使用总线。B :其它主设备向CPU青求使用总线。C : CPU允许其它主设备使用总线。D :其它主设备允许 CPUt用总线。24.

16、( C ) 8086微处理器的HLDA引脚是用于:A : CPU向其它主设备请求使用总线。B :其它主设备向CPU青求使用总线。C : CPU允许其它主设备使用总线。D :其它主设备允许 CPU用总线。25. ( A ) 8086微处理器的RESETS脚是用于:A:使CPUM位,高电平有效。B : CPUt其它器件复位,高电平有效。C:使CPUM位,低电平有效。D : CPUt其它器件复位,低电平有效。26. ( A )在一个由CPUffi存储器组成的系统中,地址是由:A : CPU给出的。B:存储器给出的。C: CPUffi存储器轮流给出的。D : CPUffi存储器共同给出的。27. (

17、B )当CPU进行读操作时:A:数据总是先于地址出现。B:地址总是先于数据出现。C :数据与地址同时出现。D :地址与数据出现的先后是随机的。28. ( B )如果计算机系统中使用了总线缓冲器(发送接收器 8286),则该缓冲器的驱动应为:A : ALE和 HOLD B : DT /R 和 DEN C : RD和 WR D : INTR 和 INTA29. ( B ) 8086微处理器的进行一次标准的读操作,需要:A : 2个时钟周期B : 4个时钟周期C : 6个时钟周期D : 8个时钟周期30. ( C ) 8086微处理器的的等待周期插入在:A : T1之后 B : T2之后 C : T

18、3之后 D : T4之后31. ( C ) 8086微处理器的进行写操作操作的过程中,DT/R和DEN分别为:A : 0 和 0 B : 0 和 1 C : 1 和 0 D : 1 和 1第3章32. ( B ) 8086CPU的PUSH旨令执行时:A :先将数据写入(SP),再将SP-2 B :先将SP-2,再将数据写入(SP)C:先将数据写入(SP),再将SP+2 D :先将SP+2,再将数据写入(SP)33. ( A ) 8086CPU的 POPf令执行时:A :先从(SP)读出数据,再将 SP+2 B :先将SP+2,再从(SP)读出数据C:先从(SP)读出数据,再将 SP-2 D :

19、先将SP-2,再从(SP)读出数据34. ( B ) 8086系统中,I/O 端口地址:A:使用统一编址方式B :使用独立编址方式C:两种都使用D :两种都未使用35. ( C )设SP=0100H SS=2000H执行指令PUSHBP指令后,栈顶(即 SP所指向的单元)物理地址是:A : 00FEH B: 20102H C : 200FEH D: 0102H36. ( D )下面数据传送指令中,正确的指令是:A: MOV 1000H,2000H B : MOV BH,AXC : MOV CL,1000H D : MOV DX,BP+DI37. ( A )执行下列指令后,SP寄存器的值是:MO

20、V SP,1000HPUSH AXA: 0FFEH B: 0FFFH C: 1001H D : 1002H38. ( B )完成将有符号数除以 2的正确指令是:A : SHR BX 1 B : SAR B% 1 C : ROR BX 1 D : RCR BX 139. ( A )为了执行串操作指令时,地址按减量方式处理,应使用的指令是:A : STD B: STI C : CLD D: CLI40. ( B )设DS=5788H偏移量为94H,该字节的物理地址为:A : 5794H B : 57914H C : 5883H D : 58ECH41. ( D )在执行POP BX指令时,其源操作

21、数的段基址和偏移量分别是:A :无段地址和偏移量B :在DS和BX中C:在ES和BX中 D :在SS和SP中42. ( B )已知AX=0BBCCHCF=1,以下三条指令执行后,AX中内容分别是:OR AX 3CLCRCL AX 1A : 779FH B : 779EH C : 779DH D: 7799H43. ( A )下列指令中错误的是:A: IN AX , 0278H B : RCR DX CL C : CMPSB D : RET44. ( C )设BL=05H要使BL=0AH应执行的指令是:A: NOT BL B : AND BL, 0FH C : XOR BL 0FH D : OR

22、 BL, 0FH45. ( B )执行以下指令后,标志寄存器的内容为:MOV AL, 84HADD AL, 9CHA: C=0 P=1 Z=1 B : C=1 P=0 Z=0 C : C=1 P=1 Z=1 D : C=1 P=1 Z=046. ( C )以下指令中错误的是:A: MOV AX,24H B : MUL BX C : ADD AL,CX D : POP DX47. ( B )执行指令IN AL , 7CH时, M/6、 WR、RD的状态为:A: 1 1 0 B : 0 1 0 C : 1 0 1 D : 1 1 148. ( C )在AL中放着一个不大于128的无符号数,执行 S

23、HL AL,1后将使这个数:A:缩小为原值的1/2 B :缩小为原值的1/4C:扩大为原值的2倍D :扩大为原值的4倍第4章49. ( B )伪指令ENDP勺作用是:A:结束段B:结束过程C :结束模块D :结束程序50. ( A )伪指令ENDS勺作用是:A:结束段B:结束过程C :结束模块D :结束程序51. ( C )伪指令ASSUM的作用是:A:定义段 B :定义过程 C :为各段分配段寄存器D :定义程序52. ( A )伪指令DB的作用是:A:定义字节B :定义字C :定义双字D :定义四字53. ( B )伪指令DW勺作用是:A:定义字节B :定义字C :定义双字D :定义四字5

24、4. ( B )伪指令OFFSET勺作用是:A:取变量的段基值B :定取变量的段内偏移量C :取变量的高字节D :取变量的低字节55. ( A )伪指令SEG勺作用是:A:取变量的段基值B :取变量的段内偏移量 C :取变量的高字节D :取变量的低字节56. ( C )伪指令与指令的根本区别是:A:在汇编时伪指令是无用的而指令是有用的B:伪指令比较短而指令比较长C:经汇编后伪指令不产生对应的机器码而指令产生对应的机器码D:伪指令运行快而指令运行慢第6章57. ( B )以下几种存储器中,需要定期刷新的是:A:静态 RAM B:动态 RAM C: EPROM D: FLASH58. ( B )以

25、下几种存储器中,利用电容存储电荷原理保存信息的是:A:静态 RAM B:动态 RAM C: EPROM D: FLASH59. ( C )以下几种存储器中,断电以后还能够保存信息的是:A:静态 RAMF口动态 RAM B: 动态 RAMF口 EPROMC: EPROMS FLASH D: FLASH 和静态 RAM60. ( C ) 一个存储器有4根数据线、8根地址线,要获得1KX 16的存储容量,则需要:A: 4 片 B: 8 片 C: 16 片 D: 32 片61. ( B ) 一个存储器有8根数据线、10根地址线,其存储容量为:A: 256 X 8 B: 1K X 8 C: 2K X 8

26、 D: 4K X 862. ( A )存储器的CS有效是用于:A:系统中的其它芯片选中存储器C:存储器向外界表明其工作状态63. ( A )存储器的 而是用于:A:系统中的其它芯片读存储器C:系统中的其它芯片写存储器64. ( C )存储器的WR是用于:A:系统中的其它芯片读存储器C:系统中的其它芯片写存储器B:存储器选中系统中的其它芯片D:禁止存储器工作B:存储器读系统中的其它芯片D:存储器写系统中的其它芯片B:存储器读系统中的其它芯片D:存储器写系统中的其它芯片65. ( D )存储器与CPU行连接时使用了译码器,则译码器的输出应接到存储器的:A: 数据线 B: 地址线 C: 写选通 D:

27、 片选66. ( A )存储器的与CPU进行连接时,能够有信号输出的是:A:数据线 B: 地址线 C: 写选通 D: 读选通第7章67. ( D ) 一个外设通过INTR向CPUt出中断请求后,将会:A:不管I为何状态,CPU中止当前指令,转去执行中断服务程序B:只有I为1时,CPU中止当前指令,转去执行中断服务程序C:不管I为何状态,CPU行完当前指令后,转去执行中断服务程序D:只有I为1时,且CPU丸行完当前指令后,转去执行中断服务程序68. ( C )所谓中断,是指:A: CPU亭止工作B: CPU再进行原来的工作,而为请求中断的设备服务C: CPUIT停原来的工作,而为请求中断的设备服

28、务,服务结束后继续原来的工作D:由请求中断白设备接替 CPU的工作69. ( D ) CPU响应中断后要保护现场,保护现场的目的是使中断服务前后的:A:硬件保持不变B:使用的软件保持不变C:请求中断的设备状态保持不变D: CPU的使用的各种数据和工作状态保持不变70. ( A ) 8086微处理器的可屏蔽中断,是用:A: INTR 请求、INTA 应答 B : HOLD青求、HLDAZ答C: INTA请求、INTR应答HLDA青求、HOLDS 答71. ( B ) 8086微处理器的可屏蔽中断,是用:A: IF=0允许B : IF=1允许C : TF=0允许D : TF=1允许72. ( A

29、) 8086微处理器中断向量保存在 00000H003FFH,最多可以保存几个中断向量:A: 256 B : 512 C : 1024 D : 204873. ( B ) 一个外设通过INTR请求中断并获得响应,它将通过总线向CPU供:A:中断入口地址B:中断类型号C:中断返回地址D: 中断设备地址74. ( A )若有2个中断源同时向中断控制器8259发出中断请求,8259将:A:响应中断优先级高的B:响应中断优先级低的C:同时响应2个中断源D: 2个中断源都不响应75. ( B ) 8086CPU系统中的中断入口地址是放在:A:主程序中B:中断向量表中C:请求中断的外设中D: 堆栈中76.

30、 ( C ) CPU获得中断类型号后,将:A:把中断类型号作为中断入口地址B :根据中断类型号到中断向量表中获得2字节中断入口地址C :根据中断类型到中断向量表中获得4字节中断入口地址D :直接运行中断类型号77. ( D )在中断服务程序中,必须有的指令是:A:传送指令 B :转移指令 C :加法指令 D :中断返回指令78. ( D ) 一个外设通过INTR向CPUt出中断请求后,将会:A:不管I为何状态,CPU中止当前指令,转去执行中断服务程序B :只有I为1时,CPU中止当前指令,转去执行中断服务程序C :不管I为何状态,CPSM亍完当前指令后,转去执行中断服务程序D :只有I为1时,

31、且CPU丸行完当前指令后,转去执行中断服务程序79. ( A )使用一片8259A,最多可以管理的中断输入是:A: 8个B : 16个C : 32个D : 64个令80. ( D )使用多片8259A级联,最多可以管理的中断输入是:A: 8个B : 16个C : 32个D : 64个令81. ( B ) 8259A的中断请求被 CPU响应后,中断类型号是由:A: CPU给出的 B : 8259A给出的 C :中断服务程序给出的D :主程序给出的82. ( B ) 8259A的中断请求被响应后,CPU获得中断类型号是在中断响应周期的:A:第一个总线周期中B :第二个总线周期中C :第三个总线周期

32、中 D :第四个总线周期中第8章83. ( A ) CPU监测外设的工作状态,发现外设有数据产生时,CP旅读取外设的数据并处理。这种方式称为:A:查询式输入B:中断式输入C:查询式输出 D:中断式输出84. ( C )若要能够使 CPU及时处理突发的外部事件,而又不影响其正常工作,以下传送方式最适用的是:A:查询传送B:DM能送C:中断传送D:以上均可85. ( B )在进行大量数据的输入/输出时,为了能够获得最快的传送速度,最适用的是:A:查询传送B:DM能送C:中断传送D:以上均可86. ( D )在输入/输出工作方式中,查询式与中断式相比较,其主要区别是:A:中断式无法快速响应B :中断

33、式对内存占用较少C:中断式对CPU的占用较少 D :查询式无法快速响应87. ( A )使用8237以DMAT式将外设数据传送到存储器的过程中,计算机的工作状态是:A: CPU正常工作,仅将存储器交给8237使用。B: 8237将数据传送给CPU由CPU各数据传送到存储器。C: CPU亭止工彳由8237使用总线将数据传送到存储器D:以上都不对。第9章88. ( C )可编程并行接口芯片 8255共有:A : 6个4位I/O 口,每个口都可以作为输入或输出使用。B : 3个8位I/O 口,其中只有 A B 口都可以作为输入或输出使用。C : 3个8位I/O 口,每个口都可以作为输入或输出使用。D

34、 : 3个8位I/O 口,C 口只能用作输出状态。89. ( A)可编程并行接口芯片 8255工作在方式0时,使用的传送方式是:A:无条件传送方式 B:查询传送方式 C:中断传送方式 D: DMA传送方式90. ( D)可编程并行接口芯片 8255能够在一个口上同时具有 8位输入/输出功能的是:A:方式0 B: 方式1 C:方式2 D:以上都可以91. ( B )通信中双方都可以发送和接收数据,但同一时刻只能有一方发送,这种方式称为:A:单工B: 半双工C: 全双工D: 以上都不对92. ( B )异步通信与同步通信的根本区别是:A:通信速率不同 B:是否使用共同的通信时钟C:通信距离不同 D

35、:使用不同的通信线第10章93. ( C )计数器/定时器8253有:A: 1个计数通道,每个计数通道有4种工作方式B: 2个计数通道,每个计数通道有6种工作方式C: 3个计数通道,每个计数通道有6种工作方式D: 6个计数通道,每个计数通道有2种工作方式94. ( A )计数器/定时器8253的方式0是:A:软件启动B:硬件启动C:软件硬件都可启动D:软件硬件都不可启动95. ( B )计数器/定时器8253的中可以作为分频器使用的是:A:方式0和1B:方式2和3C:方式4和5D:所有方式都可以96. ( D )计数器/定时器8253可以用软件启动是:A:方式0和1B:方式2和3C:方式4和5

36、D:方式0和497. ( B ) D/A转换器的T形使用的电阻有:A: 1 种阻值 B: 2 种阻值 C: 3 种阻值 D: 4 种阻值98. (B ) DAC0832内部的数字量寄存器有:A: 1 个 B: 2 个 C: 3 个 D: 4 个99. ( A )将DAC08321接到数据总线上,不能使用的方式是:A:直通方式B:用输入寄存器单缓冲C: 用DACW存器单缓冲D: 双缓冲方式100. ( B )逐次逼近式 A/D转换器内部一定有:A: CPU B: D/A 转换器 C: 振荡器 D:电压变换器101. ( C )双积分式A/D转换器的特点是:A:精度低速度慢B:精度低速度快C:精度

37、高速度慢D:精度高速度快三、多项选择题第1章1. (AC )以下数值与35等值的有:A: 23H B: 32H C: 00100011B D: 00110010B第2章2. ( ACD )以下寄存器中属于段寄存器的有:A: CS B: BX C: DS D: SS3. ( ACD )以下8086CPU的引脚中用于中断的有:A: INTR B: HOLD C:INTA D: NMI4. ( CD )以下8086CPU的引脚中用于驱动总线收发器8287的是:A:5.(A:6.(A: RD7. ( ACRD B: HOLD C: DEN D: DT/RBD )以下8086CPU的引脚中属于输入信号的

38、的是:RD B: HOLD C:DEN- D: READYAC)以下8086CPU的引脚中属于输出信号的的是:B: HOLD C: DEN D: READY)以下对8086CPUB勺READ刈脚的描述中,正确的有:A:输入引脚B:C:高电平表示存储器或外设已准备好8. ( AD ) 8086CPU的 WR 引脚A:用于CPUM其他芯片进行写操作C:是输入引脚D:9. ( AD ) 8086CPU的 RD引脚A:用于CPUM其他芯片进行读操作C:是输入引脚D:10. (AC )以下能够表示物理地址输出引脚D:低电平表示存储器或外设已准备好B: 用于其他芯片对CPUS行写操作是输出引脚C: 用于其

39、他芯片对CPUS行读操作是输出引脚349ABH 的有:A: 3490H:00ABH B: 0349H:00ABH C: 3255H:245BH D: 00ABH:3490H11. ( BCD )以下对8086CPU的AD0-AD15引脚的描述中,正确的有:A:可以输入地址 B:可以输出地址 C:可以输入数据 D:可以输出数据12. (CD )当M/ IO =0时,可以进行的操作有:A:写存储器 B:读存储器 C:写I/O端口 D:读I/O端口13. ( AB )当M/B=1时,可以进行的操作有:A:写存储器 B:读存储器 C:写I/O端口 D:读I/O端口第3章14. ( AD )以下指令中错

40、误的是:A: PUSH DL B: MOV DL,BYTE PTR SI C: MOV SI,AX D: ADD CL,BX15. (AD )以下指令中正确的是:A: AND BX+2000H , CL B: ROL AX , 3 C: MOV BL , 3000H D: MOV CX , 2316. ( AC )如果SI=1000H,以下指令中能够将当前数据段中的2000H单元取反的是:A: NOT 2000H B: NOT SI C: NOT SI+1000H D: NOT 2000H17. ( BC )如果AX和BX中为无符号数,要求 AX小于BX转移到NEXT可以在 CMPAX BX后

41、使用以下指令:A: JA NEXT B: JB NEXT C: JC NEXT D: JNC NEXT18. ( AC )如果AX和BX中为无符号数,要求 AX等于BX转移到NEXT可以在 CMPAX BX后使用以下指令:A: JZ NEXT B: JNZ NEXT C: JE NEXT D: JNE NEXT19. ( BD )如果AX和BX中为有符号数,要求 AX小于BX转移到NEXT可以在 CMPAX BX后使用以下指令:A: JG NEXT B: JL NEXT C: JGE NEXT D: JLE NEXT第4章20. (AD )以下指令中能够在当前段中连续4个字节放入31H, 32

42、H, 33H, 34H的有:A: DB31H , 32H, 33H, 34H B: DB 1234C: DW3132H, 3334H D: DW3231H, 3433H21. ( ACD )以下符号中属于伪指令的有:A: SEG B: MOV C: OFFSET D: DW22. ( BD )以下伪指令中必须成对使用的是:A: ASSUME B: SEGMENT C: OFFSET D: ENDS23. ( AD )以下伪指令中必须成对使用的是:A: PROC B: NEAR C: FAR D: ENDP第6章24. ( CD )以下几种存储器中,断电以后还能够保存信息的是:A:静态 RAM

43、B:动态 RAM C: EPROM D: FLASH25. ( AC )在对一个存储器芯片进行写操作时,以下描述中正确的是:A: CS=0 B: RD =0 C: WR=0 D: CS = RD =WR=026. ( AB )在对一个存储器芯片进行读操作时,以下描述中正确的是:A: CS =0 B: RD =0 C: WR=0 D: CS = RD =WR=027. (AD )为了获得8Kx 16的存储容量,可以使用下述方法中的:A: 8 片 2Kx 8B:8 片 2Kx 4C:8 片 1KX8D:16 片 8Kx 128. (AB )存储器与8086CPU1接时,为了获得存储器所需要的地址线

44、,以下是必须的:A: 8086CPU 的 ALE B: 8086CPU 外部的地址锁存器 C: 8086CPU 的 RD D: 8086CPU 的 WR29. ( AB )如果要求频繁地保存中间结果,可以选用的存储器有:A:动态 RAM B:静态 RAM C: EPROM D: FLASH30. ( CD )如果要求保存的数据在断电关机后,下一次开机后能保持不变,可以选用的存储器有:A:动态 RAM B:静态 RAM C: EPROM D: FLASH第7章31. ( BC)在一个由CPUffi外部设备组成的系统中,以下关于中断的定义中正确的是:21A:中断是外部设备为 CPU服务 B: 中断

45、是CPU为外部设备服务C:中断服务完毕后 CPUB续原来的工作 D:中断完成后CPU停止待命32.( BCA:中断入口的段基址放在B:中断入口的段基址放在C:中断入口的偏移量放在D:中断入口的偏移量放在)一个中断源的中断类型号为24,以下描述正确的是00060H 和 00061H 中00062H 和 00063H 中00060H 和 00061H 中00062H 和 00063H 中33. ( BD )以下关于8259A的描述中,正确的是:A:使用一片8259A可以管理64个中断输入B:使用多片8259A级联可以管理64个中断输入C:中断响应时CPU供中断类型号D:中断响应时8259A提供中断类型号第8章34. ( BC )如果要求外设满足某个条件时由CPUS行数据传送,以下方式中可以使用的有:A:无条件传送方式 B:查询传送方式 C:中断传送方式 D: DMA传送方式35. ( ABC ) 一个接口可以包含以下端口:A:数据端口 B:命令端口 C:状态端口 D:以上端口都不需要第9章

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 网络科技 > 计算机原理

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报