1、4、下列说法中不正确的是_。DA. 任何可以由软件实现的操作也可以由硬件来实现B. 固件就功能而言类似于软件,而从形态来说又类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. 面向高级语言的机器是完全可以实现的7、在机器中,_的零的表示形式是唯一的。BA. 原码 B. 补码 C. 反码 D. 原码和反码9、针对 8 位二进制数,下列说法中正确的是_。BA. 127 的补码为 10000000 B. 127 的反码等于 0 的移码 BC. +1 的移码等于127 的反码 D. 0 的补码等于1 的反码9、一个 8 位二进制整数采用补码表示,且由 3 个“1”和
2、5 个“0”组成,则最小值为_。BA. 127 B. 32 C. 125 D. 311、若某数 x 的真值为0.1010,在计算机中该数表示为 1.0110,则该数所用的编码方法是_码。BA. 原 B. 补 C. 反 D. 移12、长度相同但格式不同的 2 种浮点数,假定前者阶段长、尾数短,后者阶段短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为_。BA. 两者可表示的数的范围和精度相同 B. 前者可表示的数的范围大但精度低C. 后者可表示的数的范围大且精度高 D. 前者可表示的数的范围大且精度高13、某机字长 32 位,采用定点小数表示,符号位为 1 位,尾数为 31 位,则可表示
3、的最大正小数为_,最小负小数为_。DA. +(2311) B. (12-32) C. +(12-31)+1 D. (12-31)114、运算器虽有许多部件组成,但核心部分是_。BA. 数据总线 B. 算数逻辑运算单元 C. 多路开关 D. 通用寄存器16、在定点运算器中,无论采用双符号位还是单符号位,必须有_,它一般用_来实现。CA. 译码电路,与非门 B. 编码电路,或非门C. 溢出判断电路,异或门 D. 移位电路,与或非门19、下溢指的是_。AA. 运算结果的绝对值小于机器所能表示的最小绝对值B. 运算的结果小于机器所能表示的最小负数C. 运算的结果小于机器所能表示的最小正数D. 运算结果
4、的最低有效位产生的错误20、存储单元是指_。BA. 存放一个二进制信息位的存储元 B. 存放一个机器字的所有存储元集合C. 存放一个字节的所有存储元集合 D. 存放两个字节的所有存储元集合21、和外存储器相比,内存储器的特点是_。CA. 容量大、速度快、成本低 B. 容量大、速度慢、成本高C. 容量小、速度快、成本高 D. 容量小、速度快、成本低22、 某 计 算 机 字 长 16 位 , 存 储 器 容 量 64KB, 若 按 字 编 址 , 那 么 它 的 寻 址 范 围 是 _。 BA. 64K B. 32K C. 64KB D. 32KB23、 某 DRAM 芯 片 , 其 存 储 容
5、 量 为 512K8 位 , 该 芯 片 的 地 址 线 和 数 据 线 数 目 为 _。 CA. 8,512 B. 512,8 C. 18,8 D. 19,824、 某 计 算 机 字 长 32 位 , 其 存 储 容 量 为 4MB, 若 按 字 编 址 , 它 的 寻 址 范 围 是 _。 DA. 1M B. 4MB C. 4M D. 1MB25、主存储器和 CPU 之间增加 Cache 的目的是_。AA. 解决 CPU 和主存之间的速度匹配问题B. 扩大主存储器的容量C. 扩大 CPU 中通用寄存器的数量D. 既扩大主存容量又扩大 CPU 通用寄存器数量26、EPROM 是指 _。DA
6、. 只读存储器 B. 随机存储器 C. 可编程只读存储器 D. 可擦写可编程只读存储器27、寄存器间接寻址方式中,操作数处在_。BA. 通用寄存器 B. 内存单元 C. 程序计数器 D. 堆栈28、扩展操作码是_。DA. 操作码字段外辅助操作字段的代码B. 操作码字段中用来进行指令分类的代码C. 指令格式中的操作码D. 一种指令优化技术,不同地址数指令可以具有不同的操作码长度29、指令系统中采用不同寻址方式的目的主要是_。BA. 实现存储程序和程序控制B. 缩短指令长度、扩大寻址空间、提高编程灵活性C. 可以直接访问外存D. 提供扩展操作码的可能并降低指令译码难度30、单地址指令中为了完成两个
7、数的算术运算,除地址码指明的一个操作数外,另一个数常采用_。CA. 堆栈寻址模式 B. 立即寻址方式 C. 隐含寻址方式 D. 间接寻址方式31、对某个寄存器中操作数的寻址方式称为_寻址。CA. 直接 B. 间接 C. 寄存器 D. 寄存器间接32、寄存器间接寻址方式中,操作数处在_。BA. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈33、变址寻址方式中,操作数的有效地址等于_。CA. 基值寄存器内容加上形式地址(位移量) B. 堆栈指示器内容加上形式地址C. 变址寄存器内容加上形式地址 D. 程序计数器内容加上形式地址34、程序控制类指令的功能是_。DA. 进行算术运算和逻辑运
8、算 B. 进行主存与 CPU 之间的数据传送C. 进行 CPU 和 I/O 设备之间的数据传送 D. 改变程序执行的顺序36、异步控制方式常用于_作为其主要控制方式。AA. 在单总线结构计算机中访问主存与外设时 B. 微型机的 CPU 控制中C. 组合逻辑控制的 CPU 中 D. 微程序控制器中37、在一个微周期中_。DA. 只能执行一个微操作 B. 能执行多个微操作,但它们一定是并行操作的C. 能顺序执行多个微操作 D. 只能执行相斥性的操作39、在 CPU 中跟踪指令后继地址的寄存器是_。BA. 主存地址寄存器 B. 程序计数器C. 指令寄存器 D. 状态寄存器40、中央处理器是指_。CA
9、. 运算器 B. 控制器 C. 运算器和控制器 D. 运算器、控制器和主存储器42、微程序控制器中,机器指令与微指令的关系是_。BA. 每一条机器指令由一条微指令来执行B. 每一条机器指令由一段用微指令编成的微程序来解释执行C. 一段机器指令组成的程序可由一条微指令来执行D. 一条微指令由若干条机器指令组成43、 为 了 确 定 下 一 条 微 指 令 的 地 址 , 通 常 采 用 断 定 方 式 , 其 基 本 思 想 是 _。 CA. 用程序计数器 PC 来产生后继续微指令地址B. 用微程序计数器 PC 来产生后继微指令地址C. 通过微指令控制字段由设计者指定或者由设计者指定的判别字段控
10、制产生后继微指令地址D. 通过指令中指令一个专门字段来控制产生后继微指令地址44、就微命令的编码方式而言,若微操作命令的个数已确定,则_。BA. 直接表示法比编码表示法的微指令字长短B. 编码表示法比直接表示法的微指令字长短C. 编码表示法与直接表示法的微指令字长相等D. 编码表示法与直接表示法的微指令字长大小关系不确定45、下列说法中正确的是_。BA. 微程序控制方式和硬布线控制方式相比较,前者可以使指令的执行速度更快B. 若采用微程序控制方式,则可用 PC 取代 PCC. 控制存储器可以用掩模 ROM、EPROM 或闪速存储器实现D. 指令周期也称为 CPU 周期46、系统总线中地址线的功
11、用是 。CA. 用于选择主存单元B. 用于选择进行信息传输的设备C. 用于指定主存单元和 I/O 设备接口电路的地址D. 用于传送主存物理地址和逻辑地址47、数据总线的宽度由总线的 定义。AA. 物理特性 B. 功能特性 C. 电气特性 D. 时间特性48、在单机系统中,多总线结构的计算机的总线系统一般由 组成。AA. 系统总线、内存总线和 I/O 总线 B. 数据总线、地址总线和控制总线C. 内部总线、系统总线和 I/O 总线 D. ISA 总线、VESA 总线和 PCI 总线49、下列陈述中不正确的是 。AA. 总线结构传送方式可以提高数据的传输速度B. 与独立请求方式相比,链式查询方式对
12、电路的故障更敏感C. PCI 总线采用同步时序协议和集中式仲裁策略D. 总线的带宽即总线本身所能达到的最高传输速率50、 中 断 发 生 时 , 由 硬 件 更 新 程 序 计 数 器 PC, 而 不 是 由 软 件 完 成 , 主 要 是 为 了 _。 CA. 能进入中断处理程序并正确返回源程序 B. 节省内容C. 提高处理机的速度 D. 使 中 断 处 理 程 序 易 于 编 址 , 不 易 出 错51、在 I/O 设备、数据通道、时钟和软件这 4 项中,可能成为中断源的是_。DA. I/O 设备 B. I/O 设备和数据通道C. I/O 设备、数据通道和时钟 D. I/O 设备、数据通道
13、、时钟和软件52、单级中断与多级中断的区别是_。AA. 单级中断只能实现单中断,而多级中断可以实现多重中断B. 单级中断的硬件结构是一维中断,而多级中断的硬件结构是二维中断C. 单级中断处理机只通过一根外部中断请求线接到它的外部设备系统;而多级中断,每一个 I/O 设备都有一根专用的外部中断请求线53、在单级中断系统中,CPU 一旦响应中断,则立即关闭_标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。AA. 中断允许 B. 中断请求 C. 中断屏蔽54、为了便于实现多级中断,保存现场信息最有效的方法是采用_。BA. 通用寄存器 B. 堆栈 C. 储存器 D. 外存55、为
14、实现 CPU 与外部设备并行工作,必须引入的基础硬件是_。AA. 缓冲器 B. 通道 C. 时钟 D. 相联寄存器56、中断允许触发器用来_。DA. 表示外设是否提出了中断请求 B. CPU 是否响应了中断请求C. CPU 是否在进行中断处理 D. 开放或关闭可屏蔽硬中断57、采用 DMA 方式传递数据时,每传送一个数据就要占用一个_时间。CA. 指令周期 B. 机器周期 C. 存储周期 D. 总线周期58、周期挪用方式常用于_方式的输入/输出中。AA. DMA B. 中断 C. 程序传送 D. 通道59、通道是重要的 I/O 方式,其中适合连接大量终端及打印机的通道是_。CA. 数组多路通道
15、 B. 选择通道 C. 字节多路通道 60、磁表面存储器不具备的特点是_。CA. 存储密度高 B. 可脱机保存 C. 速度快 D. 容量大61、计算机的外部设备是指_。DA. 输入/输出设备 B. 外存设备C. 远程通信设备 D. 除了 CPU 和内存以外的其他设备62、在微型机系统中外部设备通过_与主板的系统总线相连接。BA. 累加器 B. 设备控制器 C. 计数器 D. 寄存1. 没有外存储器的计算机监控程序可以存放在( B )。ARAM BROM CRAM 和 ROM DCPU2. 完整的计算机系统应包括( D )。 A运算器存储器控制器 B外部设备和主机C主机和使用程序 D配套的硬件设
16、备和软件系统3. 在机器数( BC )中,零的表示形式是唯一的。A原码 B补码 C移码 D反码4. 在定点二进制运算器中,减法运算一般通过( D )来实现。A原码运算的二进制减法器 B补码运算的二进制减法器C原码运算的十进制加法器 D补码运算的二进制加法器5. 某寄存器中的值有时是地址,因此只有计算机的( C )才能识别它。A 译码器 B 判断程序 C 指令 D 时序信号6. 下列数中最小的数为( C )。A(101001) 2 B(52) 8 C(101001) BCD D(233) 167. 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是( C )。A阶符与数符相同为规格化数B阶
17、符与数符相异为规格化数C数符与尾数小数点后第一位数字相异为规格化数D数符与尾数小数点后第一位数字相同为规格化数8. 补码加减法是指( C )。A操作数用补码表示,两数尾数相加减,符号位单独处理,减法用加法代替B操作数用补码表示,符号位与尾数一起参与运算,结果的符号与加减相同C操作数用补码表示,连同符号位直接相加减,减某数用加某数的补码代替,结果的符号在运算中形成D操作数用补码表示,由数符决定两尾数的操作,符号位单独处理9. 运算器虽然由许多部件组成,但核心部件是( B )。A数据总线 B算术逻辑运算单元C多路开关 D累加寄存器10. 指令系统中采用不同寻址方式的目的主要是( B )。A实现存储
18、程序和程序控制B缩短指令长度,扩大寻址空间,提高编程灵活性C可以直接访问外存D提供扩展操作码的可能并降低指令译码难度11. 指令的寻址方式有顺序和跳转两种方式,采用跳转寻址方式,可以实现( D )。A 堆栈寻址 B 程序的条件转移C 程序的无条件转移 D 程序的条件转移或无条件转移12. 微程序控制器中,机器指令与微指令的关系是( B )。A每一条机器指令由一条微指令来执行B每一条机器指令由一段由微指令编程的微程序来解释执行C一段机器指令组成的程序可由一条微指令来执行D一条微指令由若干个机器指令组成13. 用以指定将要执行的指令所在地址的是( B )。A 指令寄存器 B程序计数器 C数据寄存器
19、 D累加器14. 常用的虚拟存储系统由( B )两级存储器组成,其中辅存是大容量的磁表面存储器。Acache-主存 B主存-辅存 Ccache-辅存 D通用寄存器-cache15. RISC 访内指令中,操作数的物理位置一般安排在( D )。A栈顶和次栈顶 B两个主存单元C一个主存单元和一个通用寄存器 D两个通用寄存器16. CPU 中跟踪指令后继地址的寄存器是( C )。A地址寄存器 B指令计数器 C程序计数器 D指令寄存器17. 单级中断系统中,CPU 一旦响应中断,立即关闭( C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。A中断允许 B中断请求 C中断屏蔽
20、DDMA 请求18. 下面操作中应该由特权指令完成的是( B )。A设置定时器的初值 B从用户模式切换到管理员模式C开定时器中断 D关中断19. 主存贮器和 CPU 之间增加 cache 的目的是( A )。A解决 CPU 和主存之间的速度匹配问题B扩大主存贮器容量C扩大 CPU 中通用寄存器的数量D既扩大主存贮器容量,又扩大 CPU 中通用寄存器的数量20. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用( C )。A堆栈寻址方式 B立即寻址方式 C隐含寻址方式 D间接寻址方式21. 为了便于实现多级中断,保存现场信息最有效的办法是采用( B )。A通用寄存
21、器 B堆栈 C存储器 D外存22. 某 DRAM 芯片,其存储容量为 512K8 位,该芯片的地址线和数据线的数目是( D )。A8,512 B512,8 C18,8 D19,8解析:内存的地址线跟内存的容量有关,类似于有 1 万个人有电话,电话号码就至少得 5 位一样,只不过区别是电脑内部用二进制而不是十进制。内存的容量有多少,是用多少个二进制数表示,那么地址线的条数就是多少个,比如容量是 4 位的,用两个 2 进制数表述,那么地址线就是 2 条,8 位的,用三个 2 进制数表示,地址线就应该是 3 条,这样推下来,内容容量是能用多少个二进制数表示,相当于1 个二进制数的 2 的多少次,那么
22、地址条数就是多少。512k 应该指的是 512KB,相当于 4Mb(按照 1 比8 换算),需要用 22 位二进制数表示,相当于 2 的 22 次,所以用 22 条地址线。数据线指一次传输的数据的宽度,8 位的宽度应该用 8 根数据线。23. 定点运算器用来进行( B )。A十进制加法运算 B定点数运算C浮点数运算 D既进行定点数运算也进行浮点数运算24. 直接间接立即 3 种寻址方式指令的执行速度,由快至慢的排序是( C )。A直接立即间接 B直接间接立即C立即直接间接 D立即间接直接25. 寄存器间接寻址方式中,操作数处在( B )。A通用寄存器 B主存单元C程序计数器 D堆栈26. 微指
23、令执行的顺序控制问题,实际上是如何确定下一条微指令的地址问题。通常采用的一种方法是断定方式,其基本思想是( C )。A用程序计数器 PC 来产生后继微指令地址B用微程序计数器 PC 来产生后继微指令地址C通过微指令顺序控制地段由设计者指定或者由设计者指定的判断字段控制产生后继微指令地址D通过指令中指定一个专门字段来控制产生后继微指令地址27. 两补码相加,采用 1 位符号位,当( D )时,表示结果溢出。A. 符号位有进位 B. 符号位进位和最高数位进位异或结果为 0C. 符号位为 1 D. 符号位进位和最高数位进位异或结果为 128. 某单片机字长 32 位,其存储容量为 4MB。若按字编址
24、,它的寻址范围是( A )。A1M B4MB C4M D1MB解析问题:1某计算机字长为 32 位,其存储容量为 16MB,若按双字编址,它的寻址范围是多少2某机字长为 32 位,存储容量为 64MB,若按字节编址.它的寻址范围是多少?解答:我的方法是全部换算成 1 位 2 进制的基本单元来算。先计算总容量,如第一题中是 16mb 中,一 B 为 8 位,也就是 8 个一位基本单元组成,16M=224 位=224 个一位基本单元。所以总的基本单元是 224*8。一个字长是 n 位,就是说一个字是由 n 个一位基本单元组成。按照字来编址就是说由一个字所包含的一位基本单元的个数作为一个地址单元,它
25、对应一个地址。同理,双字编址就是两个字所包含的的基本单元数作为一个地址单元。由于一个字节(1B)永远是 8 位,所以按字节编址永远是 8 个一位基本单元作为一个地址单元。寻址范围就是说总共有多少个这样的地址。第一题中一个字长是 32 位,对于按字编址来说一个地址单元有 32 个基本单元,按双字编址则是一个地址单元有 64 个,按字节是 8 个,总容量是 224*8 个。所以按字编址的地址数是 224*8/32个,按双字是 224*8/64 个,按字节是 224*8/8 个。因此,第一题答案是 221=2M。同理,第二题答案是 226*8/8=226=64M。29. 某 SRAM 芯片,其容量为
26、 1M8 位,除电源和接地端外,控制端有 E 和 R/W#,该芯片的管脚引出线数目是( D )。A20 B28 C30 D32这个题目其实就是要计算地址总线和数据总线的引脚数。既然是 8 位宽带,那数据线引脚就要 8 个,1M 个存储单元需要 20 根地址线,因为 2 的 20 次方等于 1M,所以这个芯片的引脚数目至少为 1+1+1+1+8+20=32(电源+地+E+R/W+数据线+地址线)30. 存储单元是指( B )。A存放 1 个二进制信息位的存储元 B存放 1 个机器字的所有存储元集合C存放 1 个字节的所有存储元集合 D存放 2 个字节的所有存储元集合31. 指令周期是指( C )
27、。ACPU 从主存取出一条指令的时间BCPU 执行一条指令的时间CCPU 从主存取出一条指令加上执行一条指令的时间D时钟周期时间32. 中断向量地址是( C )。A子程序入口地址 B中断服务程序入口地址C中断服务程序入口地址指示器 D例行程序入口地址33. 从信息流的传输速度来看,( A )系统工作效率最低。A单总线 B双总线 C三总线 D多总线34. 同步控制是( C )。A只适用于 CPU 控制的方式 B只适用于外围设备控制的方式C由统一时序信号控制的方式 D所有指令执行时间都相同的方式35. 采用 DMA 方式传送数据时,每传送一个数据,就要占用一个( C )的时间。A指令周期 B机器周
28、期 C存储周期 D总线周期36. 计算机硬件能直接执行的是( C )。A符号语言 B汇编语言 C机器语言 D机器语言和汇编语言37. 运算器的核心部件是( C )。A数据总线 B数据选择器 C算术逻辑运算部件 D累加寄存器38. 对于存储器主要作用,下面说法是正确( C )。A存放程序 B存放数据 C存放程序和数据 D存放微程序39. 至今为止,计算机中所含所有信息仍以二进制方式表示,其原因是( C )。A节约元件 B运算速度快 C物理器件性能决定 D信息处理方便40. CPU 中有若干寄存器,其中存放存储器中数据的寄存器是( A )。A地址寄存器 B程序计数器 C数据寄存器 D指令寄存器41
29、. CPU 中有若干寄存器,其中存放机器指令的寄存器是( D )。A地址寄存器 B程序计数器 C指令寄存器 D数据寄存器42. CPU 中有若干寄存器,存放 CPU 将要执行的下一条指令地址的寄存器是( C )。A地址寄存器 B数据寄存器 C程序计数器 D指令寄存器43. CPU 中程序状态寄存器中的各个状态标志位是依据( C )来置位的。ACPU 已执行的指令 BCPU 将要执行的指令C算术逻辑部件上次的运算结果 D累加器中的数据44. 为协调计算机各部件的工作,需要( B )来提供统一的时钟。A总线缓冲器 B时钟发生器 C总线控制器 D操作命令发生器45. 能发现两位错误并能纠正一位错的编
30、码是( A )。A海明码 BCRC 码 C偶校验码 D奇校验码46. 下列存储器中,速度最慢的是( C )。A半导体存储器 B光盘存储器 C磁带存储器 D硬盘存储器47. 下列部件设备中,存取速度最快的是( B )。A光盘存储器 BCPU 的寄存器 C软盘存储器 D硬盘存储器48. 某一 SRAM 芯片,容量为 16K1 位,则其地址线条数下面哪项正确( C )。A18 根 B16K 根 C14 根 D22 根49. 计算机的存储器采用分级存储体系的目的是( D )。A便于读写数据 B减小机箱的体积C便于系统升级 D解决存储容量价格与存取速度间的矛盾50. 在 Cache 的地址映射中,若主存
31、中的任意一块均可映射到 Cache 内的任意一快的位置上,下面哪项符合这种特点( B )。A直接映射 B全相联映射 C组相联映射 D混合映射51. 指令系统中采用不同寻址方式的目的主要是( B )。A. 实现程序控制和快速查找存储器地址B. 缩短指令长度,扩大寻址空间,提高编程灵活性C. 可以直接访问主存和外存D. 降低指令译码难度52. CPU 组成中不包括( D )。A指令寄存器 B地址寄存器 C指令译码器 D地址译码器53. 程序计数器 PC 在下面( C )部件中。A运算器 B存储器 C控制器 DI/O 接口54. CPU 内通用寄存器的位数取决于( B )。A存储器容量 B机器字长
32、C指令的长度 DCPU 的管脚数55. 以硬件逻辑电路方式构成的控制器又称为( B )。A存储逻辑型控制器 B组合逻辑型控制器 C微程序控制器 D运算器56. 直接转移指令的功能是将指令中的地址代码送入( C )部件中。A累加器 B地址寄存器 CPC 寄存器 D存储器57. 状态寄存器用来存放( B )。A算术运算结果 B算术逻辑运算及测试指令的结果状态C运算类型 D逻辑运算结果58. 微程序放在( D )。A指令寄存器 BRAM C内存 D控制存储器 59. 主机,外设不能并行工作的方式是( B )。A中断方式 B程序查询方式 C通道方式 DDMA 方式60. 禁止中断的功能可由( D )来
33、完成。A中断触发器 B中断禁止触发器C中断屏蔽触发器 D中断允许触发器61. 在微机系统中,主机与高速硬盘进行数据交换一般用( C )。A程序中断控制 B程序直接控制 CDMA 方式 D通道方式62. DMA 方式数据的传送是以( C )为单位进行的。A字节 B字 C数据块 D位63. DMA 方式在( A )之间建立的直接数据通路。A主存与外设 BCPU 与外设 C外设与外设 DCPU 与主存64. 冯诺依曼机工作方式的基本特点是( B )。A多指令流单数据流 B按地址访问并顺序执行指令C堆栈操作 D存储器按内部选择地址65. 针对 8 位二进制数,下列说法中正确的是( B )。A127 的
34、补码为 10000000 B127 的反码等于 0 的移码C1 的移码等于127 的反码 D0 的补码等于1 的反码66. 计算机系统中采用补码运算的目的是为了( C )。A与手工运算方式保持一致 B提高运算速度C简化计算机的设计 D提高运算的精度67. 长度相同但格式不同的 2 种浮点数,假设前者阶码长尾数短,后者阶码短尾数长,其他规定均相同,则它们可表示的数的范围和精度为( B )。A两者可表示的数的范围和精度相同B前者可表示的数的范围大但精度低C后者可表示的数的范围大且精度高D前者可表示的数的范围大且精度高68. 在浮点数原码运算时,判定结果为规格化数的条件是( D )。A阶的符号位与尾
35、数的符号位不同 B尾数的符号位与最高数值位相同C尾数的符号位与最高数值位不同 D尾数的最高数值位为 169. 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是( C )。A阶符与数符相同B阶符与数符相异C数符与尾数小数点后第 1 位数字相异D数符与尾数小数点后第 1 位数字相同70. 在定点运算器中,无论采用双符号位还是单符号位,必须有( C ),它一般用()来实现。A译码电路,与非门 B编码电路,或非门C溢出判断电路,异或门 D移位电路,与或非门71. 存储周期是指( C )。A存储器的读出时间 B存储器的写入时间C存储器进行连续读和写操作所允许的最短时间间隔D存储器进行连续写操作所
36、允许的最短时间间隔72. 和外存储器相比,内存储器的特点是( C )。A容量大,速度快,成本低 B容量大,速度慢,成本高C容量小,速度快,成本高 D容量小,速度快,成本低73. 某计算机字长 16 位,它的存储容量 64KB,若按字编址,那么它的寻址范围是( B )。A064K B032K C064KB D032KB74. 某 SRAM 芯片,其存储容量为 64K16 位,该芯片的地址线和数据线数目为( D )。A64,16 B16,64 C64,8 D16,1675. 某 DRAM 芯片,其存储容量为 512K8 位,该芯片的地址线和数据线数目为( D )。A8,512 B512,8 C18
37、,8 D19,876. 某机字长 32 位,存储容量 1MB,若按字编址,它的寻址范围是( C )。A01M B0512KB C0256K D0256KB77. 某计算机字长 32 位,其存储容量为 4MB,若按字编址,它的寻址范围是( A )。A01M B04MB C04M D01MB78. 某计算机字长 32 位,其存储容量为 4MB,若按半字编址,它的寻址范围是( C )。A04MB B02MB C02M D01MB79. 某计算机字长为为 32 位,其存储容量为 16MB,若按双字编址,它的寻址范围是( B )。A016MB B08M C08MB D016MB80. 某 SRAM 芯片
38、,其容量为 5128 位,加上电源端和接地端,该芯片引出线的最小数目应为( D )。A23 B25 C50 D1981. 在虚拟存储器中,当程序在执行时,( D )完成地址映射。A程序员 B编译器 C装入程序 D操作系统82. 虚拟段页式存储管理方案的特点为( D )。A空间浪费大存储共享不易存储保护容易不能动态连接B空间浪费小存储共享容易存储保护不易不能动态连接C空间浪费大存储共享不易存储保护容易能动态连接D空间浪费小存储共享容易存储保护容易能动态连接83. 在 cache 的地址映射中,若主存中的任意一块均可映射到 cache 内的任意一块的位置上,则这种方法称为( A )。A全相联映射
39、B直接映射 C组相联映射 D混合映射84. 对某个寄存器中操作数的寻址方式称为( C )寻址。A直接 B间接 C寄存器 D寄存器间接85. 变址寻址方式中,操作数的有效地址等于( C )。A基值寄存器内容加上形式地址(位移量)B堆栈指示器内容加上形式地址C变址寄存器内容加上形式地址D程序计数器内容加上形式地址86. 堆栈寻址方式中,设 A 为累加器,SP 为堆栈指示器,Msp 为 SP 指示的栈顶单元,如果进栈操作的动作是:(A)Msp,(SP)1SP,那么出栈操作的动作应为( B )。A(Msp)A,(SP)+1SP B(SP)+1SP,(Msp)AC(SP)1SP,(Msp)A D(Msp
40、)A,(SP)1SP87. 运算型指令的寻址与转移性指令的寻址不同点在于( A )。A前者取操作数,后者决定程序转移地址B后者取操作数,前者决定程序转移地址C前者是短指令,后者是长指令D前者是长指令,后者是短指令88. 中央处理器是指( C )。A运算器 B控制器 C运算器和控制器 D运算器,控制器和主存储器89. 在 CPU 中跟踪指令后继地址的寄存器是( B )。A主存地址寄存器 B程序计数器C指令寄存器 D状态条件寄存器90. 指令周期是指( C )。ACPU 从主存取出一条指令的时间 BCPU 执行一条指令的时间CCPU 从主存取出一条指令加上执行这条指令的时间D时钟周期时间91. 下
41、面描述的 RISC 机器基本概念中正确的句子是( B )。ARISC 机器不一定是流水 CPU BRISC 机器一定是流水 CPUCRISC 机器有复杂的指令系统 DCPU 配备很少的通用寄存器92. 计算机操作的最小时间单位是( A )。A时钟周期 B指令周期 CCPU 周期 D微指令周期 93. 计算机系统的输入输出接口是( B )之间的交接界面。ACPU 与存储器 B主机与外围设备C存储器与外围设备 DCPU 与系统总线94. 计算机的外围设备是指( D )。A输入/输出设备 B外存设备C远程通信设备 D除了 CPU 和内存以外的其它设备95. 显示器的主要参数之一是分辨率,其含义为(
42、B )。A显示屏幕的水平和垂直扫描频率 B显示屏幕上光栅的列数和行数C可显示不同颜色的总数 D同一幅画面允许显示不同颜色的最大数目96. 中断发生时,由硬件保护片更新程序计数器 PC,而不是由软件完成,主要是为了( A )。A能进入中断处理程序并能正确返回原程序B节省内存C提高处理机的速度 D使中断处理程序易于编制,不易出错97. 中断向量地址是( B )。A子程序入口地址 B中断源服务程序入口地址C中断服务程序入口地址 D中断返回地址98. 在 I/O 设备数据通道时钟和软件这四项中,可能成为中断源的是( D )。AI/O 设备 BI/O 设备和数据通道CI/O 设备数据通道和时钟 DI/O
43、 设备数据通道时钟和软件99. 中断允许触发器用来( D )。A表示外设是否提出了中断请求 BCPU 是否响应了中断请求CCPU 是否正在进行中断处理 D开放或关闭可屏蔽硬中断100. 硬中断服务程序结束返回断点时,程序末尾要安排一条指令 IRET,它的作用是( B )。A构成中断结束命令 B恢复断点信息并返回C转移到 IRET 的下一条指令 D返回到断点处101. 在采用 DMA 方式高速传输数据时,数据传送是( B )。A在总线控制器发出的控制信号控制下完成的B在 DMA 控制器本身发出的控制信号控制下完成的C由 CPU 执行的程序完成的D由 CPU 响应硬中断处理完成的102. 周期挪用方式常用于( A )方式的/输入输出中。ADMA B中断 C程序传送 D通道103. 如果有多个中断同时发生,系统将根据中断优先级最高的中断请求。若要调整中断事件的响应次序,可以利用( D )。A中断嵌套 B中断向量 C中断响应 D中断屏蔽104. 通道对 CPU 的请求形式是( B )。A自陷 B中断 C通道命令 D跳转指令105. CPU 对通道的请求形式是( D )。A自陷 B中断 C通道命令 DI/O 指令