1、40110-十进制加减计数器/锁存/七段简要说明: 40110 为十进制可逆计数器/锁存器 /译码器/驱动器,具有加减计数,计数器状态锁存,七段显示译码输出等功能。 40110 有 2 个计数时钟输入端 CPU 和 CPD 分别用作加计数时钟输入和减计数时钟输入。由于电路内部有一个时钟信号预处理逻辑,因此当一个时钟输入端计数工作时,另一个时钟输入端可以是任意状态。 40110 的进位输出 CO 和借位输出 BO 一般为高电平,当计数器从 09 时,BO 输出负脉冲;从 90 时 CO 输出负脉冲。在多片级联时,只需要将 CO 和 BO分别接至下级 40110 的 CPU 和 CPD 端,就可组
2、成多位计数器。 引出端符号: BO 借位输出端 CO 进位输出端 CPD 减计数器时钟输入端CPU 加计数器时钟输入端 CR 清除端 /CT 计数允许端 /LE 锁存器预置端 VDD 正电源 Vss 地 Ya6g 锁存译码输出端 推荐工作条件: 电源电压范围3V 18V 输入电压范围0V VDD 工作温度范围 M 类55125 E 类.4085极限值: 电源电压.0.5V18V 输入电压0.5VVDD+0.5V 输入电流.10mA 储存稳定65150 引出端排列:Ya 1Yb 15Yc 14Yd 13Ye 12Yf 3Yg 2CO10BO11CR5/CT4/LE6VSS8CPu9CPd7 VD
3、D 16U1CD40110Ya 1Yb 15Yc 14Yd 13Ye 12Yf 3Yg 2CO10BO11CR5/CT4/LE6VSS8CPu9CPd7 VDD 16U2CD40110Ya 1Yb 15Yc 14Yd 13Ye 12Yf 3Yg 2CO10BO11CR5/CT4/LE6VSS8CPu9CPd7 VDD 16U3CD40110Ya 1Yb 15Yc 14Yd 13Ye 12Yf 3Yg 2CO10BO11CR5/CT4/LE6VSS8CPu9CPd7 VDD 16U4CD4011012345611128 U574LS3012345611128 U674LS3012U7A74LS0
4、434U7B74LS04C110uFSW位位R11KVCCVCCVCCVCCVCCR31KR41KR51KR61KR71KR81KR91KR101KR111KR121KR131KR141KR151KR161KR171KR181KR191KR201KR211KR221KR231KR241KR251KR261KR271KR281KR291KR301Ka7b6c4d2e1f9g10dt5com 3com 8LED1位a7b6c4d2e1f9g10dt5com 3com 8LED2位位a7b6c4d2e1f9g10dt5com 3com 8LED3位a7b6c4d2e1f9g10dt5com 3com 8LED4位位1HzVCC=+5V60位位D1N4148时钟电路本设计主要基于 CD40110,设计的秒、分时钟电路CD40110 内部集成了计数、译码、锁存器的功能,因此可以省去一些译码芯片,内部有加法器与减法器两种功能,都是十进制的图中的 1Hz 的信号,可经过 555 多谐振荡产生,也可以通过晶振 32768 经过分频得到,也可以通过把市电经过 50 分频得到还可以加入时间调整,报时模块