收藏 分享(赏)

射频板PCB工艺设计规范.doc

上传人:精品资料 文档编号:11069014 上传时间:2020-02-06 格式:DOC 页数:43 大小:1.60MB
下载 相关 举报
射频板PCB工艺设计规范.doc_第1页
第1页 / 共43页
射频板PCB工艺设计规范.doc_第2页
第2页 / 共43页
射频板PCB工艺设计规范.doc_第3页
第3页 / 共43页
射频板PCB工艺设计规范.doc_第4页
第4页 / 共43页
射频板PCB工艺设计规范.doc_第5页
第5页 / 共43页
点击查看更多>>
资源描述

1、印制电路板设计规范工艺性要求(仅适用射频板)I目 次前言 II1 范围 12 规范性引用文件 13 术语和定义 14 印制板基板 35 PCB设计基本工艺要求 56 拼板设计 67 射频元器件的选用原则 78 射频板布局设计 79 射频板布线设计 910 射频 PCB设计的 EMC .1411 射频板 ESD工艺 .1812 表面贴装元件的焊盘设计 .1913 射频板阻焊层设计 .19附录 A .21附录 B .23附录 C .24附录 D .27附录 E .31附录 F .32附录 G .33附录 H .39前 言11 范围本标准规定了射频电路板设计应遵守的基本工艺要求。本标准适用于射频电路

2、板的 PCB设计。2 规范性引用文件IPC-SM-782 Surface Mount Design and Land Pattern StandardIPC 2252-2002 Design Guide for RF-Microwave Circuit Boards3 术语和定义 下列术语和定义适用于本标准。3.1 微波 Microwaves微波是电磁波按频谱划分的定义,是指波长从1m至0.1mm范围内的电磁波, 其相应的频率从0.3GHz至3000GHz。这段电磁频谱包括分米波(频率从0.3GHz至3GHz)厘米波(频率从3GHz至30GHz)毫米波(频率从30GHz至300GHz)和亚毫米

3、波(频率从300GHz至3000GHz,有些文献中微波定义不含此段)四个波段(含上限,不含下限) 。具有似光性、似声性、穿透性、非电离性、信息性五大特点。3.2 射频 RF(Radio Frequency)射频是电磁波按应用划分的定义,专指具有一定波长可用于无线电通信的电磁波。频率范围定义比较混乱,资料中有30MHz至3GHz, 也有300MHz至40GHz,与微波有重叠;另有一种按频谱划分的定义, 是指波长从1兆m至1m范围内的电磁波, 其相应的频率从30Hz至300MHz;射频(RF)与微波的频率界限比较模糊,并且随着器件技术和设计方法的进步还有所变化。3.3 射频 PCB及其特点 考虑P

4、CB设计的特殊性,主要考虑PCB上传输线的电路模型。由于传输线采用集总参数电路模型和分布参数电路模型的分界线可认为是l/0.05.(其中,l是几何长度; 是工作波长).在本规范中定义射频链路指传输线结构采用分布参数模型的模拟信号电路。PCB线长很少超过50cm,故最低考虑30MHz频率的模拟信号即可;由于超过3G通常认为是纯微波,可以考虑倒此为止;考虑生产工艺元件间距可达0.5mm,最高频率也可考虑定在30GHz,感觉意义不大。综上所述,可以考虑射频PCB可以定义为具有频率在30MHz至6GHz范围模拟信号的PCB,但具体采用集总还是分布参数模型可根据公式确定。由于基片的介电常数比较高,电磁波

5、的传播速度比较慢,因此,比在空气中传播的波长要短,根据微波原理,微带线对介质基片的要求:介质损耗小,在所需频率和温度范围内,介电常数应恒定不变,热传导率和表面光洁度要高,和导体要有良好的沾附性等。对构成导体条带的金属材料要求:导电率高电阻温度系数小,对基片要有良好的沾附性,易于焊接等。印制电路板设计规范工艺性要求(仅适用射频板)23.4 阻抗 impedance规范中特指传输线的特征阻抗,定义为传输线电压和电流决定的传输线的分布参数阻抗。通常用 Z0表示。表达式为: 10CjGLRZ在交流电路中电流所遇到的所有阻抗的度量单位。电路中某点电流与其电动势之比;阻抗通常表示为 z=r+ jx,这里

6、r 是欧姆电阻抗, x 是电抗,可以是感抗或容抗;j 是1 的平方根。3.5 微带线 Microstrip一种传输线类型。由平行而不相交的带状导体和接地平面构成。微带线的结构如图1所示它是由导体条带(在基片的一边)和接地板(在基片的另一边)所构成的传输线。微带线是由介质基片,接地平板和导体条带三部分组成。在微带线中,电磁能量主要是集中在介质基片中传播的如图2所示。图1 图23.6 趋肤效应 趋肤效应-又叫集肤效应,当高频电流通过导体时,电流将集中在导体表面流通,这种现象叫趋肤效应。在高频下,电流仅在导体表面的一个薄层内传输。3.7 耗散因数(介质损耗角) Dissipation factor

7、损耗电流与充电电流的比值。耗散因数或损耗角正切,tan,表示为 ”/ ,和 ”为介电常数真实和虚幻的部分(见介电常数) ,损耗角正切是一个参数,用来示意绝缘体或电介质在 AC信号中吸收部分能量的趋向。3.8 介电常数 Permittivity自由空间与电介质内电磁传播波长的均方根之比;一般而言,材料的介电常数e,由实部和虚部构成;e 的实部和虚部定义为 e 和 e。3.9 屏蔽罩 EMI shielding屏蔽罩是无线设备中普遍采用的屏蔽措施。其工作原理如下:当在电磁发射源和需要保护的电路之间插入一高导电性金属时,该金属会反射和吸收部分辐射电场,反射与吸收的量取决于多种不同的因素,这些因素包括

8、辐射的频率,波长,金属本身的导电率和渗透性,以及该金属与发射源的距离。屏蔽的具体过程如下图 3所示:3入射波反射波屏蔽层次级反射波次级入射波穿透能量图 34 印制板基板4.1 射频板材的选用原则4.1.1 微波频段 PCB板不仅是电路的支撑体,还是微波电磁场的传输媒体。所以,射频电路 PCB最好选择高频、微波板材。4.1.2 射频电路 PCB上的印制线除了一般的原则-考虑电流大小外,还必须考虑印制线的特性阻抗,严格进行阻抗匹配,在 PCB制作时必须考虑印制线的阻抗控制。印制线的特性阻抗与 PCB的材料特性及物理参数相关,所以 PCB设计人员必须清楚 PCB板材的性能。4.1.3 射频电路板一般

9、都具有高频高性能的特点,通常选择介电常数精度高、特性稳定性且损耗小的基材。此外,基材必须符合可生产加工,如高温回流焊接等。目前我司常用的射频基材为 FR4,TACONIC和 ROGERS公司的系列板材。详见附录 A.4.1.4 FR4(阻燃型覆铜箔环氧玻璃布层压板),介电常数在 1GHz频率下测试为Er=4.30.2,玻璃化温度 Tg=135。普通板材使用的板料有以下两种:普通板料,成本低,工艺成熟;UV 板料,俗称黄料板,有 UV-BLOCKING阻挡紫外线的功能,主要用于 PCB板的外层。性能稍优于普通板料。4.1.5 TACONIC公司品牌好,规格齐全,价格相对 FR4高些。4.1.6

10、ROGERS公司的材料介电常数精度高,温度稳定性好,损耗小,常用于大功率电路,并且 PCB制造、加工工艺与 FR4相同,加工成本低,但铜箔的附着力小。4.1.7 常用高频板基材及其性能如表 1所示。4表 1 常用高频板基材及其性能4.2 PCB厚度4.2.1 PCB厚度,指的是其标称厚度(即绝缘层加完成铜箔的厚度) 。4.2.2 射频印制电路板 PCB厚度通常采用 0.2mm的整数倍,如 0.8mm, 1.0mm, 1.6mm等,有时也用英寸表示印制电路板板材厚度。具体厚度应该按照阻抗控制计算出的结果为准。4.3 铜箔厚度 PCB铜箔厚度指成品厚度,图纸上应该明确标注为成品厚度(Finishe

11、d Conductor Thickness) 。射频板要求铜箔均匀且薄。均匀的铜箔其电阻温度系数均匀,且使信号传输损失更小,详见附录 B。材料种类 NELCO N4000-13普通 FR4 ROGERS RO4350 GETEK ML-200D TACONIC TLC32组成及特点玻璃纤维+ 改性环氧树脂 高 Tg材料环氧树脂加玻璃纤维布层压板。陶瓷颗粒填充材料+ PPO 树脂低 Dk,Df 材料玻璃纤维+ 热固性环氧树脂+ PPO树脂 低 Dk,Df 材料玻璃纤维+ 聚四氟乙烯低 Dk,Df 材料电性能 =3.7(1GHz)tan=0.009=4.3(1GHz) =3.48(10GHz)ta

12、n=0.004=3.7(1GHz)tan=0.0092=3.2(10GHz)tan=0.003玻璃化温度(Tg)Tg= 210 C (DSC)135C(普通) 175C(高 TG) (DSC)Tg280 C (TMA)Tg=180 C Tg=210 C 可加工性 (类比FR4)层压时对压机的升温控制要求较高可加工性好,各项指标均能符合加工要求。TG 值稍低。可加工性差,对切削工具磨损大,铜箔的抗剥能力差层压时对压机的升温控制要求较高,对切削工具有一定的磨损,铜箔的抗剥能力差可加工性差,材料软,不适合单独做厚板主要 用途手机,服务器,天线,网络计算机,适于高速信号传输手机,工作基站,天线,计算机

13、,适于高速信号传输手机,工作基站,天线,雷达,微波,适于高速信号传输手机,工作基站,天线,雷达,微波,适于高速信号传输天线,雷达,微波,适于高速信号传输材料生产商NELCO 多家 ROGERS GE TACONIC价格(FR4 X倍数)3-4 1 10 6-7 10设计要求树脂含量稳定,介电常数变化小, 对介质层调整地范围宽型号、厚度种类最多,能符合各种基本要求,但DK值较大,设计时受到限制。树脂含量稳定,介电常数变化小,对介质层调整地范围宽树脂含量稳定,介电常数变化小,但半固化片只有 0。1mm 规格,对介质层调整地范围窄多层板设计时使用的半固化片的介电常数,按混压方式计算出实际的介电常数和

14、阻抗值54.4 PCB制造技术要求4.4.1 PCB制造技术要求一般标注在钻孔图上,主要有以下项目(根据需要取舍):a) 基板材质、厚度及公差;b) 铜箔厚度:注:铜箔厚度的选择主要取决于导体的载流量和允许的工作温度,射频板需严格控制铜箔厚度的制造精度。c)焊盘表面处理注:一般有以下几种:1)一般采用喷锡铅合金 HASL工艺,锡层表面应该平整无露铜。只要确保 6个月内可焊性良好就可以。为获得更好的趋肤效应,可对射频板选择化学镀金工艺或 OSP 工艺。同时有助于减少环境污染。2)如果 PCB上有细间距器件(如 0.5mm间距的 BGA),或板厚0.8mm,可以考虑化学(无电)镍金(Ep.Ni2.

15、Au0.05) 。还有一种有机涂覆工艺(Organic Solderability Preservative 简称OSP),由于还存在可焊期短、发粘和不耐焊等问题,暂时不宜选用。3)对板上有裸芯片(需要热压焊或超声焊,俗称 Bonding)或有按键(如手机板)的板,就一定要采用化学镀镍、金工艺(Et.Ni5.Au0.1) 。有的厂家也采用整板镀金工艺(Ep.Ni5.Au0.05)处理。前者表面更平整,镀层厚度更均匀、更耐焊,而后者便宜、亮度好。从成本上讲,化学镀镍、金工艺(Et.Ni5.Au0.1)比喷锡贵,而整板镀金工艺则比喷锡便宜4)对印制插头,一般镀硬金,即纯度为 99.5%-99.7%

16、含镍、钴的金合金。一般厚度为0.50.7m,标注为: Ep.Ni5.Au0.5。镀层厚度根据插拔次数确定,一般 0.5m 厚度可经受 500次插拔,1m 厚度可经受 1000次插拔。d)阻焊层推荐射频 PCB板的阻焊厚度范围为 0.5mil-1.0mil。e)丝印字符1)要求对一般涂敷绿色阻焊剂的板,采用白色永久性绝缘油墨;对全板喷锡板,建议采用黄色永久性绝缘油墨,以便看清字符;对于 RO4350板材,无阻焊情况下,字符建议采用绿色或红色永久性绝缘油墨。优先选用反差较大的颜色。2)射频单板上的位号丝印尽量不要放置在锡面或基材上,以防止 PCB加工过程中脱落。如因微带线上位号丝印不可避免需放置在

17、锡面或基材上,建议在位号丝印区加阻焊进行控制。f)成品板翘曲度注:请参照公司质量部门所提供的标准。g)成品板厚度公差注:按行业或业界标准 板厚3W。如图 13所示。设计上优选圆角。9.2.3 微带线布线9.2.3.1 PCB 顶层走射频信号,射频信号下面的平面层必须是完整的接地平面,形成微带线结构。详见附录 E。9.2.3.2 如图 14 所示。要保证微带线的结构完整性,有以下要求:a) 微带线两边的边缘离地平面边缘至少要有 3W宽度;b) 层厚 0.8mm、且在 3W范围内,不得有非接地的过孔;c) 微带线边沿电场向两侧延伸,非耦合微带线间要加地铜箔,并在地铜箔上加地过孔。d) 微带线至屏蔽

18、壁距离应保持为 2W以上。注:W 为线宽。图 14 微带线的结构完整性9.2.4 微带线耦合器主要用于检测大功率信号的强度、驻波。在要求不高且耦合度大于 20dB的情况下可用两条靠近的 PCB走线做成微带线耦合器,如图 15所示。当要求有定向性时,耦合长度 L需满足 L=/4,图 15中 W为耦合线条的宽度,原则上通常微带线阻抗为 50。12图 15 微带线耦合器 图 16 微带线功分器9.2.5 微带线功分器在要求不高的情况下,可以用 PCB走线做成微带线功分器,如图 16所示,要求阻抗满足下列要求:Z 0=50,Z 1=21/2Z0=70.0,从功率合成点 B到电阻 C点之间的走线距离 L

19、BC应满足:L BC=/4,其中电阻阻值为 100。9.2.6 /4 微带线9.2.6.1 周期正弦被间隔 /4 (即 900)处的两点,互相之间的影响最小。当 /4 微带线一端直接接地,或通过高频滤波电容(如 100PF)接地,即一端交流接地时,另一端相当于交流开路,对线长等于 /4 的信号来说具电感效应,其典型应用是小信号放大管或功率管的偏置与供电电路,如图 17 所示。详细基础内容参见附录 F。图 17 功放管偏置走线9.2.6.2 对应 PCB 设计推荐设计如下:a)功放管输出端偏置走线长度为 /4,等价于最近的高频滤波电容到信号走线或匹配铜箔的距离。b)功放管输入端偏置走线长度 /4

20、,等价于最近的高频滤波电容到信号走线或匹配铜箔的距离。c)并联的组合滤波电容应排列在一起,要注意排列次序,/4 的高阻线要直接从高频滤波电容的脚上拿出来。9.2.7 带状线布线9.2.7.1 射频信号有时要从 PCB 的中间层穿过,常见的为从第三层走,第二层和第四层必须是完整的接地平面,即偏心带状线结构。9.2.7.2 如图 18 所示,应保证带状线的结构完整须要求:a) 带状线两边的边缘离地平面边缘至少 3W宽度,且在 3W范围内,不得有过孔;b) 禁止射频信号走线跨第二层或第四层的地平面缝隙。13图 18 带状线布线9.2.8 射频信号走线两边包地铜箔要求接地铜箔到信号走线间隙=1.5W,

21、地铜箔边缘加地线孔,孔间距小于 /20,均匀排列整齐。地线铜箔边缘要光滑、平整、禁止尖锐毛刺。除特殊用途外,禁止射频信号走线上伸出多余的线头。9.2.9 渐变线一些射频器件封装较小,SMD 焊盘宽度可能小至 12mils,而射频线宽可能达 50mils,建议选用渐变线,禁止线宽突变。渐变线如图 19所示。图 19 渐变线9.2.10 布线范围 考虑到 PCB板内开孔器件的射频走线的匹配,开口槽内铜距开孔边尺寸(见图 20)最小为 10mil,否则 PCB无法加工。其他内外层线路及铜箔到板边的距离参考PCB 工艺设计规范 。图 20 射频单板开口槽内铜箔离孔边间距9.3 大面积电源区和接地区的设

22、计 9.3.1 大面积电源区和接地区的元件连接焊盘,应设计成如图 21所示形状,以免大面积铜箔传热过快,影响元件的焊接质量,或造成虚焊。14图 21 花焊盘的设计9.3.2 对于有电流要求的特殊情况允许使用阻焊膜限定的焊盘。对于射频板的特殊要求不能使用花焊盘隔热设计的必须与工艺人员充分沟通。对于隔热的其他设计要求,具体见Q/ZX 04.100.2.印制电路板设计规范工艺性要求 。9.3.3 对射频电路传输线、微带线部分,建议采用绿油桥(焊坝 solder dam)隔开大面积接地区或器件焊盘,防止可能出现的少锡等工艺缺陷。如图 22所示。图 22 射频走线上绿油桥覆盖9.3.4 功放板中部分器件

23、需要手工焊接,包括功放管焊盘、SMA 微带插座焊盘、及 2个单板之间的飞线连接处,如图 2325 所示,建议焊盘间的绿油阻焊桥适当远离焊盘位置,以防止手工焊接时不良。图 23功放管焊盘 图 24 SMA微带插座焊盘 图 25 飞线连接焊盘9.3.5 射频器件大面积接地铜箔要求涂阻焊(绿油桥) ,以防止可能出现的器件偏位、虚焊等工艺缺陷。阻焊(绿油桥)设计原则上要求大面积铜箔水平方向和垂直方向不少于一条绿油桥,绿油桥的宽度需设计为 0.1mm或以上。9.3.6 典型射频电路隔热设计如图 26所示。图 26 典型射频电路隔热设计1510 射频 PCB 设计的 EMC 10.1 层分布10.1.1

24、双面板,顶层为信号层,底面为地平面。10.1.2 四层板,顶层为信号层,第二层为地平面,第三层走电源、控制线。特殊情况下(如射频信号线要穿过屏蔽壁) ,在第三层要走一些射频信号线。每层均要求大面积敷地。10.2 接地10.2.1 大面积接地为减少地平面的阻抗,达到良好的接地效果,建议遵守以下要求:a) 射频 PCB的接地要求大面积接地;b) 在微带印制电路中,底面为接地面,必须确保光滑平整;c) 要将地的接触面镀金或镀银,导电良好,以降低地线最抗;d) 使用紧固螺钉,使其与屏蔽腔体紧密结合,紧固螺钉的间距小于 /20(依具体情况而定) 。10.2.2 分组就近接地按照电路的结构分布和电流的大小

25、将整个电路分为成相对独立的几组,各组电路就近接地形成回路,要调整各组内高频滤波电容方向,缩小电源回路。注意接地线要短而直,禁止交叉重叠,减少公共地阻抗所产生的干扰。10.2.3 射频器件的接地表面贴射频器件和滤波电容需要接地时,为减少器件接地电感,要求:a) 至少要有 2根线接铺地铜箔;b) 用至少 2个金属化过孔在器件管脚旁就近接地。c) 增大过孔孔径和并联若干过孔。d) 有些元件的底部是接地的金属壳,要在元件的投影区内加一些接地孔,表面层不得布线。10.2.4 微带电路的接地微带印制电路的终端单一接地孔直径必须大于微带线宽,或采用终端大量成排密布小孔的方式接地。10.2.5 接地工艺性要求

26、a) 在工艺允许的前提下,可缩短焊盘与过孔之间的距离;b) 在工艺允许的前提下,接地的大焊盘可直接盖在至少 6个接地过孔上(具体数量因焊盘大小而异) ;c) 接地线需要走一定的距离时,应缩短走线长度,禁止超过 /20,以防止天线效应导致信号辐射;d) 除特殊用途外,不得有孤立铜箔,铜箔上一定要加地线过孔;e) 禁止地线铜箔上伸出终端开路的线头。地层1610.3 屏蔽10.3.1 射频信号可以在空气介质中辐射。空间距离越大,工作频率越低,输入输出端的寄生耦合就越小,隔离度则越大。PCB 典型的空间隔离度约为 50dB。10.3.2 敏感电路和强烈辐射源电路要加屏蔽,但如果设计加工有难度时(如空间

27、或成本限制等) ,可不加,但要做试验最终决定。这些电路有:a) 接收电路前端是敏感电路,信号很小,要采用屏蔽。b) 对射频单元和中频单元须加屏蔽。接收通道中频信号会对射频信号产生较大干扰,反之,发射通道的射频信号对中频信号也会造成辐射干扰。c) 振荡电路:强烈辐射源,对本振源要单独屏蔽,由于本振电平较高,对其他单元形成较大的辐射干扰。d) 功放及天馈电路:强烈辐射源,信号很强,要屏蔽。e) 数字信号处理电路:强烈辐射源,高速数字信号的陡峭的上下沿会对模拟的射频信号产生干扰。f) 级联放大电路:总增益可能会超过输出到输入端的空间隔离度,这样就满足了振荡条件之一,电路可能自激。如果腔体内的电路同频

28、增益超过 3050dB,必须在 PCB板上焊接或安装金属屏蔽板,增加隔离度。实际设计时要综合考虑频率、功率、增益情况决定是否加屏蔽板。g) 级联的滤波、开关、衰减电路:在同一个屏蔽腔内,级联滤波电路的带外衰减、级联开关电路的隔离度、级联衰减电路的衰减量必须小于 3050dB。如果超过这个值,必须在 PCB板上焊接或安装金属屏蔽板,增加隔离度。实际设计时要综合考虑频率、功率、增益情况决定是否加屏蔽板。h) 收发单元混排时应屏蔽。i) 数模混排时,对时钟线要包地铜皮隔离或屏蔽。10.4 屏蔽材料和方法10.4.1 常用的屏蔽材料均为高导电性能材料,如铜板、铜箔、铝板、铝箔。钢板或金属镀层、导电涂层

29、等。10.4.2 静电屏蔽主要用于防止静电场和恒定磁场的影响。应注意两个基本要点,即完善的屏蔽体和良好的接地性。10.4.3 电磁屏蔽主要用于防止交变磁场或交变电磁场的影响,要求屏蔽体具有良好的导电连续性,屏蔽体必须与电路接在共同的地参考平面上,要求 PCB中屏蔽地与被屏蔽电路地要尽量的接近。10.4.4 对某些敏感电路,有强烈辐射源的电路可以设计一个在 PCB上焊接的屏蔽腔,PCB 在设计时要加上“过孔屏蔽墙” ,就是在 PCB上与屏蔽腔壁紧贴的部位加上接地的过孔。要求如下: a) 有两排以上的过孔;b) 两排过孔相互错开;c) 同一排的过孔间距要小于 /20;d) 接地的 PCB铜箔与屏蔽

30、腔壁压接的部位禁止有阻焊。1710.4.5 射频信号线在顶层穿过屏蔽壁时,要在屏蔽腔相应位置开一个槽门,门高大于0.5mm,门宽要保证安装屏蔽壁后信号线与屏蔽体间的距离大于 1mm。10.5 屏蔽罩设计10.5.1 金属屏蔽腔的基本结构10.5.1.1 此类屏蔽罩被广泛使用,如图 27。材料一般为薄的铝合金,制造工艺一般采用冲压折弯或压力铸造工艺,这种屏蔽罩有较多的螺钉孔,便于螺钉固定。部分需铝合金盖子和吸波材料增强屏蔽性能。射频 PCB 需装在屏蔽腔内,要选择合适的屏蔽腔尺寸,使其最低谐振频率远高于工作频率,最好 10 倍以上,详见附录 G“金属屏蔽腔的尺寸设计” 。10.5.1.2 屏蔽腔

31、的高度一般为第一层介质厚度 1520 倍或以上,在屏蔽腔面积一定时,要提高屏蔽腔的最低谐振频率,需增加长宽比,避免正方形的腔体,如图 28。罩体螺丝孔图 27 罩体和螺丝孔 图 28 屏蔽腔10.5.2 金属屏蔽腔对 PCB布局的工艺要求10.5.2.1 屏蔽罩与 PCB 板接触的罩体设计时应考虑 PCB bottom 面的器件高度,特别是插件器件引脚伸出的高度。10.5.2.2 需考虑螺丝禁布区的大小,防止组装时损坏表层线路或器件。射频功放板由于结构尺寸的限制,其单板尺寸相对较小,故一般要求螺钉安装空间(禁布区)至少在安装孔焊盘外侧。螺钉安装空间见表 5表 5 螺钉安装空间 单位:mmM2.

32、5 M3 M4 M5 M6孔径 (D1) 3 3.5 4.5 6 7焊盘(有接地要求) (D2) 7.5 8 10 11 131810.5.2.3 金属屏蔽罩自身成本和装配成本很贵,并且外形不规则的金属屏蔽罩在制造时很难保证高精度和高平整性,又使元器件布局受到一些限制;金属屏蔽罩不利于元器件更换和故障定位。 10.5.2.4 尽可能保证屏蔽罩的完整非常重要,进入金属屏蔽罩的数字信号线应该尽可能走内层,RF 信号线可以从金属屏蔽罩底部的小缺口和地缺口处的布线层上走出去,不过缺口处周围要尽可能地多布一些地,不同层上的地可通过多个过孔连在一起。10.5.2.5 为保证装配和返修,金属屏蔽罩周围范围内

33、不能有超过其高度的器件,Chip 小器件到屏蔽罩的距离应该以上,其它器件距离要求以上,并且放置朝向最好符合方便维修方向。10.5.2.6 金属屏蔽罩内部不能有超过其高度的器件,并且器件顶部到屏蔽罩面的距离要符合安全规范要求。10.5.2.7 需考虑 SMA 微带插座与 PCB 板接触时的高度匹配,否则焊接可靠性存在影响。如图 29 所示,设计时须考虑 PCB 板厚的公差(10%) ,金属屏蔽腔的加工误差(0.05mm)。建议 SMA 微带插座与 PCB 板的高度间隙不超过 0.5mm,插座与焊盘不允许有明显偏差。图 29 SMA 微带插座与 PCB 连接10.5.2.8 由于功放板设计的特殊情

34、况,容许 2 块单板之间信号穿过屏蔽罩,并用飞线连接,如图 30。图 30 功放板板内信号用飞线连接11 射频板 ESD 工艺11.1 射频器件是指使用在射频电路上的完成射频信号处理的器件,一般采用使用浅结工艺制作,静电敏感等级高,一般为 100V300V,极容易 ESD(electro-static discharge,静电释放)损伤。11.2 射频器件由于工作频率高、频带宽、分布参数 ,决定了其特殊的制造工艺,如薄膜技术、浅 PN结、无 ESD保护 MOS工艺、GaAs 材料、微小封装等特点导致射频器件特别是SMA插座 PCB焊盘19IC对 ESD、电浪涌、机械应力等诸多破坏性因素极为敏感

35、,使其可靠性远远低于常用中低频器件,尤其是射频功率放大器还受环境温度和散热条件的高度制约,对热应力也极为敏感,这些特性要求射频物料在存储、转运、加工、调测等各个环节中有良好的防 ESD、防电浪涌(过电压或过电流冲击) 、防机械应力和热应力等工艺条件,有严格的生产调测工艺操作规范并严密实施,才能使射频器件的可靠性得到保证。详见附录 H。11.3 射频单板 ESD工艺要求如下:a) 射频敏感器件(参考相关射频资料定义)、与敏感器件连接的电容等尽量布线远离板边缘,这样可减少人体静电引入单板,导致敏感器件失效。b) 射频开发人员需在技术更改单或料单上注明较敏感器件等级(300V 以下均需要填写) ,以

36、便生产人员在操作中小心谨慎。c) 射频器件推荐使用机器贴片的 SMD器件,尽量不要使用插件,这些插件很容易导致 ESD损伤器件。d) 射频连接器信号端应尽量远离板边缘(防止组装时人体静电) ,而接地端应充分考虑指向外边缘,如图 31所示。建议在射频敏感器件附近提供明显的防静电丝印标识。图31 射频敏感器件附近的防静电丝印标识e) 在选择射频器件特别是射频 IC时,要预先考虑到生产测试时加电、断电可能对IC的电浪涌冲击。12 表面贴装元件的焊盘设计12.1 射频器件封装设计的基本原则12.1.1 射频器件按工艺的角度则可分为以下四类:挖空安装器件;底部大铜箔器件;小型器件;兼容器件。12.1.2

37、 其总体设计原则为:a) 挖空安装器件:参照挖空安装器件设计规则。b) 底部大铜箔器件: 必须将底部大铜箔用绿油隔开为几个部分。c) 小型器件: 焊盘的长度应在保证焊接的情况小,尽量短,防止器件漂移和内部短路。d) 兼容器件:相同代码不同厂家器件兼容,封装焊盘兼容以大器件为主;对于安装方向标识不同的兼容,建议同时标准引脚和安装方向,避免混淆;也可以采用单板内兼容的方式。e) 其他表面组装元器件的焊盘图形设计,参照Q/ZX 04.100.4、Q/ZX 04.100.5。2012.2 射频器件焊盘与过孔的设计要求12.2.1 射频元器件在布局时,每个波长需约 20个接地点(接地过孔) ,在大面积焊

38、盘下的过孔最大间距约为 /10,为防止过孔相互重叠等工艺问题,要求过孔间距不小于约/60,依实际射频设计而定,其典型设计图例如图 32。图 32 典型射频器件焊盘与过孔设计12.2.2 由于考虑特殊器件散热和接地问题,射频单板需在元件焊盘上打过孔,由于容易导致锡过多而渗出过孔,将导致工艺缺陷,故原则上不推荐在大面积接地焊盘上存在直接相连的过孔。除非性能所需。经实验验证, 推荐射频板上大面积焊盘无阻焊的过孔设计直径为 0.45mm的过孔(可不塞孔)。13射频板阻焊层设计13.1 阻焊层可防止焊锡膏的流动。但是,由于厚度不确定性和绝缘性能的未知性,整个板表面都覆盖阻焊材料将会导致微带设计中的电磁能

39、量的较大变化。一般采用焊坝(solder dam)来作阻焊层。Q/ZX 04.100.2 中关于阻焊层的规定适用于射频板的表层非射频信号走线区域。13.2 对于需要阻抗控制的射频信号走线则需要根据实际情况区别对待。一般建议依照如下原则进行设计:a) 对于小于 8GHz的普通射频信号走线,可以涂敷厚度 15 um以下的阻焊膜。b) 对于更高频率的电路,不建议做任何厚度的阻焊涂敷。只需要在走线上焊盘周边加上公司规定的标准阻焊条(焊坝)阻挡焊料随意流动即可。c) 对小于 8GHz频段内的微带结构滤波、匹配等需要高 Q值的电路部分,由于阻焊层会改变这部分电路的 Q值即频带特性,除非设计者设计时考虑阻焊

40、层的影响,一般不建议做任何厚度的阻焊涂敷。d) 对于大功率功放电路射频走线禁止使用任何厚度的阻焊涂敷。注:本原则仅适用于在印制板表层的射频信号走线,即采用微带线(microstrip)形式或使用接地共面波导(CPWG)形式的射频走线,不适用于内层射频信号走线。13.3 对于阻焊层的其他设计要求,具体见PCB 工艺设计规范 。21附录 A(资料性附录)射频印制电路板主要板材介绍表 A.1 TACONIC 公司型号 频率 介电常数 损耗因子 型号 频率 介电常数 损耗因子HT1.5 10GHz 2.350.05 0.0025 射频-35 1.9GHz 3.50.1 0.0025TLE-95 10G

41、Hz 2.950.05 0.0028 射频-30 1.9GHz 3.00.1 0.0014TLX-9 10GHz 2.500.04 0.0019 TLY-5 10GHz 2.200.02 0.0009TP-32 10GHz 3.200.1 0.0022 TSM-30 10GHz 3.00.05 0.0015TLT-9 1MHZ 2.500.05 0.0006 TLC-32 10GHz 3.200.05 0.03表 A.2 ROGERS 公司型号 频率 介电常数 损耗因子 型号 频率 介电常数 损耗因子RO4350 10GHz 3.480.05 0.0040 RO4003 10GHz 3.380

42、.05 0.0027RO4403 10GHz 3.170.05 0.005 RO3003 10GHz 3.000.04 0.0013RO3203 10GHz 3.020.04 0.0016 RT5880 10GHz 2.200.02 0.0009RT5870 10GHz 2.330.02 0.0012 ULT2000 10GHz 2.600.04 0.0022RT6002 10GHz 2.940.04 0.0012 TMM3 10GHz 3.270.032 0.0020RO4233 10GHz 3.330.05 0.0026 FLEX3000 10GHz 2.90.04 0.002表 A.3

43、Arlon 公司型号 频率 介电常数 损耗因子 型号 频率 介电常数 损耗因子DiClad527 10GHz 2.60 0.04 0.0022 DiClad870 10GHz 2.330.02 0.0013DiClad880 10GHz 2.20 0.02 0.0009 IsoClad 933 10GHz 2.330.04 0.0016IsoClad917 10GHz 2.200.04 0.0013 AD 250 10GHz 2.5 0.0018AD 270 10GHz 2.7 0.003 AD 300 10GHz 3.0 0.003AD 320 10GHz 3.2 0.003 AD 350

44、10GHz 3.5 0.001825N 10GHz 3.380.06 0.0025 25FR 10GHz 3.580.06 0.0035表 A.4 GETEK 公司型号 频率 介电常数 损耗因子 型号 频率 介电常数 损耗因子RF300B1080 10GHz 3.8 0.0074 RF300B2313 10GHz 3.9 0.0074RF300B7628 10GHz 4.1 0.0074 DS300B7628 10GHz 4.2 0.0074ML200H1080 10GHz 3.3 0.009 ML200K1080 10GHz 3.4 0.010ML200K2116 10GHz 3.5 0.0

45、10 RG200K1080 10GHz 3.0 0.003AD 320 10GHz 3.2 0.003 AD 350 10GHz 3.8 0.009RF300H1080 10GHz 3.3 0.006 DS300H2116 10GHz 3.4 0.00622表 A.5 Parknelco 公司型号 频率 介电常数 损耗因子 型号 频率 介电常数 损耗因子N4000-12 10GHz 3.6 0.008 N4000-12SI 10GHz 3.2 0.006N5000 10GHz 3.6 0.014 N7000-1 10GHz 3.8 0.016N7000-2HT 10GHz 3.5 0.015

46、N8000 10GHz 3.5 0.011NY9000 10GHz 2.33 0.0011 NX9000 10GHz 3.2 0.0024NH9000 10GHz 3.5 0.0030 N9000 10GHz 3.5 0.005523附录 B(资料性附录)铜箔厚度和特性阻抗B.1在射频电路中由于铜箔厚度同特性阻抗有着紧密关系,所以在计算特性阻抗时要考虑铜箔厚度的影响B.2从图 22可以看出,微带线结构的设计比起带状线设计时在相同介质厚度和材料下具有较高的特性阻抗值,一般要大 2040 。因此对高频和高速数字信号传输大多采用微带线结构的设计。同时特性阻抗值将随着介质厚度的增加而增大。所以对于特性

47、阻抗值严格控制的高频线路来说,对覆铜板的介质厚度的误差应提出严格要求,一般来说其介质厚度变化不超过 10%。对于多层板来说介质层厚度还是个加工因素,特别是与多层层压加工密切相关,因此也应严密加以控制。从特性阻抗公式中可以看出铜箔厚度也是影响特性阻抗的一个重要因素,铜箔厚度越大,其特性阻抗就越小,但其变化范围相对是较小的。如图C.1所示。图 B.1 铜箔厚度与特性阻抗B.3从图 B.1可知,尽管采用越薄的铜箔厚度可得到较高的特性阻抗值,但是,其厚度变化对特性阻抗值的贡献不大,同时,其厚度变化范围也不大,因此采用薄铜箔对特性阻抗的贡献,不如说是由于薄铜箔对制造精细导线来提高或控制特性阻抗值而作出贡

48、献更为确切得多。实际上,PCB 产品的导线厚度,不仅只是覆铜箔的厚度,它还包括了在制板加工过程中带来厚度的变化。24附录 C(资料性附录)射频材料的特性及要求C.1 高频材料简介C.1.1一般的高频性印制电路板基板材料的特性,包括着它的信号传播损失小(具有低介电常数、低介质损耗因子)、信号传输速度高、在介电特性方面受到频率、温度、湿度变化下而表现出的高稳定性等内容。C.1.2选择高频性印制电路板基板材料,首先必须要考虑到它在高频电路 PCB上的信号传播损失的特性。1GHZ 以上领域内还会存在着由于“表皮效果”(又称为“肌肤效应”)问题,它造成的导体损失。C.1.3还应该认识到,在基板材料上、在

49、 PCB制造上、在组装上由于存在着微小偏差(特别是在层间厚度、介电常数、导体厚度、导体宽度四个方面的偏差),就会造成基板材料的特性阻抗的不整合,出现反射、衰减量的增大。C.2 影响基板材料介电特性的因素C.2.1影响的介电常数的因素介电常数与介电体损失、信号的传输速度、信号的波长的缩短率相关。基板材料的介电常数值高,波长的缩短率则大。RF 电路、天线电路多采用波长()为 /4 的设计,对基板材料要求低的介电常数。在过去用 KHZ、MHZ 频率电路设计的时代,曾经使用过高介电常数、低介质损耗因子的陶瓷基板材料(它的介电常数为 10,介质损耗因子为 0.0002) 。在 1GHZ传输频率下,信号波长在空气中为 30cm,而采用 FR-4基板材料的

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报