收藏 分享(赏)

CMOS-两级运算放大器.doc

上传人:精品资料 文档编号:11029455 上传时间:2020-02-01 格式:DOC 页数:9 大小:268.20KB
下载 相关 举报
CMOS-两级运算放大器.doc_第1页
第1页 / 共9页
CMOS-两级运算放大器.doc_第2页
第2页 / 共9页
CMOS-两级运算放大器.doc_第3页
第3页 / 共9页
CMOS-两级运算放大器.doc_第4页
第4页 / 共9页
CMOS-两级运算放大器.doc_第5页
第5页 / 共9页
点击查看更多>>
资源描述

1、电子科学与技术专业综合实验设计报告13.2 仿真结果与分析图 3 基本电路图3.2.1 直流仿真:DC 仿真、静态工作点、输出电压摆幅、失调电压图 4 DC 仿真电路图电子科学与技术专业综合实验设计报告2图 5 DC 仿真结果分析:如图所示输入级放大电路由 M1M5 组成。M1 和 M2 组成 PMOS 差分输入对,差分输入与单端输入相比可以有效抑制共模信号干扰;M3、M4 电流镜为有源负载;M5 为第一级提供恒定偏置电流。输出级放大电路由 M6、M7 组成。M6 为共源放大器,M7 为其提供恒定偏置电流同时作为第二级输出负载。相位补偿电路由 M14 和 Cc 构成。M14 工作在线性区,可等

2、效为一个电阻,与电容 Cc 一起跨接在第二级输入输出之间,构成 RC 密勒补偿。M3 和 M4 为第一级负载,将差模电流恢复为差模电压。M6 为第二级跨导级,将差分电压信号转换为电流,而 M7 再将此电流信号转换为电压输出。由图知各个器件在静态工作点均工作在饱和区,M14 工作于线性区。图 6 输出电压摆幅电路图电子科学与技术专业综合实验设计报告3图 7 输出电压摆幅仿真结果图分析:输出动态范围即输出摆幅,是所有晶体管都工作在饱和区时的输出电压的范围。如果输出电压过低,M 6 工作在线性区,如果输出电压过高,M 7 工作在线性区。所以输出摆幅范围是 VGST6VOUTVDD-VGST7。一旦输

3、出电压超过输出摆幅,某一个 MOS 管就会进入线性区,输出阻抗降低,增益也就会下降。降低过驱动电压可以拓展输出摆幅。注意,如果仅仅是容性负载,输出电压可以达到电源电压和地,但此时增益严重下降,失真已经出现。如果有阻性负载(接地) ,输出电压是无论如何都到达不了电源电压的。由图可知输出电压摆幅为 0.27VVOUT2.97V。图 8 失调电压电路图电子科学与技术专业综合实验设计报告4图 9 失调电压仿真结果图分析: 对于差分输入、单端输出的运放,为最大化输出摆幅,输出电压共模点取在输出摆幅的一半处,即(V DD-VGST7+VGST6)/2,如果 M6 和 M7 过驱动电压相同,那么输出电压共模

4、点取在 VDD/2 处。输入失调电压定义为单端输出电压为 VDD/2 时的差分输入电压值。注意,失调电压是指直流失调。由图可知该电路的失调电压为 0.3mV静态功耗:一旦电源电压确定,静态功耗取决于各支路静态电流总和。考察各路电路,可以知道,此运放的静态功耗为 PDC=VDD*(IDS5+IDS7+IDS8+IDS9)=3* (220+70+2.5+3.5)=0.9mW。电流的分配受其他性能指标的影响,比如 GBW、转换速率、噪声性能等。3.2.2 交流仿真:增益、单位增益带宽、相位裕度、CMRR、PSRR图 10 增益和单位增益带宽、相位裕度电路图电子科学与技术专业综合实验设计报告5图 11

5、 增益和单位增益带宽、相位裕度仿真结果图分析:运算放大器的増益是个重要的设计指标,运算放大器的增益直接影咱负反馈系统的精度。在线性系统结构中,电压的增益一般都为 GmROUT 其中 Gm 是整个系统在输出接地的等效跨导;而 ROUT 代表的输出电阻是当输入电压为零时得到的。输入电压用 VIN 表示;VCM 则代表共模输入电平,负责提供运算放大器的直流偏置 ,直流偏置的变化会引起运放增益的改变所以 Gm=IOUT/VIN;单位增益带宽是运放最重要的指标之一,它定义为当运放增益为 1 时,所加输入信号的频率,这是运放所能正常工作的最大频率,即増益为 0dB 处的带宽即为单位增益带宽。而此时对应的相

6、移与 180 度的差即为相位裕度。由图可知电路的增益为 70.08dB,单位增益带宽为 5.382MHZ,相位裕度为 90 度。图 12 CMRR 仿真电路图电子科学与技术专业综合实验设计报告6图 13 CMRR 仿真结果图分析:共模抑制比(CMRR)的定义为运算放大器的差分输入增益与共模増益的比值。将运算放大器接成单位增益负反馈的形式,在运算放大器的同相和反相输入端加上相同的小信号电压 VCM=1V。由此可得 VOUT/VCM=1/CMRR=VOUT.由图可知 CMRR=70dB。图 14 PSRR 仿真电路图电子科学与技术专业综合实验设计报告7图 15 PSRR 仿真结果图分析:运算放大器

7、的电源抑制比(PSRR)可以定义为其输入端到输出端的増益和电源到输出端的増益的比值。将运放接成单位增益负反馈的结构,即将运算放大器的反相输入端和输出短接。将差分输入信号设为零,在电源电压源添加 1V 的交流分量 Vcm。由小信号等效模型可计算出:V OUT/Vcm=1/PSRR=VOUT。由图可知 PSRR=71dB。3.2.3 瞬态 Tran 仿真图 16 SR 仿真电路图电子科学与技术专业综合实验设计报告8图 17 SR 仿真结果图 1图 18 SR 仿结果图 2分析:运放的压摆率(Slew Rate,SR)是指输出电压变化的最大速率,单位为 V/S(或者更常见的是 V/us) 。将运放连

8、接成单位増益负反馈的形式,反相输入端和输出端相连。在同相输入端添加一个小的方波信号观察输出端的波形。进行瞬态扫描,观察输出曲线。由图可得压摆率为 37V/us。另外通过测量其上升沿时通过 CC 的电流 I=335uA,由SR=I/CC=34V/us 知误差不大可以接受。3.3 CMOS 两级运算放大器设计及验证的优化本文基于设计要求,选择电路结构,详细设计了 MOS 管的尺寸,对运放进行了Candence 仿真,仿真结果表明,开环直流增益,相位裕度,转换速率,共模抑制比,电源抑制比等性能参数均达到预期设计要求,但是静态功耗和等效输入噪声两项未能达到设计要求,说明还需要对设计进行优化。优化设计主要针对静态功耗和等效输入噪声两项未达标的参数,思路是适当减小静态电流以降低功耗,同时优化 M1-M4 管尺寸以减小噪声。 电子科学与技术专业综合实验设计报告9参考文献1 CMOS 模拟集成电路设计第二版 【美 Phillip E.Allen 等著冯军等译】2 模拟 CMOS 集成电路设计 【美 毕查得拉扎维】3 二级密勒补偿运算放大器设计教程 【美 Phillip E.Allen 等著冯军等译】

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报