1、QuartusII 中利用 IP 核的设计 作者: Radar Radar 工作室 以设计双端口 RAM 为例说明。 Step1:打开 QuartusII,选择 FileNew Project Wizard,创建新工程,出现图示对话框,点击 Next; Step2:创建工程存放目录、工程名和顶层文件名,工程 名和顶层文件名保持一致 topram2; Step3:选择器件类型; Step4:选择是否使用第三方工具,此处不使用; Step5:选择 ToolsMegaWizard Plug-In Manager,创建新的 MegaCore; Step6:选择 memory compilerRAM:2
2、-PORT,输出文件类型,输出文件名称 myram2; Step7:定义读写端口, RAM 大小; Step8:定义输入数据宽度(此处为 4), RAM 深度(此处为 16); Step9:选择读写时钟; Step10:定义输出锁存 ; Step11:选择是否进行初始化; Step12:显示创建的输出文件类型; Step13:创建原理图输入文件; Step14:双击左键,弹出 Symbol 对话框,可以在上方的 libraries 中看到 project,显示已创建的 myram2 Symbol; Step15:选择 input 和 output Symbol; Step16:最终的原理图如下
3、图所示:要注意总线名称的命名; Step17:将该原理图保存为顶层文件 topram2; Step18:进行全编译,如图示,在顶层文件下会显示实例化的 myram2; Step19:创建仿真波形文件,进行时序仿真,选择 File-NewOther FilesVector Waveform File; Step20:进入波形创建区,双击左键,弹出如下对话框,选择 Node Finder; Step21:选择相应输入输出管脚; Step22:创建波形仿真文件,并保存; Step23:完成时序仿真,观察 Simulation Report 如下图所示: 在顶层原理图文件激活的条件下,点击 FileCreat updateCreat HDL Design File for Current File; 点击 Project Navigator 中的 Design Units 可以看到相应的文件;