1、第 1 页 共 6 页安徽大学 20 10 20 11 学年第 二 学期脉冲与数字电路考试试卷(A 卷)(闭卷 时间 120 分钟)考场登记表序号 一、选择题(每题 2 分,共 14 分)1. JK 触 发 器 的 状 态 转 移 方 程 为 ( ) 。A. B. 1nnQ1nnQJKC. D. J2. 三变量函数F(A,B,C)=A+BC的最小项表示中不含下列哪项( ) 。 A. m2 B. m5 C. m3 D. m73. 为了避免干扰,MOS 与门的多余输入端不能( )处理。A 悬空 B 接低电平 C与有用输入端并接 D 以上都不正确4. 将十进制数(18) 10 转换成八进制数是( )
2、 。A. 20 B. 21 C. 22 D. 235. 下面式子中,单变量变化不会产生逻辑冒险的是( ) 。A . B. FBFABC. D. CDC6. 用与非门构成基本触发器发生竞争现象时,输入端的变化是( ) 。A0011 B. 0110 C. 1100 D. 10017. 一个 5 位二进制加法计数器,由 00000 开始,经过 201 个输入脉冲后,此计数器的状态为( ) 。A01000 B. 01111 C. 00111 D. 01001题 号 一 二 三 四 五 总分得 分阅卷人院/系 年级 专业 姓名 学号 答 题 勿 超 装 订 线-装-订-线- 得分第 2 页 共 6 页二
3、、填空题(每题 2 分,共 14 分)1. 利用二极管的开关特性可以做成波形的限幅电路和 电路。2. 一般来说,使用数据选择器可以实现单输出函数,使用 和附加逻辑门可实现多输出函数。3. 任意两个最小项之积为 。 4. 用 全 加 器 将 余 3BCD 码 转 换 成 8421BCD 码 时 , 一 端 接 余 3BCD 码 , 另 一 端 应接 。5. 对 n 个变量,最小项的个数为 。6. 施密特触发器能有效消除叠加在脉冲信号上的噪声,因为它具有 特性。7. 如果要用 J-K 触发器来实现 D 触发器功能,则 D,J,K 三者关系为 。三、简答题(每题 6 分,共 12 分)1. 在完全描
4、述状态表中,两个状态等价,则这两个状态可以合并为一个状态,那么两个状态等价的条件是什么?2. 简述异步时序逻辑电路设计中,选择各级触发器时钟信号的原则。 得分得分第 3 页 共 6 页四、分析题(每题 10 分,共 30 分)1. 有 三个输入信号,如果三个输入信号均为 0 或其中一个为 1 时,输出信号 Y=1,其余情况下,abc输出 Y=0。列出真值表,写出标准与或表达式,并用卡诺图化简。2. 画出如图 1 所示电路输出 Q 的工作波形,其中输入波形如图 2 所示,设 Q 的初始状态为 0。图 1 图 2得分院/系 年级 专业 姓名 学号 答 题 勿 超 装 订 线-装-订-线-第 4 页
5、 共 6 页3. 写出图 3 所示电路的名称,并根据图 4 的输入波形画出工作波形。图 3 图 4 输入波形图第 5 页 共 6 页五、设计题(每题 15 分,共 30 分) 1. 试用两片同步十进制加法加数器 74LS160 实现 28 进制计数器,74160 的功能表如下所示。清零预置 使能时钟 预置数据 输出CRLDEP ED CP D3 D2 D1 D0 Q3 Q2 Q1 Q00111101110 01 1 d c b a0 0 0 0d c b a保持保持计数院/系 年级 专业 姓名 学号 答 题 勿 超 装 订 线-装-订-线-第 6 页 共 6 页2. 用上升沿 JK 触发器设计一个按自然态序进行计数的可控模值同步加法计数器,当 M=0 时为 7 进制,当 M=1 时为 5 进制。 要求:(1)分析设计要求,建立原始状态图和状态表;(2)求出最简激励函数;(3)系统要求有自启动功能;(4)画出设计电路。