收藏 分享(赏)

8路抢答器的设计报告(数字电路课程设计)梅芳婷.doc

上传人:精品资料 文档编号:10789979 上传时间:2020-01-09 格式:DOC 页数:10 大小:467.50KB
下载 相关 举报
8路抢答器的设计报告(数字电路课程设计)梅芳婷.doc_第1页
第1页 / 共10页
8路抢答器的设计报告(数字电路课程设计)梅芳婷.doc_第2页
第2页 / 共10页
8路抢答器的设计报告(数字电路课程设计)梅芳婷.doc_第3页
第3页 / 共10页
8路抢答器的设计报告(数字电路课程设计)梅芳婷.doc_第4页
第4页 / 共10页
8路抢答器的设计报告(数字电路课程设计)梅芳婷.doc_第5页
第5页 / 共10页
点击查看更多>>
资源描述

1、数字电子技术课程设计报告8 路智力抢答器设计与制作设计要求:1、可同时供 8 名选手或 8 个代表队参加比赛;2、主持人控制系统的清零(编号显示数码管灭灯)和抢答的开始;3、抢答器具有数据锁存和显示的功能;4、抢答器具有定时抢答的功能,且一次抢答的时间可以由主持人设定;5、具有报警功能。设计人: 梅芳婷 学号: 1881080215 专业: 08 计算机 班级: 2安徽科技学院数字电子技术课程设计报告第 页1成绩: 评阅人: 安徽科技学院理学院8 路智力抢答器设计与制作8 路智力抢答器是一种用数字电路技术实现由主持人控制、定时抢答、报警功能的装置。他是在规定的时间内进行抢答。一旦有人抢答,显示

2、器上会同时显示抢答时间和抢答选手号码。当超出规定时间时,即使抢答,不会显示选手号码。8 路智力抢答器包括组合逻辑电路和时序电路。通过此次设计与制作,进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于 8 路智力抢答器包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。一、设计要求(一)设计指标 1、 计一个智力竞赛抢答器,可同时供 8 名选手或 8 个代表队参加比赛,他们的编号分别是 0、1、2、3、4、5、6、7,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是 S0S7。2、给节目主持人设置一个控制开关,用来控制系统的

3、清零(编号显示数码管灭灯)和抢答的开始。 3、抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在 LED 数码管行显示出选手的编号,同时扬声器给出音响提示。此外,要封锁输入电路,禁止其他选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。4、抢答器具有定时抢答的功能,且一次抢答的时间可以由主持人设定(如 30s) 。 当节目主持人启动“ 开始” 键后,要求定时器立即减计时,并用显示器显示,同时扬声器发出短暂的声响。 5、参赛选手在设定的时间内抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答时刻的时间,并保持到主持人将系统清零为止。6、 如果

4、定时抢答的时间已到,却没有选手抢答时,本次抢答无效,系统短暂报警,并安徽科技学院数字电子技术课程设计报告第 页2封锁输入电路,禁止选手超时后抢答,时间显示器上显示 00。 (二)设计要求1、画出电路原理图(或仿真电路图) ;2、元器件及参数选择;3、电路仿真与调试;(三)制作要求 自行装配和调试,并能发现问题和解决问题。(四)编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。二、原理框图抢答器系统原理框图如下所示。它由主体电路和扩展电路两部分组成,主体电路完成基本抢答后,选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其他选手抢答,扩展电路完成定时抢答的功能,和

5、抢答响铃、倒计时为零时报警功能。抢答按钮 优先编码电路锁存器 译码电路 显示电路主持人控制开关控制电路 报警电路秒脉冲产生电路 定是电路 显示电路主体电路扩展电路图 1 八路智力抢答器的组成框图三、元器件序号 名 称 型 号 数量1 七段译码器 74LS48 12 十进制加减计数器 74LS192 23 555 定时器 CB555 24 优先编码器 74HC148 15 RS 锁存器 74LS279 26 与非门 74LS00 1安徽科技学院数字电子技术课程设计报告第 页37 非门 74LS04 38 与门 74LS11D 19 电阻 根据具体要求 710 电容 16CE470AX 211 蜂

6、鸣器 SP10 212 开关 AZD1169 113 共阴极显示器 314 抢答按扭 DSWPK 115 开关 SPD 1 16 小灯泡 PROBE 117 发光二极管 A694B 2四、各功能块电路图及功能简介 主体电路电路图如下:1、电路功能分析(1)优先编码电路(74LS148 )分辨出抢答者编号,由锁存器(74LS279 )锁存,由译码器(74LS47)显示编号;(2)控制电路对输入电路进行封锁,避免其他人两次抢答;(3)Space 开关置于“闭合” ,显示数码管熄灭(黑屏) ,置于 “断开” ,等待下一轮。安徽科技学院数字电子技术课程设计报告第 页4(4)当有选手抢答时,译码器 74

7、LS47 的BI/RBO 出现高电平,此时蜂鸣器发生,报警有选手抢答。2、电路工作原理分析(1)RS 触发器“74LS47”的真值表(2)RS 触发器“74LS148” 的真值表(3)RS 触发器“74LS279” 的真值表(与非门)3、工作状态(1)Space 位于“消除” ,触发器“74LS279”的四个 端接地(低电平) ,输出端R安徽科技学院数字电子技术课程设计报告第 页5(1Q1,1Q2,2Q1,2Q2)全部为低电平,于是 74LS47 的 ,显示器灯熄灭。0BI(2)74LS148 选通输入端 (即 ) ,74LS148 处于工作状态,此时锁存器不0STEI工作。(3)当 Spac

8、e 位于“开始”端时,优先编码电路和锁存器同时工作,等待输入端(74LS148)的输入端 0、7 输入信号。(4)例如:按下“5”号,编码器的输出 ,即(CBA=010)经 RS 储存器后,012Y1Q1=1,即 ,74LS279 处于工作状态,2Q2,2Q1,1Q2=101,经过 74LS47 译码后,1BI显示器显示“5” 。 (5)1Q1,使 74LS148 的 (即 ) ,74LS148 处于禁止工作状态,封锁了其他ST1EI键的输入。(6)当按下的键松开后,74LS148 的 (即 ) ,但由于 1Q 的输出端仍维持高ESYG电平不变,所以仍然处于禁止工作状态,封锁了其他键的输入。(

9、7)当 Space 接地,才能复位,进入下一轮工作。 拓展电路1、定时电路:由节目主持人根设定一次抢答的时间,通过预置时间电路对计数器进行预置,计数器的时钟脉冲由秒脉冲电路提供。可预置时间的电路选用十进制同步加减计数器 74LS192 进行设计,具体电路如图所示1、电路功能分析(1)通过十进制同步加/减计数器 74LS192 进行预置时间设置,由 555 定时器构成多谐振荡器,产生时钟脉冲,进行倒计时。安徽科技学院数字电子技术课程设计报告第 页6(2)A 开关置于“闭合” ,显示器显示被置数 30,置于“断开” ,开始进行 30 秒倒计时。2、电路工作原理分析“74LS192”的真值表该部分主

10、要由 555 定时器秒脉冲产生电路、十进制同步加减计数器 74LS192 减法计数电路、74LS48 译码电路和 2 个 7 段数码管即相关电路组成。两块 74LS192 实现减法计数,通过译码电路 74LS48 显示到数码管上,其时钟信号由时钟产生电路提供。74192 的预置数控制端实现预置数,设定一次抢答的时间,通过预置时间电路对计数器进行预置,计数器的时钟脉冲由秒脉冲电路提供。按键弹起后,计数器开始减法计数工作,并将时间显示在共阴极七段数码显示管 DPY_7-SEG 上,当有人抢答时,停止计数并显示此时的倒计时时间;如果没有人抢答,且倒计时间到时,输出低电平到时序控制电路,控制报警电路报

11、警,同时以后选手抢答无效。 2、 控制电路设计时序控制电路是抢答器设计的关键,它要完成以下三项功能:主持人将控制开关拨到“开始”位置时,扬声器发声,抢答电路和定时电路进入正常抢答工作状态。当参赛选手按动抢答键时,扬声器发声,抢答电路和定时电路停止工作。当设定的抢答时间到,无人抢答时,扬声器发声,同时抢答电路和定时电路停止工作。减计数110加计数110abcdabcd0000001Q0Q1Q2Q3D0D1D2D3CPDCPUCR输出输入L安徽科技学院数字电子技术课程设计报告第 页7根据上面的功能要求设计的时序控制电路如图 5 所示。图中,门 G1 的作用是控制时钟信号 CP 的放行与禁止,门 G

12、2 的作用是控制 74LS148 的输入使能端 。下图的工作原理是:主持人控制开关从“清除”位置拨到“开始”位置时,来自于图 2中的 74LS279 的输出 Q=0,经 G3 反相,A1,则时钟信号 CP 能够加到 74LS192 的 CPD时钟输入端,定时电路进行递减计时。同时,在定时时间未到时,则“定时到信号”为 1,门 G2 的输出=0 ,使 74LS148 处于正常工作状态,从而实现功能的要求。当选手在定时时间内按动抢答键时,Q1 ,经 G3 反相,A0,封锁 CP 信号,定时器处于保持工作状态;同时门 G2 的输出=1,74LS148 处于禁止工作状态,从而实现功能的要求。当定时时间

13、到时,则“ 定时到信号” 为 0, =1,74LS148 处于禁止工作状态,禁止选手进行抢答。同时门 G1 处于关闭状态,封锁 CP 信号,使定时电路保持 00 状态不变,从而实现功能的要求。五、总接线元件布局简图六、总结1 实验过程中遇到的问题及解决方法(1) 对抢答器数据锁存和显示的功能的处理在实验初期设计的电路基本功能电路中,选手抢答时,具有优先级排列,电路显示不具有稳定性,不断产生脉冲。在老师的帮忙,发现是在对 SR 锁存器 74LS279的接线上有问题,S 和 R 端在不断的被置为高电平和低电平,导致电路不稳定,后仔细研究电路产生的脉冲,调试,得以实现抢答器对数据锁存显示的功能。(2

14、) 对定时抢答功能的处理实验初期,对十进制加减法计数器 74LS192 的真值表和 555 定时器各功能端度没安徽科技学院数字电子技术课程设计报告第 页8能掌握,导致对置数和产生脉冲进行减数两个功能都没能实现,后经过上网和到图书馆查阅资料,并在老师的解释下,了解了如何正确使用,经多次连接实验,最终实现定时抢答功能。(3) 报警功能设置经查阅资料,得到报警功能设置的电路设计及时序控制电路如下: 报警电路由 555 定时器和三极管构成的报警电路如下图所示。其中 555 构成多谐振荡器,振荡频率 fo1.43(R12R2 )C ,其输出信号经三极管推动扬声器。 PR 为控制信号,当 PR 为高电平时

15、,多谐振荡器工作,反之,电路停振。 时序控制电路集成单稳触发器 74LS121 用于控制报警电路及发声的时间。由于所使用的 multisim1.0 仿真软件没有 74LS121 非重触发单稳态触发器 ,所以无法调试该功能的有效性,但是我在基本功能的设置时添加了一个蜂鸣器,如果有选手抢答,则蜂鸣器发声。另外在定时电路上也添加了蜂鸣器和指示灯,以达到报警功能。但是由于本人使用的 multisim1.0 仿真软件又存在无法发声的问题,所以无法验证报警功能是否达到。安徽科技学院数字电子技术课程设计报告第 页92 设计体会实验的初期,由于对整个的电路还不能从整体把握,只能从实验书上的实验要求出发,结合查

16、找到的资料提出解决方案。通过多次连接他人的电路,不断地发现问题,解决问题,于是对电路的设计和要求有了自己的想法,并加以了尝试。这次实验是数电实验的一个综合性实验,通过这次实验,使我们将以前我们所学习到的芯片知识综合应用到这个实验上,从结构、功能、用法上都有了全面的认识,并基本达到了从构思到设计再到焊接最后到调试的整个过程,虽然其中遇到了很多困难阻力,从开始到整个完成,但还是坚持了下来,所有的努力换回了成功的喜悦。七、参考文献:1阎 石主编.数字电子技术基础 清华大学出版社 2 张秀娟 薛庆军主编,数字电子技术基础实验教程 北京航空航天大学出版社3谢子美主编,电子线路设计 实验 测试 华中科技大学出版社

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报