收藏 分享(赏)

课程设计 篮球比赛计时器.doc

上传人:精品资料 文档编号:10690971 上传时间:2019-12-28 格式:DOC 页数:43 大小:1.77MB
下载 相关 举报
课程设计  篮球比赛计时器.doc_第1页
第1页 / 共43页
课程设计  篮球比赛计时器.doc_第2页
第2页 / 共43页
课程设计  篮球比赛计时器.doc_第3页
第3页 / 共43页
课程设计  篮球比赛计时器.doc_第4页
第4页 / 共43页
课程设计  篮球比赛计时器.doc_第5页
第5页 / 共43页
点击查看更多>>
资源描述

1、西华大学课程设计说明书课 程 设 计 说 明 书题 目: 篮球比赛计时器专 业: *年 级: *学 生: *学 号: *指导教师: * 完成日期: * 成绩 西华大学课程设计说明书篮球比赛计时器设计摘要:本设计是对脉冲数字电路的简单应用,设计了篮球竞赛 24 秒和 12 分钟倒计时器。此计时器功能齐全,可以直接清零、启动、暂停和连续以及具有报警功能,同时应用了七段数码管来显示时间。此计时器拥有了启动、暂停和继续的功能,可以方便地实现断点计时功能,当计时器递减到零时,会发出报警信号。本设计完成的中途计时功能,实现了在许多的特定场合进行时间追踪的效果,在社会生活中也具有广泛的应用价值。 此外,设计

2、出的篮球计时器能够在我国大部分条件下使用,对于我国篮球事业的发展具有重要意义。关键词:计数器,24 秒倒计时,译码显示电路,控制电路,报警电路Abstract:This design is pulse digital circuits simple application , design the basketball competition and 24 seconds and 12 minutes pour timer, The timer function to be complete, can be directly reset, start, stop and continuous

3、and an alarm function, at the same time, the application of these seven digital tube to display time . The timer have start, stop and continue to function, can be realized breakpoint timing function, when the timer decline to the zero hour, will be issued a warning signal , The design of the time to

4、 complete the function, realized in many occasions a track on the effect, in social life also have widely application value.Keywords:Counter, 12 and 24 seconds the countdown, Decode show circuit, Control circuit, Alarm circuit西华大学课程设计说明书目录1 前言 .11.1 设计背景 .11.2 设计概述 .12 总体方案设计 .32.1 方案比较 .32.2 方案论证 .

5、42.3 方案选择 .53 单元模块设计 .63.1 秒脉冲发生器的设计 .73.2 12 分倒计数器的设计 .83.3 24 分倒计数器的设计 .83.4 译码器和显示器的设计 93.5 节次控制电路的设计 .103.6 报警和提示音电路 .113.7 时序控制电路 .123.8 特殊器件介绍 123.9 各单元模块的联接 174 软件简介 185 系统调试 195.1 仿真电路总图 195.2 系统仿真参数设置 195.3 功能调试 205.4 调试结果分析 256 系统功能指标参数 266.1 系统实现的功能 266.2 系统指标参数测试 267 结论 278 设计总结 288.1 设计

6、的收获体会 288.2 对设计的进一步完善提出意见或建议 289 致谢 2910 参考文献 30附录 1:系统的仿真总图 .311西华大学课程设计说明书1 前言 1.1 设计背景随着经济的迅速发展以及人民生活水平的不断提高,广大人民对精神文明的追求也不断提高。特别是 21 世纪以来 ,篮球事业的迅猛发展,让很多人体会到了篮球运动的魅力。为此,在充分理解篮球比赛规则的基础上,设计出简易的篮球比赛计时器,此篮球计时器简单,精度高,充分体现了篮球比赛的公平公正,适合国家篮球运动普及和青少年篮球运动的发展。对我们来说是,这个课题比较适合初学者设计。1.2 设计概述基于篮球计时器的一些优势如原理简单,设

7、计的器件大多为较为常见的器件等。 篮球比赛计时器实际上是一种多功能倒计时装置,它包括 12 min、24 s 倒计时,按键启停功能和自动音响提示等。本次课题主要目的是培养我们自主动手设计能力和解决问题的能力,加强我们对数字信号、模拟信号的认识和运用,让我们对电子设计有一定的认识。1.2.1 设计目标设计一个包括 12min,24s 的多功能篮球比赛倒计时装置基本功能:篮球比赛上下半场四节制,每节 12 min,要求能随时暂停,启动后继续计时,一节比赛结束后应可清零。按篮球比赛规则,进攻方有 24 s 为倒计时。要求进攻方得到发球权后,必须在 24 s 内完成一次进攻,否则将球权判给对方,因此需

8、要一个具有 24 s 的倒计时功能。“分” 、 “秒”显示用 LED 数码管,应配用相应译码器。用扭子开关控制计时器的启动暂停。1.2.2 技术路线要实现该设计,就应把整个电路分为几大模块。分别是秒脉冲发生器模块,显示模块,分计时器模块,秒计时器模块,报警模块,节次计时器模块。先通过对各个模块进行设计、调试之后再将其组合起来进行整机调试。 1.2.3 实施计划首先就是要理清实现设计的框图,在总体框图的指导下,作出具体的电图,由要设计实现的功能,计算出各个电路元件的值,并逐一对各个元件进行选择。最后用仿真软件对设计进行仿真操作,调试软件,并对照出的设计有误的地方进行必要的修正,确保设计的正确。2

9、西华大学课程设计说明书1.2.4 必备条件要实现该电路的设计,首要的就是要制定出设计的实现框图,并在老师的指导和参照资料的条件下作出具体电路图,选定实现实现该设计的各种元器件。另外,还应由必要的软件帮助设计的完善和校验。例如本次设计,我们就用到了 protues 这一软件来辅助我们的篮球比赛计时器的设计和调试。3西华大学课程设计说明书2 总体方案设计对同一种目的的实现,可以用不同的方案,下面就着重介绍以下两种方案对同一目的的实现方法。并比较两种方案的优劣。2.1 方案比较2.1.1 方案一系统框图如图 2.1.1 所示:控制电路晶振秒脉冲发生器 24 秒倒计时译码电路 进攻时间显示器报警提示装

10、置12 分钟倒计时译码电路小节时间计时显示器节数显示器图 2.1.1 方案一的系统框图工作原理简述:接通电源后,场外裁判将计时器开关拨到“置数“ 状态,锁存器处于禁止状态,计时显示器显示 12:00 和 24 数字。主裁判抛球时,计时开始,若双方有暂停或犯规,裁判暂停计时,此时计数被锁存,暂停结束,计数继续。此外,24 秒进攻时间到时,报警提示响起,转而进入下一个 24 秒进攻阶段,每小节时间结束时,报警同样响起,节数增加一。2.1.2 方案二系统框图如图 2.1.2 所示:4西华大学课程设计说明书12 分钟译码器12 分钟计数器比赛时间显示24 秒计数器24 秒译码器进攻时间显示报警提示灯报

11、警喇叭暂停开始继续 清零555多谐振荡器图 2.1.2 方案二的系统框图工作原理简述:接通电源后,场外裁判拨到单节“置数“ 状态,使的显示屏上显示 12:00 和 24 的字样,当主裁抛球,比赛开始,同时计时开始,12 分和24 秒倒计时,如果在比赛当中有犯规或其他情况需要暂停,裁判按下“暂停”按钮,时间被锁存器锁存,等罚完球或者情况处理完后,按下按钮,24 秒清零,计时继续。如果在比赛当中出现进攻时间超过 24 秒。此时警报响起,报警灯提示。如果比赛时间少于 24 秒,则以比赛时间为准,忽略进攻时间。一旦 12 分钟计时结束,同样报警提示。当下一节比赛开始,比赛节数就加一,直到四节比赛结束。

12、2.2 方案论证方案可行性分析:对于方案一不可行,因为缺少几个重要的计时器的功能;报警声电路和提示音电路不能用一个电路实现,是因为报警声是连续的,因此需要一个单稳态电路和一个多谐震荡电路。而提示音是间断的,只需一个多谐震荡电路即可。并且它们的工作状态不同,对其元件的参数设置也就不同。至于置数功能,不能将 24 秒进攻时间结束后很好的置回到 24 秒。4西华大学课程设计说明书5西华大学课程设计说明书对于方案二可行,是在方案一的基础之上进行修改和完善的。实现报警电路和提示音电路分开,以达到各自的工作状态;使计数器的功能更加独立完善,彼此不会产生干扰。另外,更加具有操作性。2.3 方案选择比较方案一

13、和方案二可以看出,方案二比方案一更加可靠,而且使用到的元器件也都是我们所常用到的一些元件比如:555,CD4511 、74LS192 以及开关、电容、电阻、各种门电路等一些我们所学过,用过的基本器件;从操作行和可行性上说方案二思路清晰,成品的使用方便等优势;从自身的势力上来说,方案二略显复杂一些,但由于本次设计是第一次将数字电子电和模拟电子运用于实际的电路设计中,我们尚未完全的掌握这 2 门知识,对电路还不能达到最优化的设计,所以综合各个方面的因素,我选择了方案二作为本次课题的主要研究对象,本文也将注重介绍方案二的设计方法。6西华大学课程设计说明书3 单元模块设计本节主要介绍系统各单元模块的具

14、体功能、电路结构、工作原理、以及各个单元模块之间的联接关系;同时本节也会对相关电路中的参数计算、元器件选择、以及核心器件进行必要说明。3.1 秒脉冲发生器的设计该部分电路要完成一个功能,也是该设计的驱动部分:由集成电路定时器555 与 RC 组成的多谐振荡器作为时间标准信号源,protues 仿真如下:R4DC 7Q 3GND1VCC8TR2 TH 6CV5U1555R1 15KR26.8kC110uF+5VC20.01uF图 3.1 555 多谐振荡器7西华大学课程设计说明书用 555 组成的脉冲产生电路: R1=15*103,R2=68*103,C=10F,则555 所产生的脉冲的为:f=

15、1.43/(R1+2*R2)*103*10*106=0.947Hz。3.2 12 分倒计时器的设计该部分主要由555定时器、十进制同步加减计数器74LS192减法计数电路、CD4511译码电路和4个7段数码管及相关电路组成。运用2片可逆计数器74LS192来构成60进制的减计数器。这个计数器的低位即个位,不需要搭接任何反馈电路而直接运用74LS192芯片的减计数功能:时钟脉冲接到DN端,置数、清零端无效,即可以实现十进制的倒计时计数功能。而最低位的计数变化应当与时钟脉冲的变化同步。所以,原则上应当将时钟脉冲直接引到这片192计数器的减计数时钟脉冲输入端DN。该计数器的高位即十位,与低位的计数进

16、制不相同。由于时间的分和秒都是60进制,所以这里的计数芯片74LS192必须要接成六进制的计数器。这里,我选用反馈置数的方法来实现这个功能。置数时,输出的数是与输入的数是一样的,所以我设置的数是 5(二进制0101),这样,当计数器从 0 变到 9 时,由于进行了异步置数,9 就在瞬间变成了 5,计数输出的结果就变为 0543210,实现了六进制的功能。12 分钟倒计时分部分。也是运用两片可逆计数器 74LS192 来构成减计数器。在两片计数器的连接上,与秒部分一样。也是把低位的借位信号作为高位的时钟脉冲进行连接。而低位计数器的时钟脉冲则是用秒部分高位计数器的借位输出信号来充当的。运用以上两个

17、计数器组合,就在低位计数器从 0 变到 9 或从 0 变到 5 的瞬间,在它的借位输出端出现一个电平的上升脉冲沿,从而使高位的计数器倒倒计一个数,实现倒计时功能,仿真如下:8西华大学课程设计说明书图3.2 12分倒计时器3.3 24 秒倒计时器的设计24 秒计数器的倒计时功能。用两片 74LS192 分别做个位(低位)和十位(高位)的倒计时计数器,由于本设计只需要从开始时的“24”倒计到“00”然后停止,所以可以直接运用十进制的 74LS192 进行减计数。因为预置的数不是“00”,所以我选用置数端 PL 来进行预置数。低位的借位端 TCD 输出低电平用作高位的时钟脉冲,仿真如下:图 3-49

18、西华大学课程设计说明书图 3.3 24 秒倒计时器3.4 译码电路和显示器的设计译码电路的功能是将“秒”、“分”计数器的输出代码进行翻译,变成相应的数字。用于驱动 LED 七段数码管的译码器常用的有 CD4511。CD4511 是BCD-7图 3-69西华大学课程设计说明书10西华大学课程设计说明书段译码器/驱动器,其输出是 OC 门输出且低电平有效,专用于驱动 LED 七段共阴极显示数码管。若将“秒”、“分”计数器的每位输出分别接到相应七段译码器的输入端,便可进行不同数字的显示。其特点是,具有 BCD 转换、消隐和锁存控制、七段译码及驱动功能的 CMOS 电路能提供较大的拉电流,可以直接驱动

19、 LED 显示器。仿真如下:图 3.4 译码器和显示器的设计3.5 节次电路的设计将这四个 D 触发器依次命名为 D1、D2、D3、D4。四个 D 触发器级连,前一个输出送入下一个输入,用一个共同的时钟脉冲,形成同步动作。为了保证每次输出只有一位是高电平,用个或门把 Q2、Q3 进行或运算后,送入或非门与Q1 进行运算后送回 D1。11西华大学课程设计说明书当电源刚接通、开关 G 没有接地,整个计时系统没有进行工作,Q1-Q4 为低电平(0000 状态),D=1,四个 LED 都不亮。合上 G,接高电平,这样,当 G接通时就有了一个电平的上升沿跳变,Q1=D1=1;1000 状态,LED1 亮

20、,指示第一节比赛。电路进入循环状态,倒计时电路重置一次,该电路状态转换一次,实现节次自动指示,仿真如下:R330D3LED-REDD5 Q1CLK3Q2R4S6U16:A4013D9 Q13CLK1Q12R10S8U16:B4013D5 Q1CLK3Q2R4S6U17:A4013D9 Q13CLK1Q12R10S8U17:B4013R430D4LED-REDR530D5LED-REDR630D6LED-RED123U19:A401123U18:A4071图 3.5 节次显示器3.6 报警和提示音电路报警电路和提示音电路,都是由 555 构成单稳态触发器和多谐振荡器来实现的,共需 6 个电容,4

21、 个电阻,2 片 555 芯片,和两个蜂鸣器。555 的 6、7管脚连接构成单稳态触发器,555 的 2、6 管脚连接构成多谐振荡起。当单稳态触发器的 2 管脚输入为低电平时,则其 3 管脚输入出为高电平,高电平持持续时间 Tw=1.1RC。当 Tw 结束,则 3 管脚又变为低电平。单稳态触发器的 3 管脚连接多谐振荡器的 4 管脚复位端,且是低电平有效,用来控制多谐振荡器的 312西华大学课程设计说明书管脚输出是否为低电平。当单稳态触发器还处于 Tw 时间段时,则多谐振荡器4 管脚无效,3 管脚输出为高,蜂鸣器响动。当单稳态触发器还处于 Tw 结束后,则多谐振荡器输出为低,多谐振荡器 4 管

22、脚有效,3 管脚输出为低,蜂鸣器停止响动。仿真如下:R4 DC7Q3GND1VC8TR2 TH6CV5U215C100.1uFR195.1kR205.1kC10.1uFLS2SPEAKERC121uFR4 DC7Q3GND1VC8TR2 TH6CV5U205+5vC80.1uFR182kC947uR171kR160.3kD8LED-REDU36NOTButon2进 攻 24秒 提 示 音 电 路图 3.6 报警电路3.7 时序控制电路时序控制电路时用来将各个模块联系起来的枢纽,本设计的时序控制电路用到了 4 个非门,两个 2 输入的与门,两个 3 输入的与门,1 个异或门和一个单稳态电路。单稳

23、态电路用到了 1 个电阻和两个电容,1 个 555 芯片,如图 3-7(d) ,其输出脉宽 ,通常 R 取值在几百欧至几兆欧之间,电容取值CTW.为几百皮法到几百微法,这种电路产生的脉冲宽度可从几个微秒到几分钟,本设计为了减小本身时序控制的延迟时间,选用 C2=4.7Uf,C3=0.01Uf,R10=1K。3.8 特殊器件介绍3.8.1 计数器 74LS192Protues 中计数器 74LS192 元件符号如图 3.8.1.1。192 的清除端是异步的,当清除端(MR )为高电平时,不管时钟端( CPD、CPU)状态如何,即可完成清除功能。192 的预置是异步的。当置入控制端(PL)为低电平

24、时,不管时钟CP12西华大学课程设计说明书13西华大学课程设计说明书的状态如何,输出端(Q0Q3)即可预置成与数据输入端(D0D3)相一致的状态。192 的计数是同步的,靠 UP、DN 同时加在 4 个触发器上而实现。在UP、DN 作用下 Q0Q3 同时变化,从而消除了异步计数器中出现的计数尖峰。当进行加计数或减计数时可分别利用 UP 或 DN ,此时另一个时钟应为高电平。当计数上溢出时,进位输出端(TCU)输出一个低电平脉冲,其宽度为 UP 低电平部分的低电平脉冲;当计数下溢出时,借位输出端(TCD)输出一个低电平脉冲,其宽度为 DN 低电平部分的低电平脉冲。当把 TCD 和 TCU 分别连

25、接后一级的 DN 和 UP,即可进行级联。双列直插封装引出端符号如图:TCDWN 错位输出端(低电平有效) ,TCUP 进位输出端(低电平有效) ,CNTDWN 减计数时钟输入端(上升沿有效),CNTUP 加计数时钟输入端(上升沿有效) ,MR 异步清除端,P0P3 并行数据输入端 PL,异步并行置入控制端(低电平有效) ,Q0 Q3 输出端极限值。D015 Q0 3D11 Q1 2D210 Q2 6D39 Q3 7UP5 TCU 12DN4 TCD 13PL11 MR14WG8V?S图 3.8.1.1 74ls192 元件符号 图 3.8.1.2 74LS192 引脚3.8.2 BCD 码

26、7 段译码器 CD4511如下图 3.8.2(b)所示,该图为 BCD 码七段译驱动器及数码显示器。.A、B、 C、D 为 BCD 码输入端 QA、QB 、QC、QD、QE、QF、QG 为译码输出端,输出 “1”有效,用来驱动共阴极 LED 数码管。当有输入信号输入时,对应的输出端输出高电平“1” ,此时数码显示器相对应的端脚接受到信号,从而使对应的灯管亮起,显示对应的数字。LT 为测试输入端, LT=”0”时,译码输出全为”1”。 BI为消隐输入端, BI=”0”时,译码输出全为”0”,即七段显示器处于消隐状态。LE 为锁定端,LE= “1”时译码器处于锁定状态,译码输出保持在 LE=0 时

27、的数值,LE=0 时正常译码。13西华大学课程设计说明书14西华大学课程设计说明书A7 B1C2 D6LT3 BI4LE/STB5QA 13QB 12QC 11QD 10QE 9QF 15QG 14abcdefgVN8U?图 3.8.2(a) CD4511 元件符号 图 3.8.2.2 CD4511 引脚图3.8.3 555 时钟芯片如图 3.8.3(b),555 电路由电阻分压器、电压比较器、基本 RS 触发器、放电管和输出缓冲器 5 个部分组成。它的各个引脚功能如下:1 脚:GND(或 Vss)外接电源负端 VSS 或接地,一般情况下接地。8 脚:VCC(或 VDD)外接电源 VCC,双极

28、型时基电路 VCC 的范围是4.516V,CMOS 型时基电路 VCC 的范围为 318V 。一般用 5V。|3 脚:OUT(或 Vo)输出端。2 脚:TR 低触发端。6 脚: TH 高触发端。4 脚:R 是直接清零端。当 R 端接低电平,则时基电路不工作,此时不论 TR、TH 处于何电平,时基电路输出为“0” ,该端不用时应接高电平。5 脚:CO( 或 VC)为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只 0.01F 电容接地,以防引入干扰。7 脚:D 放电端。该端与放电管集电极相连,用做定时器时电容的放电。电阻分压器由三个 5k 的等值电阻串

29、联而成。电阻分压器为比较器 C1、C2 提供参考电压,比较器 C1 的参考电压为 2/3Vcc,加在同相输入端,比较器 C2 的参考电压为 1/3Vcc,加在反相输入端。比较器由两个结构相同的集成运放 C1、C2 组成。高电平触发信号加在 C1 的反相输入端,与同相输入端的参考电压比较后,其结果作为基本 RS 触发器 R 端的输入信号;低电平触发信号加在 C2 的同相输入端,与反相输入端的参考电压比较后,其结果作为基本 RS 触发器 S 端的输入信号。基本 RS 触发器的输出状态受比较器 C1、 C2 的输出端控制。在 1 脚接地,5 脚未外接电压,两个比较器 C1、C2基准电压分别为 2/3

30、Vcc、 1/3Vcc。15西华大学课程设计说明书R4DC 7Q 3GND1VCC8TR2 TH 6CV5IOUSL?M图 3.8.3(a) 555 元件符号 3.8.3(b) 555 引脚图3.8.4 D 触发器芯片D 触发器工作原理:主从 JK 触发器是在 CP 脉冲高电平期间接收信号,如果在 CP 高电平期间输入端出现干扰信号,那么就有可能使触发器产生与逻辑功能表不符合的错误状态。边沿触发器的电路结构可使触发器在 CP 脉冲有效触发沿到来前一瞬间接收信号,在有效触发沿到来后产生状态转换,这种电路结构的触发器大大提高了抗干扰能力和电路工作的可靠性。下面以维持阻塞 D 触发器为例介绍边沿触发

31、器的工作原理。维持阻塞式边沿 D 触发器的逻辑图和逻辑符号如图3.8.4所示。该触发器由六个与非门组成,其中 G1、G 2构成基本 RS 触发器,G 3、G 4组成时钟控制电路,G5、G 6组成数据输入电路。 和 分别是直接置0和直接置1端,有效电平为低电平。分析工作原理时,设 和 均为高电平,不影响电路的工作。电路工作过程如下。3.8.4(a) 逻辑图 3.8.4(b) 逻辑符号 15西华大学课程设计说明书16西华大学课程设计说明书D5 Q 1CLK3Q 2R4S63.8.4(c) 元件符号图3.8.4 维持阻塞型 D 触发器 CP=0时,与非门 G3和 G4封锁,其输出为1,触发器的状态不

32、变。同时,由于 至 G5和 至 G6的反馈信号将这两个门 G5、G 6打开,因此可接收输入信号,使 = , = = 。 当 CP 由0变1时,门 G3和 G4打开,它们的输出 和 的状态由 G5和 G6的输出状态决定。 = = , = = 。由基本 RS 触发器的逻辑功能可知,= 。 触发器翻转后,在 CP=1时输入信号被封锁。G 3和 G4打开后,它们的输出 和 的状态是互补的,即必定有一个是0,若 为0,则经 G4输出至 G6输入的反馈线将 G6封锁,即封锁了 D 通往基本 RS 触发器的路径;该反馈线起到了使触发器维持在0状态和阻止触发器变为1状态的作用,故该反馈线称为置0维持线,置1阻

33、塞线。G 3为0时,将 G4和 G5封锁,D 端通往基本 RS 触发器的路径也被封锁;G 3输出端至 G5反馈线起到使触发器维持在1状态的作用,称作置1维持线;G 3输出端至 G4输入的反馈线起到阻止触发器置0的作用,称为置0阻塞线。因此,该触发器称为维持阻塞触发器。由上述分析可知,维持阻塞 D 触发器在 CP 脉冲的上升沿产生状态变化,触发器的次态取决于 CP 脉冲上升沿前 D 端的信号,而在上升沿后,输入 D 端的信号变化对触发器的输出状态没有影响。如在 CP 脉冲的上升沿到来前 =0,则在16西华大学课程设计说明书CP 脉冲的上升沿到来后,触发器置0;如在 CP 脉冲的上升沿到来前 =1

34、,则在17西华大学课程设计说明书CP 脉冲的上升沿到来后触发器置1。维持阻塞 触发器的逻辑功能表如表9-4所示。表9-4 触发器的逻辑功能表 功能0 0 复位1 1 置位依据逻辑功能表可得 触发器的状态方程为3.9 各单元模块的联接见附录 118西华大学课程设计说明书4 软件简介Proteus 软件是英国 Labcenter electronics 公司出版的 EDA 工具软件。它不仅具有其它 EDA 工具软件的仿真功能,还能仿真单片机及外围器件。它是目前最好的仿真单片机及外围器件的工具。虽然目前国内推广刚起步,但已受到单片机爱好者、从事单片机教学的教师、致力于单片机开发应用的科技工作者的青睐

35、。具有 4 大功能模块: (a)、智能原理图设计(ISIS)丰富的器件库超过 27000 种元器件,可方便地创建新元件;智能的器件搜索:通过模糊搜索可以快速定位所需要的器件;智能化的连线功能:自动连线功能使连接导线简单快捷,大大缩短绘图时间;支持总线结构:使用总线器件和总线布线使电路设计简明清晰;可输出高质量图纸。(b)、ProSPICE 混合仿真:基于工业标准 SPICE3F5,实现数字/模拟电路的混合仿真;超过 27000 个仿真器件:可以通过内部原型或使用厂家的 SPICE 文件自行设计仿真器件,Labcenter 也在不断地发布新的仿真器件,还可导入第三方发布的仿真器件。 (c)、独特

36、的单片机协同仿真功能支持主流的 CPU 类型:如ARM7、8051/52、AVR、PIC10/12、PIC16、PIC18、PIC24、dsPIC33、HC11、等。(d)、实用的 PCB 设计平台 先进的自动布局/布线功能;支持器件的自动/人工布局;支持无网格自动布线或人工布线;支持引脚交换/门交换功能使 PCB 设计更为合理;完整的 PCB 设计功能;可以输出多种格式文件。19西华大学课程设计说明书5 系统调试5.1 仿真电路总图见附录 2 所示。5.2 系统仿真参数设置在系统调试之前,我们需要对系统进行参数设置,如表 5.1 所示序 号 编 号 参 数 序 号 编 号 参 数 序 号 编

37、 号 参 数1 R1 330 31 C10 0.01uF 61 U7 CD45112 R2 330 32 C11 0.01uF 62 U8 CD45113 R3 330 33 C12 1uF 63 U9 CD45114 R4 330 34 D1 LED-RED 64 U10 74LS1925 R5 1K 35 D2 LED-RED 65 U11 74LS1926 R6 68K 36 D3 LED-RED 66 U12 74LS1927 R7 1k 37 D4 LED-RED 67 U13 74LS1928 R8 1k 38 D5 LED-RED 68 U14 CD45119 R9 1K 39

38、D6 LED-RED 69 U15 CD451110 R10 330 40 D7 LED-RED 70 U16 74LS19211 R11 1K 41 D8 LED-RED 71 U17 74LS19212 R12 1K 42 7SEG-MPX1 数 码 管 1 72 U18 55513 R13 100K 43 7SEG-MPX1 数 码 管 2 73 U19 55514 R14 5.1K 44 7SEG-MPX1 数 码 管 3 74 U20 55515 R15 5.1K 45 7SEG-MPX1 数 码 管 4 75 U21 55516 R16 330 46 7SEG-MPX1 数 码 管

39、 5 76 U22 400117 R17 1K 47 7SEG-MPX1 数 码 管 6 77 U23 407118 R18 22k 48 SW1-SPDT 双 掷 开 关 78 U24 AND_219 R19 5.1K 49 SW2-SPDT 双 掷 开 关 79 U25 AND_220 R20 5.1K 50 SW3-SPDT 双 掷 开 关 80 U26 AND_221 R21 100 51 SW4-SPDT 双 掷 开 关 81 U27 OR22 C1 0.01uF 52 SW5-SPDT 双 掷 开 关 82 U28 AND_223 C2 10uF 53 BUTTON1 按 钮 开

40、关 83 U29 NOT24 C3 0.01uF 54 BUTTON2 按 钮 开 关 84 U30 OR25 C4 47uF 55 U1 4013 85 U31 AND_226 C5 0.01uF 56 U2 4013 86 U32 NOR27 C6 0.01uF 57 U3 4013 87 U33 NOR_428 C7 1uF 58 U4 4013 88 U34 AND_229 C8 0.01uF 59 U5 555 89 U35 NOR30 C9 47uF 60 U6 CD4511 90 U36 NOT表 5.1 元件参数表20西华大学课程设计说明书5.3 功能调试通过几天的的理论设计,

41、 为了验证对理论应用的正确性,选用 Protues 进行仿真,验证所设计的电路能否实现清零,启动,暂停,继续,报警,节数显示等功能,以及 24 秒和 24 秒的倒计时功能。5.3.1 秒脉冲发生器5.3.1.1 调试目的测试秒发生器是否能够产生频率接近 1HZ 的脉冲。5.3.1.2 调试电路,如图 5.3.1(a)图 5.3.1(a) 逻辑图 555 多谐振荡器5.3.1.3 调试结果,如图 5.3.1(b)图 5.3.1(b) 波形(黄色部分)21西华大学课程设计说明书5.3.2 24 秒倒计时5.3.2.1 调试目的调试 24 秒倒计时器能否常倒计时。5.3.2.2 调试电路,如图 5.3.2图 5.3.2 24 秒倒计时测试电路5.3.2.3 调试结果能够完整的从 24 秒倒数到 00。5.3.3 12 分倒计时器5.3.3.1 测试目的检测 12 分倒计时器能否正常工作。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报