1实验八 计数器及其应用设计Multisim 仿真1、预习仿真1.计数器静态测试仿真电路此计数器初始状态为 9,按动开关 S1复位 0;反复按动 S1计数器开始计数,为十进制计数器。2、实验仿真方案 11.74LS192逻辑功能测试:清 0、预置 1/5/9、加法、减法的逻辑功能。输 入 输 出Cr LD CPU CPD D C B A QD QC QB QA000000010010001101000101011001111000100121 0 0 0 00 0 D C B A D C B A0 0 0 0 0 1 0 0 0 10 0 0 1 0 1 0 1 0 10 0 1 0 0 1 1 0 0 10 1 1 加 法 计 数0 1 1 减 法 计 数2.用 74LS192构成一个三进制同步加法计数器并测试逻辑功能3.二十四计数、译码显示电路的安装与逻辑功能测试31)带复位功能的模二十四加法计数器,如图。2)状态转换图:1.用 74LS192设计以 83和 46两种计数方式显示的模二十四计数器。83 计数器42.设计利用一个开关控制的可加可减计数器。3.设计一个以时钟表面数字 112表示形式的计数器。46 计数器S1S0