清华大学 1999 年研究生入学考试 计算机原理和数字逻辑试题数字逻辑部分(50 分) 1 (占 20 分,占 5 分) 用图 6.15 所示可编程序阵列逻辑电路(Programmable Array Logic,简称 PAL)实现 7 进制加计数器。在阵列中,纵、横线交叉处漆黑小圆表示纵、横线连通。图中触发器为正沿触发的 D 型触发器。 试说明为什么上述逻辑电路是一个 PAL 电路。图 12 (此题共计 10 分,每一小题均为 2 分)名词解释: 边沿触发器的建立时间 边沿触发器的保持时间 组合逻辑电路 时序逻辑电路 PLA 电路3 (15 分)试分析如图 2 所示的码制转换电路的工作原理。图中所用元件为异或门;注脚“0”表示最低位、“3”表示最高位。