1、第八章 可编程逻辑器件(PLD),8.1 概述 8.2 现场可编程逻辑阵列(FPLA) 8.3 可编程阵列逻辑(PAL) 8.4 通用阵列逻辑(GAL),8.1 概述,一、数字系统的实现方法 通用型SSI、MSI、LSI-模块化设计方法 专用集成电路(ASIC)能把所设计的数字系统做成一片大规模集成电路,体积小、重量轻、功耗低,可靠性高。 可编程逻辑器件(PLD),一、用SSI和MSI构成数字系统存在的问题,体积大,重量大,功耗高,成本高,可靠性差,二、LSI的现状和前景,目前,在单块硅片上集成十万个元件、器件的大规模集成电路已广泛应用到各种电子仪器和设备中。 如lattics公司的Flex1
2、0K10系列,等效门数为10000门 Flex10K100系列,等效门数为100000门。,近年来,随着电子设计自动化技术的发展,以及可编程逻辑器件的广泛应用,使电子电路设计方法和手段都得到了不断的改进和创新,也为大规模集成电路的应用开辟了新的途径。可以预见,大规模集成电路必将越来越广泛地应用于通信技术、计算机技术、自动控制技术等领域中,PLD的原理和应用是每个电子工程师必备的一门技术。大规模集成电路的制造技术和应用技术都得到了飞速发展,主要表现在以下几个方面。,(1)密度越来越高,单片密度已达十万、几十万、甚至几百万门,已进入超大规模和甚大规模阶段。,(2)用户可编程且拥有多种编程技术,(3
3、)设计工具不断完善,现有的设计自动化软件即支持功能完善硬件描述语言如VHDL、Verilog等作为文本输入,又支持逻辑电路图、工作波形图等作为图形输入。,如isp、icr。,从应用的角度分,专用型:如手机芯片、电视机芯片,从逻辑功能分,PLD,CPU,单片机,从制造工艺分,三、 LSI的分类,通用型:如存储器、微处理器、单片机,双极型,单极型,四、PLD的分类 按集成度:低密度PLD (700门/片)和高密度PLD。低密度PLD:FPLA、PAL和GAL 高密度PLD:CPLD和FPGA,表一 四种PLD 电路的结构特点,五、PLD的一般结构,六、PLD电路惯用画法,PLD的互补输出缓冲器,P
4、LD的三态输出缓冲图:,PLD的与门表示法:,PLD的或门表示法:,PLD的与门缺省表示法:,8.2 现场可编程逻辑阵列(FPLA),现场可编程逻辑阵列FPLA由可编程的与逻辑阵列和可编程的或逻辑阵列以及输出缓冲器组成 一、FPLA与ROM的比较 1)电路结构极为相似,都是由一个与逻辑阵列、一个或逻辑阵列和输出缓冲器组成。 2)ROM的与逻辑阵列是固定的,而FPLA 的与逻辑阵列是可编程的。 3)ROM 的与逻辑阵列将输入变量的全部最小项都译出了,而FPLA 的与逻辑阵列只产生所需要的少得多的乘积项。,ROM的基本结构,FPLA的基本结构,8.3 可编程阵列逻辑(PAL),一、PAL的特点PA
5、L器件由可编程的与逻辑阵列、固定的或逻辑阵列和输出电路三部分组成。它采用双极型工艺制作,熔丝编程方式。,二、PAL的基本电路结构,三、PAL的输出电路结构 1) 专用输出结构a. 其输出端是一个与或门、与或非门或者是互补输出结构;b. 其共同特点是所有设置的输出端只能用作输出使用;c. 该结构的PAL器件只能用来产生组合逻辑函数。,专用输出型(与或输出型),其输出也有三种类型 1)型号中带有字符H的芯片,如PAL10H8,输出高电平有效。 2)型号中带有字符L的芯片,如PAL12L8,输出低电平有效。 3)型号中带有字符C的芯片,如PAL20C1,输出为互补输出。,2) 可编程输入/输出结构输
6、出端是一个具有可编程控制端的三态缓冲器,控制端由与逻辑阵列的一个乘积项给出。同时,输出端有经过一个互补输出的缓冲器反馈回与逻辑阵列。,3) 寄存器输出结构 a.该结构在输出三态缓冲器和与-或逻辑阵列的输出之间串进了由D触发器组成的寄存器。同时,触发器的状态又经过互补输出的缓冲器反馈回与逻辑阵列的输入端。b.该结构不仅可以存储与或逻辑阵列的输出的状态,而且能很方便的组成各种时序逻辑电路。,四、PAL的应用,例:PAL 12H6,输入变量数,输出端数,输出方式,8 Q,PAL的应用,Q,五、PAL器件使用时的优缺点 PAL选定芯片型号后,其输出结构就选定 PAL有20多种不同的型号可供用户使用 P
7、AL器件的出现为数字电路的研制工作和小批量产品的生产提供了很大的方便 PAL采用的是双极型熔丝工艺,只能一次性编程 PAL输出方式是固定的,不能重新组态,因而编程灵活性较差。,8.4 通用阵列逻辑(GAL),一、GAL的特点 1、GAL采用电可擦除的CMOS(E2CMOS)工艺制造,可反复多次编程 2、GAL采用可编程的输出逻辑宏单元OLMC(Output Logic Macro Cell),输出组态灵活,具有很强的通用性 3、 GAL具有加密功能,二、GAL的电路结构,1.常用的GAL器件有GAL16V8和GAL22V10两种系列,它们的结构基本相同 2.GAL16V8有一个32*64位的可
8、编程与逻辑阵列 3.GAL16V8有8个输出逻辑宏单元(OLMC) 4.10个输入缓冲器,8个三态输出缓冲器和8个反馈/输入缓冲器 5.32列表示有16个输入变量,64行表示有64个乘积项,共有2048个可编程点 6.组成“或”逻辑阵列的8个或门分别包含于8个OLMC中,每一个OLMC固定连接8个乘积项,不可编程,三、GAL的输出逻辑宏单元(OLMC),1.OLMC中的或门完成或操作,有8个输入端,固定接收来自“与”逻辑阵列的输出,或门输出端只能实现不大于8个乘积项的与-或逻辑函数; 2.或门的输出信号送到一个受XOR(n)信号控制的异或门,完成极性选择,当XOR(n)=0时,异或门输出与输入
9、(或门输出)同相,当XOR(n)=1时,异或门输出与输入反相 3.OLMC中的四个多路选择器分别是输出数据选择器OMUX、乘积项数据选择器PTMUX、三态数据选择器TSMUX和反馈数据选择器FMUX,它们在控制信号AC(0)和AC1(n)的作用下,可实现不同的输出电路结构形式。,四、OLMC的五种工作模式 OLMC在SYN,AC(0),AC1(n)的控制下,可以重新组态,即可以工作在五种不同模式下: 专用输入模式 专用组合输出模式 带反馈的组合输出模式 时序逻辑的组合输出模式 寄存器输出模式 SYN为0或1用以决定被组态的OLMC是时序或组合逻辑电路,AC(0),AC1(n)用以控制OLMC的
10、电路结构,AC(0)是所有OLMC共用的,而AC1(n)则是每OLMC个单独具有的。,1)SYN=1,AC(0)=0,AC1(n)=1时,OLMC(n)的电路结构为专用输入模式(101)模式。此时输出三态缓冲器为禁止态而使相应的I/O端不能作输出只能作输入端使用,并且该输入信号需经邻级OLMC的FMUX反馈回“与”逻辑阵列输入。,2)SYN=1,AC(0)=0,AC1(n)=0时,OLMC(n)的电路结构为专用组合输出模式(100)。此时输出三态缓冲器处于工作状态,输出始终允许,异或门的输出经OMUX送到三态缓冲器。XOR(n)=0时输出的组合逻辑函数为低电平有效,当XOR(n)=1时为高电平
11、有效。当相邻OLMC的AC1(m)也为0时,FMUX接地,没有反馈信号,相应的I/O端只能作纯组合输出而不能作反馈输入使用。,3) SYN=1,AC(0)=1,AC1(n)=1时,OLMC(n)的电路结构为带反馈的组合输出模式(111)。输出三态缓冲器由第一乘积项控制,并且三态缓冲器的输出信号又反馈回“与”逻辑阵列的输入。在111模式下,只要有一个OLMC工作在111模式,则8个OLMC必然全工作在111模式;,4)SYN=0,AC(0)=1,AC1(n)=0时,OLMC(n)的电路结构为寄存器输出模式(010),是时序逻辑电路。引脚1是时钟信号CK输入端,引脚11是公共三态控制信号的输入端;
12、异或门的输出送D触发器寄存,D触发器的Q端输出,送到三态输出缓冲器,同时 端经FMUX反馈回“与”逻辑阵列输入。,5)SYN=0,AC(0)=1,AC1(n)=1时,OLMC(n)的电路结构为时序逻辑的组合输出模式(011)。此时,异或门的输出直接送往输出三态缓冲器,输出三态缓冲器由第一乘积项控制,而I/O(n)信号经FMUX反馈回“与逻辑阵列”。须注意的是,工作在011模式的OLMC不能单独存在,必须和寄存器输出的010模式的OLMC共存于一片GAL芯片中,也就是说,工作在011模式的OLMC是时序逻辑电路中的组合逻辑部分,,五、GAL的编程,与逻辑阵列,与逻辑阵列,电子标签,电子标签,保留
13、地址空间,结构控制字,.,.,.,整体擦除,保留,加密单元,行地址,031 32 33 59 60 61 62 63,82位,63 0,结构控制字(82位),PT63-PT32 12-15 12-19 16-19 PT31-PT0,六、其他类型的可编程逻辑器件 1)EPLD和CPLD是从PAL、GAL发展起来的阵列型高密度PLD器件,它们大多数采用了CMOS EPROM、E2PROM和快速闪存储器等编程技术,具有高密度、高速度和低功耗等特点。它们至少包含三种结构:可编程逻辑宏单元、可编程I/O单元、可编程内部连线。,2)FPGA结构与阵列型可编程逻辑器件不同,其结构类似于掩膜可编程门阵列(MP
14、GA),它有许多独立的可编程逻辑模块组成,用户可以通过编程将这些模块连接起来实现不同的设计。FPGA兼容了MPGA和阵列型PLD两者的优点,因而具有更高的集成度、更强的逻辑实现能力和更好的设计灵活性。 3)在系统可编程器件(ISP-PLD)是支持ISP技术的可编程逻辑器件,ISP技术是指对器件、电路板或整个电子系统的逻辑功能可随时进行修改或重构的能力,是一种先进的编程技术。ISP-PLD可以摆脱编程器,只需要通过计算机接口和编程电缆,直接在目标系统或印刷线路板上进行编程,使用起来更加方便和灵活。,*可编程逻辑器件的开发技术简介,开发系统,硬件,软件,PC机,编程器,编程电缆,专用开发软件,常用
15、的开发软件,Altera公司:MAX+plusII,Quartus公司:Foundation,Xinlinx公司:Alliance,Lattice公司:ispEXPERT,1、由JK触发器和PLA构成的时序逻辑电路如图所示,试分析其功能(写出状态转换表、画出状态转换图,描述其功能,并说明其能否自启动)。,驱动方程:,状态方程:,状态转换图:,六进制计数器,且有自启动能力,2、试用如图的PLA器件设计一保密锁逻辑电路。在此电路中,保密锁上有A、B、C三个按钮。当三个按扭同时按下时,或A、B两个同时按下时,或按下A、B中的任一位按钮时,锁就能被打开;而不符合上列组合状态时,将使电铃发出报警响声。要求写出必要的设计步骤,并画出包括PLA阵列图的逻辑图。 解:设A、B、C按下为1 ;不按为0打开锁Y1为1,报警Y2为1,A B C,Y1 Y2,E,