1、生产实习课程名称 模拟集成电路设计实习 学生学院_材料与能源学院_ 专业班级_10 微电子 2 班_学 号 3110007483 学生姓名_ 何俊鑫 _ 指导教师_ 贺小勇_2014 年 1 月 17 日模拟集成电路设计实习培训内容介绍培训目的1. 学会使用数模混合集成电路设计 EDA 工具进行简单的模拟集成电路设计的流程,包括 Cadence 的 Virtuoso 原理图输入、版图设计, Cadence 的 Spectre电路仿真,及 Mentor Graphics 的 Calibre 版图规则检查(DRC )、电路图版图一致性检查(LVS)。2. 学会使用三大常用的仿真方式(DC,AC,以
2、及 Transient)来对电路进行性能的验证与设计参数的调整培训内容本培训首先设计一个运算放大器,在该放大器中采用了一个理想的电流源做偏置。接着设计一个带隙基准源(Bandgap reference)来提供这个运算放大器中用到的电流源,然后对整个电路进行仿真验证。整个电路 Lab_top 电原理图以及仿真激励如下图所示。 最后,参加培训的学员要求对所设计的 Bandgap reference 进行版图设计以及 DRC、LVS 检查,时间充裕的学员进一步设计运算放大器的版图及对其进行 DRC/LVS 的检查。图 1-0 Lab_top 原理图上图中的运算放大器(opam)电路如下图所示,值得注
3、意的是,该运算放大器需要一个 current sink 做偏置,该 current sink 由上图中的 NM1 来提供。其中的 bandgap 电路如下图。Schematic 到 layout 的 Quick start一、Schematic (opam)1. 运行虚拟机 vmware;2. 在虚拟机界面中打开并运行 CentOS.vmx;3. 用户登陆,登录名:eda,登录密码:123456;4. 界面按鼠标右键-选 Open Terminal 进入 eda 根目录下的命令行界面;5. 输入 csh 并回车;6. 输入 icfbexport 方法: icfb 主界面, File/Export/CDL,如图 5 所示,随即进入图 6 所示的界面,填入 top cell name 项、output file 项及 run directory 项,ok 之后如出现图 7 所示信息则表示电路网表导出成功。