收藏 分享(赏)

关于DSP JTAG连不上的原因分析和解决办法.pdf

上传人:精品资料 文档编号:10019164 上传时间:2019-09-29 格式:PDF 页数:2 大小:130.99KB
下载 相关 举报
关于DSP JTAG连不上的原因分析和解决办法.pdf_第1页
第1页 / 共2页
关于DSP JTAG连不上的原因分析和解决办法.pdf_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述

1、E D A 3 6 0 实验室 关于 Ca d e n c e , D S P , F P G A 的 那点事 . h t t p : / / w w w . e d a 3 6 0 . n e t 关于 D S P JT A G 连 不上的 原 因分析 和 解决办法 DSP 调试 时 , 首先遇 到一 般会 是 JT AG 连不 上 , 说 实话 , 这个 问题 本身 不是 很难 , 但由 于影响的原 因太 多 , 还 真让 人 头疼 ; 不 过 , 若 JTA G 不 能 识别 T I 的 DSP , 则 一 般的 , 可 能存 在以下几个 方面 的原 因 : 1 、 仿 真器 有问 题

2、; 2 、 仿 真器 的驱 动有 问题 ; 3 、 目 标板 有问 题 ; 在此 , 我 们 先 来 讨论 仿真 器没问 题 , 和 仿真器 的驱 动正确 安装 的前 提下 , 因 目标板 的 原因导 致 JTA G 连 不上 的情 况 : 1 、 检查 DSP 的供 电 (C ore 电压 , I O 电 压 ) 是 否正 确 ? 纹波是 否满 足要 求 ? 上电 顺序是 否满 足要求 ? 2 、 检 查 DS P 的 供电 始终 是 否正确 ? 电 平是 否满 足要 求 ? 3 、 检 查 D SP 的 系统 复位 信 号是否 正常 ? NM I 管 脚的 接法是 否正 确 ? DSP 相

3、关 的所有 输入 脚的接法是 否正 确 ? 4 、 测 量 DS P 的 CLKO UT 是 否正确 ? 测 量上 电时 , DS P 是否会 去片 选 b oot - Flas h ? 3 、 EMU 0 和 EMU1 需要 上拉 , 手册 中要 求 1K ohm 这个 应该并 不严 格 , 不是 必须 的 ; 因 为我 手头上两块 板子 , 一 个用 的 4. 7 K , 一 个用 的 10K , 都 没问 题 ; 5 、 有 人怀 疑是 JTAG 供电 问题 , 手头 上的 板子 用的 都是 3. 3V , 可以 连接 , 没 问题 , 不必 5V ;6 、 检查 晶振 是否 起振 ,

4、查 看 CLK OUT 是否 有波 形输 出 , 将 CLKO UT6 引了 出来 , 这 个默认 是系统时钟 的六 分之 一 。 用 的 是 50MH z 外 部时 钟 , 20 倍 频模式 , 此处 输出 为 16 6MH z ; 在实 际调 试调试过 程中 , 经 常会 遇 到 JTAG 的时 钟是 5 0k Hz , 很 明显 , 时钟 有问 题 ; 7 、 JTA G 接 插件 与 DS P 之 间是否 装有 驱动 缓冲 芯片 , 这个 也不 是必 须的 ; 常 用到的 芯片 是 :SN74LV TH24 4 和 SN74 LVCH 1 6245AD GGR ; 8 、 US B 插

5、 口供 电不 足 , 如 果是台 式机 , 换 成机 箱后 面的 U SB 口 会好 些 ; 还有就 是复 位的 问题 , 这 个是经 常遇 到的 , 一 定要 先确认 复位 是否 正 常 ? 5 、 测 量 DS P 的 EMIF 总线 , 任意 两个 数据 线或 地址 线不要 有短 路或 接错 的现 象 ; 若 有条 件 ,可对 E MIF 总线 上的 负载 断 开再进 行 J TGA 连接 测试 ; 6 、 若 DS P 的 EMI F 总 线上 , 有 FPG A 设 备 , 则需 要先 下载 FPG A 的 程序 。 可 把 与 DS P 相 关的FPGA 所有 信号 都定 义为 输

6、 入 ; 7 、 正 确设 置 C CS , 打 开 CC S 后 , 点 击 de bug 中 rese t 后 , 若 不报 错 , 则一 般 驱动都 没有 问题 ; 8 、 手 动多 次复 位 DS P 后 再 尝试连 接 , 或连 接失 败后 重启 C CS 和 计算 机 ; 在确 认 DSP JTA G 设 计没 有 问题的 情况 下 , 可能 会是 C CS 或 者仿 真器 / 仿真 器驱 动的问 题 ; 参考解决 方法 : 1 、 重 装 CC S , 这一 项还 是 不要轻 易采 用了 吧 。 一年 来 , 我 没这 样做 过 ; 2 、 换 个电 脑 , 换个 仿真 器 ,

7、有一 种原 因是 你的 仿真 器版本 不行 , 比 如 X DS51 0 升级为XDS510 PLUS , 这 个 我 倒遇 到过 , 可以 尝试 一下 ; 4 、 重 装驱 动 , 查看 设备 管 理器中 驱动 是否 安装 好 , 驱动是 否 跟 CCS 保持 同一 安装路 径 , 复位程 序 usb 20re set 是否 可 以正常 复位 对于 驱动 , 可 以查看 “ CCSt udio _v3. 3 /cc/bi n” 路E D A 3 6 0 实验室 关于 Ca d e n c e , D S P , F P G A 的 那点事 . h t t p : / / w w w . e

8、d a 3 6 0 . n e t 径下的 “xd sfas t3.d ll” 文件 , 如果 这个 文件 是 16 0 K 大小 那么 驱动 就是 没有 装 好的 。 如 果出现这 样的 问题 , 即 使重 装驱动 往往 也不 能成 功 。 需要删 除该 “xd sfas t3.d l l” 文 件 , 然后断开 P C 和 仿真 器 , 重 新装 仿真器 驱动 。 安 装后 查看 “xdsf ast3 .dll ” 文 件大 小为 35 2K 即表示驱动 安装 成功 。 DSP JT AG 口相 关管 脚的 电 压 , 不 连接 仿真 器 和 连上 仿真器 跑起 来之 后两 种状 态 下

9、D SP J TAG的管脚 电压 情况 如下 ( 供 参考 ) : 1. 不连接 仿真 器时 : 连上仿 真器 跑起 来之 后 : DSP JT AG 管脚 电压 EMU0: 3. 2 V EMU1: 3.18V TCK: 1.6 5 V TDO: 0.30V TDI: 1.6 5 V TMS: 0.00V TRST: 3. 28 V 本文 由 E D A 36 0 实验 室 参 考网上 若干 朋友 的帖 子以 及结合 自己 工程 实际 整理 所得 ; E D A 3 6 0 实验室 : h t t p : / / w w w . e d a 3 6 0 . n e t 关于 C a d e n c e , D S P , F P G A 的那点事 . DSP JT AG 管脚 电压 EMU0: 0.2 5 V EMU1: 3.3V TCK: 3.3V TDO: 0.0V TDI: 0.0V TM S: 0.0V TRST: 0.0V

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 企业管理 > 管理学资料

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报