ImageVerifierCode 换一换
格式:PPT , 页数:54 ,大小:4.85MB ,
资源ID:950195      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-950195.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(微型计算机原理及接口技术 林志贵 第9章 可编程计数定时控制器8253a新.ppt)为本站会员(无敌)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

微型计算机原理及接口技术 林志贵 第9章 可编程计数定时控制器8253a新.ppt

1、在线教务辅导网: http:/ 更多课程配套课件资源请访问在线教务辅导网2018/5/5 1第 9 章 可编程计数 /定时控制器8253A 2018/5/5 2本章主要内容9.1 基本概念 9.2 8253A的内部结构和引脚 9.3 8253A的编程 9.4 8253A的工作方式 9.5 8253A的应用2018/5/5 39.1 基本概念定时 用途 : 定时 打铃、 石英钟 、 红绿灯 、 动态存储器 的刷新定时 、 系统的日历时钟计数 用途 : 生产线 、 出租车计 费、 点钞 机定时方式软件定时不可编程硬件定时可编程硬件定时2018/5/5 49.1 基本概述 1. 软件定时通过执行延迟

2、子程序 , 达到定时目的。延迟子程序包含一定的指令 , 设计者要求对这些指令的执行时间进行严密的计算或者精确的测试 , 以便确立延迟时间是否符合要求。定时时间较长时,一般采用循环程序优点 :不需添加硬件设备,只需编制有关延时程序缺点 :增加 CPU的开销,时间越长,开销越大,浪费CPU资源单稳态延时电路或计数电路来实现延时或定时 ( 如 : 555)优点 :不增加 CPU的开销缺点 :器件容易老化,导致定时不准( RC决定脉冲宽度)2.不可编程的硬件定时2018/5/5 59.1 基本概述 结合软件定时及不可编程的硬件定时的方法,并将它们作成一个通用的器件工作原理 :计数器 /定时器计数或定时

3、达到确定值时,可以自动产生一个输出特点 :计数器 /定时器与 CPU可同时做不同的工作,计数或定时时,不占用 CPU, 并且利用计数 /定时器产生中断信号,还可以建立多作业环境,提高了 CPU 的效率3. 可编程的硬件定时2018/5/5 69.1 基本概述 可编程计数器 /定时器的功能 : 计数器,设置计数初值后,计数器被启动, 减 1计数,当减为 0时,输出一个信号 定时器,设置计数初值后,启动减 1计数,按定时常数不断的输出为时钟周期整数倍的定时间隔二者 共同点 :都基于减 1计数二者 区别 : 计数时,减到 0之后,输出一个信号结束定时时,不断产生信号2018/5/5 79.2 825

4、3A的内部结构和引脚2018/5/5 89.2 8253A的内部结构和引脚 8位三态缓冲器 , CPU通过数据总线缓冲器向 8253写入数据和命令或从数据总线缓冲器向 8253读取数据或状态信息功能 : 向 8253写入确定工作方式的命令 向 8253计数器寄存器装入计数初值 读出 8253的计数值8253内部操作的控制部分 , 接受来自系统总线的信息,产生控制整个芯片的控制信号A1A0: 端口选择信号,由 CPU输入,选择 3个通道和控制端口1. 数据总线缓冲器2. 读写控制逻辑2018/5/5 99.2 8253A的内部结构和引脚 RD、 WR : 输入低电平有效RD : CPU读取 A1A0所选定通道内计数器的当前值WR : CPU向 8253控制字寄存器或向计数器置计数初值CS : 片选信号,低电平有效通常由端口地址的高位地址译码形成A1 A00 00 1通道 0通道 11 01 1通道 2控制字寄存器端口2018/5/5 10

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报