ImageVerifierCode 换一换
格式:DOC , 页数:12 ,大小:76.50KB ,
资源ID:9499547      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-9499547.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(计算机组成原理自测练习题.doc)为本站会员(gnk289057)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

计算机组成原理自测练习题.doc

1、1计算机组成原理自测题一.填空1.十进制数 132.75对应的十六进制数是_80.c_。2.用 1位奇偶校验能检测出一位主存错误的百分比是_100%_。3.微机的发展以_微处理器_技术为标志。4.X补=X0X1X2Xn(n 为整数),它的模是_2 n+1_。5.n+1位的定点小数,其补码表示的是_-1EY MY右移三位 EY+3得Y浮点数=0.000101*26 。2.尾数求和: MX 0.111000MY +0.000101 0.111101 3.尾数规格化 MC=0.111101*264.舍入。尾数未超过规范围,无须做舍入处理。105.判断是否一处,符号位 00,无溢出。3.何谓 DMA方

2、式?DAM 控制器可采用哪几种方式分时使用内存?DMA是一种完全由硬件进行 I/O数据交换的工作方式。DMA 控制器从 CPU完全接管对总线的控制,数据交换不经过 CPU,而是直接在内存和 I/O设备之间进行。DMA 控制使用三种方式与 CPU分时使用内存。(1)停止 CPU访问内存。当外设要求传送一批数据时,由 DMA控制器发出一个停止信号给 CPU,DMA 控制器获得总线控制权后开始进行数据传送。一批数据传送完毕后,DMA 控制器通知 CPU可以使用内存,并把总线控制权交还给 CPU。(2)周期挪用。当 I/O设备没有 DMA请求时,CPU 按程序要求访问内存,一旦 DMA控制器访存,则

3、I/O设备挪用一个或几个周期。(3)DMA与 CPU交替访问内存。一个 CPU周期可分为 2个周期,一个专供DMA控制器访存,另一个专供 CPU方存。不需要总线使用权的申请、建立和归还过程。4.在数据交换过程中,DMA 接口有哪些功能?画出 DMA工作过程的流程图(不包括预处理和后处理)。在数据交换过程中,DMA 接口的功能有:(1)向 CPU提出总线请求信号。(2)当 CPU发出总线响应信号后,接管对总线的控制。(3)向存储器发地址信号,并能自动修改地址指针。(4)向存储器发读/写控制信号,进行数据传送。(5)修改字计数器,并根据传送字数判断 DMA传送是否结束。(6)发 DMA结束信号,向

4、 CPU申请程序中断,报告一组数据传送完毕。DMA工作过程流程图如下:115.设刷存的总带宽的 50%用于刷新屏幕,保留 50%带宽用于其他非刷新功能。若显示工作方式采用分辨率为 1024768,颜色深度为 3B,帧频(刷新速率)为72Hz,计算刷存总带宽。带宽=分辨率*颜色深度*帧频=1024*768*3*72=16588kb=162M,总带宽=162*100/50=312M6.某计算机采用微程序控制器设计,已知每条机器指令的执行过程均可分成8条微指令组成的微程序,该机指令系统采用 6位定长操作码格式,控制器至少能容纳多少条微指令?26*8=5127. CPU执行一段程序时,cache 完成存取的次数为 1900次,主存完成存取的次数为 100次,已知 cache存取周期为 50ns,主存存取周期为 25ns,求cache/主存系统的效率和平均访问时间。12h=1900/(1900+100)=0.95主存:r=250/50=5效率=1/(5+(1-5)*0.95)=83.3%时间 50/0.833=60ns

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报