ImageVerifierCode 换一换
格式:PPT , 页数:17 ,大小:458.50KB ,
资源ID:8215694      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-8215694.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字逻辑课件第6章节拍分配器.ppt)为本站会员(yjrm16270)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

数字逻辑课件第6章节拍分配器.ppt

1、6.5 节拍分配器,在数字系统中,为控制各功能部件协调有序地完成运算和操作,要求系统控制器正确地发出一系列在时间上有先后顺序的控制信号。在控制器中,能够产生这种控制信号的部件称为节拍分配器。当分配器的输出为电平信号时,称为节拍发生器;当分配器的输出为脉冲(脉冲宽度通常与主时钟脉冲宽度相同)时,称为脉冲发生器。,按节拍分配器的结构,分为计数型和移位型两类。,6.5.1 计数型节拍分配器,由二进制计数器和译码器组成。二进制计数器在计数脉冲(时钟脉冲)的操作下,状态依次转换,且在有效状态内循环,通过译码器的“翻译”,就可获得顺序的节拍信号或脉冲信号。,显然,n位二进制计数器有2n个不同状态,经过译码

2、器的译码可获得2n个顺序的节拍信号或脉冲信号。,例1:采用74LS163和74LS138设计一个五输出节拍发生器。,解:用74LS163构造000100五进制计数器(同步清零),输出作为74LS138的变量输入,从74LS138的输出端引出相应的序列电平信号(低有效)。,1 0 0,/S0 /S1 /S2 /S3 /S4,请同学自己画出时序图,例2:用Verilog HDL描述一个计数型五节拍发生器。,module jiepai_5 (clk, reset, s, y1, y2) ;input clk, reset;output 4:0 s, y1, y2 ;reg 4:0 s ;reg 2:

3、0 temp ; / ?assign y1=(clk=1)? s : 0 ; / ?assign y2=(clk=0)? s : 0 ; / ?always ( posedge clk or negedge reset )if ( !reset ) temp=3b000 ;else if ( temp=3b101 ) temp=3b001 ; / ?else temp=temp+1 ;always ( temp )case ( temp )3b001 : s=5b00001 ;3b010 : s=5b00010 ;3b011 : s=5b00100 ;3b100 : s=5b01000 ;3b

4、101 : s=5b10000 ;default : s=5b00000;endcase endmodule,计数型五节拍发生器仿真波形,节拍波形,clk=1,脉冲波形,clk=0,脉冲波形,6.5.2 移位型节拍分配器,由移位型计数器和译码器组成。,1.环形计数器可直接用作节拍分配器,环形计数器时序波形。,已见过该电路的Verilog HDL描述,2.基于扭环形计数器的节拍发生器,八个脉冲构成一个循环。,逻辑门?译码器?,扭环形移位计数器的时序波形,如何用Verilog HDL描述?,通过波形可见需要译码电路?,按照启动后的循环顺序,对八个有效状态进行译码,输出定义为Y0、Y1、Y2、Y3、

5、Y4、Y5、Y6、Y7,可得到关于译码输出的卡诺图。,请同学自己完成译码电路和 扭环形计数器的连接,并画 出时序图。,例1:采用74LS194和译码电路设计一个五输出的移位型节拍分配器。,解:根据题意,用74LS194构造模5扭环形计数器,然后根据有效循环状态设计译码电路。,请同学完成电路连接。思考:若用74LS138 进行译码,应如何设计。,000不能当作无关态使用,作业:1.采用Verilog HDL描述计数型十输出正脉冲发生器。,2.采用Verilog HDL设计一个五输出的移位型节拍分配器。,(提示:根据状态变化图,case描述移位计数器,再对其输出译码。),思考:如何用Verilog

6、 HDL描述基于最大长度移位计数器的节拍发生器和脉冲发生器。,课堂练习,采用74LS194和适当的逻辑门设计输出 Z=A7A6A5A4A3A2A1A0=11010011的不规则 电平(脉冲)序列发生器。(A7先输出),解:1.序列信号发生器可由移位寄存器和反馈逻辑构成,2.根据题意、74LS194逻辑符号、功能表分析所要产生的输出序列,初态,移位脉冲作用后,RIN,RIN,3.根据上述分析,列出移位寄存器状态转移表和RIN输入,4.作RIN的卡诺图,5.画出电路连接图,CP,电路工作时,首先S1S0=11,置数;然后,S1S0=01,右移。,1 0 1 1,思考:用左移如何实现。,再思考:,用计数器和多路选择器如何实现11010001序列发生器?,用Verilog HDL如何描述?,

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报