ImageVerifierCode 换一换
格式:DOC , 页数:15 ,大小:535.50KB ,
资源ID:6585585      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-6585585.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(采用74LS192设计的4、7进制计数器.doc)为本站会员(cjc2202537)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

采用74LS192设计的4、7进制计数器.doc

1、电子设计基础课程报告设计题目: 4/7 进制计数器设计学生班级: 通信 0902学生学号: 20095972学生姓名:指导教师:时 间: 2011. 624西南科技大学信息工程学院一. 设计题目及要求1、题目:4/7 进制计数器设计:采用 74LS192(40192) 。2、要求:a、数码管显示状态。b、用开关切换两种进制。c、计数脉冲由外部提供。二. 题目分析与方案选择由题目及其要求分析可知,首先要使用 74LS192 或 40192 设计一个 4进制计数器和一个 7 进制计数器,然后通过数码管来显示状态。两种进制间的切换可以通过一个单刀双掷开关来实现。其重点和难点在于设计一个4 进制计数器

2、和一个 7 进制计数器。通过分析 74LS192 和 40192 的特点,发现可以使用清零法来设计一个4 进制计数器,而 7 进制则不能直接通过置数或者清零获得。因此我选择采用置数法将 74LS192 或 40192 设计的从 0 到 7 的 8 进制计数器改装为从1 到 7 的计数器,然后再通过一个减法器使从 1 到 7 的计数器变为从 0 到6 的 7 进制计数器。而减法器可以使用集成加法器和四个异或门来实现。三. 主要元器件介绍在本课程设计中,主要用到了 74LS192 计数器、7447 译码器、74LS00 与非门、7408 与门、74LS136 异或门、74283 加法器、七段数码显

3、示器和一个单刀双掷开关等元器件。一、十进制同步可逆计数器 74LS192功能如下:1. 异步清零。74LS192 的输入端异步清零信号 CR,高电平有效。仅当CR=1 时,计数器输出清零,与其他控制状态无关。2. 异步置数控制。LD 非为异步置数控制端,低电平有效。当 CR=0,LD非=0 时,D1D2D3D4 被置数 ,不受 CP 控制。3. 加法计数器,当 CR 和 LD 非均无有效输入时,即当 CR=0、LD 非=1,而减数计数器输入端 CPd 为高电平,计数脉冲从加法计数端 CPu 输入时,进行加法计数;当 CPd 和 CPu 条件互换时,则进行减法计数。4. 保持。当 CR=0、LD

4、 非=1(无有效输入) ,且当 CRd=CPu=1 时,计数器处于保持状态。5. 进行加计数,并在 Q3、Q0 均为 1、CPu=0 时,即在计数状态为1001 时,给出一进位信号。进行减计数,当 Q3Q2Q1Q0=0000,且CPd=0 时,BO 非给出一错位信号。这就是十进制的技术规律。在设计过程中,我主要利用 74LS192 的计数功能,通过置数法和清零法将其改造为一个 4 进制计数器和一个 7 进制计数器。74LS192 功能表74LS192 引脚图二、显示译码器1七段数码显示器七段式数码显示器是目前使用最广泛的一种数码显示器。这种数码显示器有分布在同一平面的七段可发光的线段组成,可用

5、来显示数字、文字、符号。最常用的七段数码显示器有半导体数码管和液晶显示器两种。根据发光二极管的连接形式不同,分为共阴极显示器和共阳极显示器(如图) 。共阴极显示器将七个发光二极管的阴极连接在一起,作为公共端。在电路中,将公共端接于低电平,将某段二极管的阳极为高电平时,相应段发光。共阳极的显示方式和共阴极相反。三、7447 显示译码器七段显示器译码器把输入的 BCD 码,翻译成驱动七段 LED 数码管各对应段所需的电平。七段显示译码器 7447 是一种与共阴极数字显示器配合使用的集成译码器。它用于对十进制数的 8421BCD 码进行译码,以驱动七段显示器显示十进制数字。其输入为 8421BCD

6、码,输出高电平有效,可直接驱动阴极显示器,其功能表和 7448 的功能表一样如图所示,表中1015 六个状态一般不用。除了译码输入、输出外,7447 还有三个辅助控制端,以增强器件功能。 U 37 4 4 7 NA7B1C2D6O A 1 3O D 1 0O E 9O F 1 5O C 1 1O B 1 2O G 1 4 L T3 R B I5 B I / R B O4四、74283 加法器每一位的进位信号送给高位作为输入信号,因此,任一位的加法运算必须在低一位的运算完成之后才能进行,这种进位方式成为串行进位,这种加法器的逻辑电路较为简单。74283 管脚图74283 原理图四. 电路设计及计

7、算1. 选择一个方波信号发生器作为输入信号源;CP2 利用 74LS192,通过清零法设计一个四进制计数器,状态图如下:0000 000101000011 00103、利用 74S192 通过置数法设计一个从 1 到 7 的计数器,状态图如下:0001 0010 00110111 0110 0101 0100然后通过减法器在每一个状态的基础上减去一个 1,从而实现一个 7 进制计数器。减法器电路如图所示U774283NSUM_4 10SUM_3 13SUM_1 4SUM_2 1C4 9B411A412B315A314B22A23B16A15C07U8A74LS136DU9B74LS136DU1

8、0C74LS136DU11D74LS136DGNDVCC5V4、通过一个单刀双掷开关控制信号源,从而进行四进制和七进制之间的转换。接 4 进制计数器接 7 进制计数器接地5、进行四进制计数时,在 74LS192 后面接一个 7447 显示译码管,将8421BCD 码转换成十进制,最后通过一个七段显示数码管来显示数据输出状态。6、在进行七进制计数时,用 40192 进行置数法计数,预置数为 0001,计数到 1000 后反馈到置数端,循环计数,后面接一个 74238 加法器构成的减法器,使输出显示数字在 00000110 之间计数,在经过 7447 译码管将其转化为十进制数 06,从而实现七进制

9、计数器功能。五、原理图、仿真图及结果分析、PCB 版图原理图如下所示:仿真及结果分析MULTISIM 仿真图四进制波形七进制波形PCB 板排布2. PCB 原理图如下:PCB 顶层PCB 底层总结:完成这次课程设计之后,我觉得自己在电子设计过程中收获了很多,在这过程中我遇到了很多困难:在电路仿真时候,我觉得原理图是正确的,但运行不出想要的结果,我把 74LS192换成了同样是计数器的 74LS161,结果可以实现 4、7 进制的转换,于是我认为时芯片出了问题,找到老师说明了我的问题后,才知道是这个芯片本身特点,要根据它自身的性质来修改原理图;还有,接地的标号中要把 Net 选项选为 GND,不然在 PCB制作中将没有接地这一个选项出现;在 PCB 板制作时,要对元器件不断调整位置来使排版最佳。体会:通过这次课程设计,我对电子设计又有了更深了解,这过程中遇到的困难正是我所收获的,解决它们的过程也是我自身能力提高和拓展知识的过程。我的专业要求要有很强的动手能力,只有亲自经历,才能把书本的理论知识和实践结合起来,巩固所学知识。完成这次课程设计增强了自己在专业设计方面的信心,鼓舞了自己,对我以后的学习很大帮助。

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报