ImageVerifierCode 换一换
格式:DOC , 页数:13 ,大小:822.50KB ,
资源ID:4240022      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-4240022.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(USB_Blaster用户手册.doc)为本站会员(Facebook)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

USB_Blaster用户手册.doc

1、USB Blaster 用户手册http:/ 1 产品相关介绍 o 1.1 产品简介 o 1.2 Altera USB Blaster 用户手册(英文) 2 设备连接 o 2.1 设备连接与软硬件平台 o 2.2 连接到 PC 机 o 2.3 连接到目标板的接口简介 3 软件使用说明 o 3.1 软件简介 o 3.2 利用 JTAG 接口在线配置 FPGA(掉电后配置丢失,需要重新下载) o 3.3 利用 JTAG 接口编程串行配置器件(掉电后配置不丢失) 产品相关介绍 产品简介 USB Blaster 适用于 ALTERA CPLD/FPGA 器件,可以通过计算机的 USB 接口对器件及其配

2、置芯片进行编程、调试等操作。 USB Blaster 功能简述 - 支持 ALTERA 公司全系列 CPLD/FPGA 器件- 支持 ALTERA 公司全系列主动串行配置器件 - 支持 ALTERA 公司全系列增强配置器件 - 支持 ASPSJTAG 三种下载模式 - 高速、稳定,内部采用 FT245R+CPLD 设计 - 支持 1.2-5V 编程电压 - 支持 SignalTap II 嵌入式逻辑分析仪 - 支持 Nios II 嵌入式处理器的通信和调试 支持的软件 - Quartus II 集成开发环境 - NIOS II IDE 集成开发环境 - NIOS II EDS 集成开发环境 支

3、持的器件 - CPLD:MAX3000、MAX7000A/B/S、MAX9000 和 MAX II 等 - FPGA:Stratix、Stratix II、Cyclone、Cyclone II、CycloneIII、ACEX 1K、APEX 20K 和 FLEX 10K 等 - 主动串行配置器件:EPCS1、EPCS4、EPCS16 等 - 增强配置器件:EPC1、EPC4 等 - 新器件不断增加中 产品特性 - 采用高速下载方案:FT245+CPLD+244,下载速度接近原装 ALTERA USB BLASTER - 相比其它下载方案,如 68013 或 C8051F 等方案,速度快 1-3

4、 倍与 PC 机的连接 - 通过 USB 2.0 接口与计算机连接与目标板的连接 - 通过 JTAG、AS 或 PS 接口与目标板连接 USB Blaster 状态灯说明 - 红灯是电源灯- 绿灯是信号指示灯。进行软件下载时,绿灯闪烁说明下载正常Altera USB Blaster 用户手册(英文) Altera USB Blaster 用户手册参考 设备连接 设备连接与软硬件平台 一个完整的 CPLD/FPGA 开发环境,需具备“软件开发平台 ”和“硬件开发平台”。 软件开发平台: - HDL 开发软件:Quartus II- SOPC 构建平台:SOPC Builder- DSP 构建平台

5、:DSP Builder- NIOS II 软件开发平台:NIOS II EDS- 仿真软件:Modelsim-Altera- 另外对第三方综合、仿真等工具提供了软件接口硬件开发平台:硬件开发平台很简单,只需要一台 PC、一条编程电缆便可对 CPLD/FPGA 进行在线配置或对配置芯片进行编程 连接到 PC 机 使用 USB 连接 PC 机 第一次把设备连接至电脑,您需要安装设备驱动,驱动由 ALTERA 公司提供,随 Quartus II 软件一起提供给用户。 安装过程详见: USB Blaster 驱动安装教程图示安装教程: Before you begin the installatio

6、n, verify the USB-Blaster driver is located in your directory: driversusb-blaster连接到目标板的接口简介 下表为 JTAG、AS 、PS 接口定义: JTAG AS PS PIN 信号 描述 信号 描述 信号 描述 1 TCK 时钟信号 DCLK 时钟信号 DCLK 时钟信号 2 GND 信号地 GND 信号地 GND 信号地 3 TDO 数据输出 CONF_DONE 配置完成 CONF_DONE 配置完成 4 VCC(TRGT) 电源 VCC(TRGT) 电源 VCC(TRGT) 电源 5 TMS JTAG 状态

7、机控制 nCONFIG 配置控制 nCONFIG 配置控制 6 NC nCE cyclone 芯片使能 NC 7 NC DATAOUT 主动串行数据输出 nSTATUS 配置状态 8 NC nCS 串行设备选择 NC 9 TDI 数据输入 ASDI 主动串行数据输入 DATA0 数据输入 10 GND 信号地 GND 信号地 GND 信号地 标准 JTAG 接口:标准 AS 接口:标准 PS 接口:软件使用说明 软件简介 FPGA 常用开发软件简介 软件名称 简介 Quartus II Quartus II 是 Altera 公司的综合性 PLD 开发软件,支持原理图、VHDL、Verilog

8、HDL 以及 AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整 PLD 设计流程。 SOPC Builder SOPC Builder 是一个强大的系统开发工具,能使用户在很短的时间内定义并且生成一个片上系统;SOPC Builder 作为 Quartus II 软件的一部分提供给用户。 NIOS II EDS NIOS II EDS(NIOS II Embeded Development Suite)是一款面对所有 NIOS II处理器的软件开发环境。只需要一个运行在 PC

9、上的 NIOS II EDS 软件,一个ALTERA FPGA,一条下载电缆,用户就能进行 NIOS II 系统的程序编写或者与SOPC 系统通信。 SignalTap II SignalTap II 全称 SignalTap II Logic Analyzer,是一款功能强大且极具实用性的 FPGA 片上 debug 工具软件,可以捕获和显示实时信号,观察在系统设计中的硬件和软件之间的互相作用。 Modelsim-Altera Mentor 公司为 ALTERA CPLD/FPGA 量身定做的一款仿真软件,具有 RTL 级和门级仿真等功能。 通过开发板的 JTAG 接口既能实现对 FPGA

10、器件的在线配置,也可编程串行配置器件。 以下配置皆以 EP3C16 为例,配置时要选对应的芯片型号,如:你用的芯片是 Cyclone II系列的 EP2C8,那么下面操作涉及到配置为 Cyclone III 的改为 Cyclone II,涉及到配置为EP3C16 的改为 EP2C8利用 JTAG 接口在线配置 FPGA(掉电后配置丢失,需要重新下载) 使用 Quartus II 下载示例程序中的 Verilog 和 VHDL,可参看视频教程: Verilog 程序下载视频教程VHDL 程序下载视频教程 在您编译完成后,就可进行配置信息的下载了,图示具体步骤如下: 1. Tools- Progr

11、ammer,打开 Programmer 对话框,如下图所示:2. 点击左上角 Hardware setup,如下图所示:3. 打开 Currently selected hardware 下拉菜单,选择 USB_blaster,然后单击 close,如下图所示:4. 点击 Add file,选择 Quartus ii 生成的 SOF 文件,之后勾选 program/configure,如下图:5. 点击 Start,配置开始。 利用 JTAG 接口编程串行配置器件(掉电后配置不丢失) 1. 在 File 菜单下拉菜单中选择 convert/programming files,操作步骤如下图:

12、1. 点击 Generate,几秒钟后会提示成功;和下载 sof 配置文件类似,打开programmer 对话框,进行设置,下载 MODE 选择 JTAG,然后把刚才生成的 jic 文件加载进去,如下图所示:2. 点击 start 开始下载,下载速度会有点慢,这是正常的,因为这个过程首先要对FPGA 进行配置,之后再通过 JTAG-ASMI bridge 编程 Flash。3. 之后切断电源,然后再次重新上电, (或者按下板子的 nconfig 按键) ,之后 FPGA重配置,说明程序已经固化成功。取自“ http:/:80/w/index.php?title=USB_Blaster 用户手册&oldid=3262”

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报