ImageVerifierCode 换一换
格式:PPT , 页数:18 ,大小:146KB ,
资源ID:3327428      下载积分:20 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-3327428.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(8088总线操作和时序 PPT课件.ppt)为本站会员(微传9988)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

8088总线操作和时序 PPT课件.ppt

1、8088的总线操作和时序,8088基本结构 8088的总线 时序的基本概念及8088时序,一、8088基本结构,1、8088分成两大部件 (1)执行部件EU 负责指令的执行、和对其他部件的控制 包括通用寄存器、ALU、Flag(标志)和EU控制单元 (2)总线接口单元BIU 负责微处理器与存储器、I/O接口的信息传递 包括段寄存器、IP、总线接口控制逻 辑、指令队列等,BIU的功能和组成,1、取指令 2、传送数据 3、形成物理地址 - 4个段地址(CSDSESSS) IP 指令队列 20位的地址加法器,EU 的功能和组成,1、指令译码、执行指令 2、向BIU送偏移地址信息 3、管理通用寄存器、

2、和标志寄存器 - 1、通用寄存器、标志寄存器、 2、运算器部件、指令部件,2、寄存器结构,寄存器组:数据寄存器指针寄存器变址寄存器段寄存器,3、8088的引脚,40脚双列直插式 20根地址线 8根数据线(分时复用,ALE) NMI 非屏蔽中断请求 INTR 屏蔽中断请求CLK 时钟 RESET 复位 READY存储器或I/O接口的 应答 TEST INTA 中断响应信号 ALE 地址锁存信号,S3-S6分时复用(和周期状态有关) T1 状态时输出高四位地址IO操作时不使用 T2、T3、Tw、T4输出本身状态 S3、S4指示被使用的段寄存器 0 0 ES 0 1 SS 1 0 CS 1 1 DS

3、 S5中断允许标志 S6始终为低,二、8088的总线,1、8088的两种组态 当要利用8088构成一个较小的系统时,系统的地址总线可以由CPU的AD0AD7、A8A15、A16A19通过地址锁存器8282构成,数据总线直接由AD0AD7提供,也可以通过发送/接收接口芯片8286供给(增大总线的驱动能力),系统的控制总线直接由CPU的控制线供给。,若要构成的系统较大,要求有较强的驱动能力,8088要通过一个总线控制器8288来形成各种总线周期,控制信号由8288给出。这时,8088就处在最大组态。 在两种组态下,8088引脚的脚2431有不同的名称和意义,引脚MN/MX定义8088处在什么组态。

4、当MN/MX连接电源(+5V)时则为最小组态,若接地则为最大组态。,(1)最小组态,最小组态下引脚2431定义如下 IO/M:区分是访问存储器还是I/O。 /WR /INTA:CPU输出的中断响应信号。 ALE DT/R:数据发送/接收信号。 /DEN:数据允许信号 HOLD,HLDA:总线请求和总线请求响应信号。 /SSO:系统状态信号,IO/M DT/R SSO 性能 1 0 0 中断响应 1 0 1 读I/O 1 1 0 写I/O 1 1 1 Halt 0 0 0 取指 0 0 1 读存储器 0 1 0 写存储器 0 1 1 无源,8284 时钟发生器,CLK,READY,RESET,等

5、待状态 发生器,MN/MX,IO/M,/INTA,/RD,/WR,DT/R,/DEN,AD0AD7,ALE,A8A19,+5V,STB,/OE,8282,8286,T,/OE,MCS-80 外设,2716 (ROM),2147 (RAM),地址,数据,(2)最大组态,最大组态下引脚2431定义如下 /S2、/S1、/S0:区分是访问存储器还是I/O。 /RQ/GT0、/RQ/GT1:总线请求/允许信号 /LOCK:CPU占用系统总线锁存信号。 QS1、QS0:指示8088内部指令队列状态。 QS1 QS0 性能 0 1 无操作 0 1 队列中操作码的第一个字节 1 0 队列空 1 1 队列中的

6、其他字节,/S2 /S1 /S0 性能 0 0 0 中断响应 0 0 1 读I/O 0 1 0 写I/O 0 1 1 Halt 1 0 0 取指 1 0 1 读存储器 1 1 0 写存储器 1 1 1 无源,8284 时钟发生器,CLK,READY,RESET,等待状态 发生器,MN/MX,/S0,/S1,/S2,/LOCK,AD0AD7,A8A19,GND,STB,/OE,8282,8286,T,/OE,MCS-80 外设,2716 (ROM),2147 (RAM),地址,数据,/S0,/S1,/S2,DEN,DT/R,ALE,/MROC,/INTA,/AIOWC,/MWTC,/AMWC,/

7、IORC,/IOWC,三、8088的时序,1、时序的基本概念 (1)指令周期、总线周期和T状态 指令周期(Instruction Cycle):执行一条指令所需要的时间。 总线周期(Bus Cycle):CPU从存储器或输入输出端口存取一个字节所需的时间。每个指令周期可划分为若干的总线周期。 每个总线周期包含4个T状态(T State),即T1、T2、T3、T4。每个T状态是8088处理动作的最小单位,即时钟周期(Clock Cycle)。,4个状态,T1: 输出地址并锁存 T2:取消地址 T3:数据在总线上 T4:读写数据,结束总线周期,(2)Tw状态 READY准备就绪输入线决定是否在T3、T4状态之间插入Tw状态。 存储器或输入输出设备准备就绪时置READY为高;否则置为低。 CPU在T3的下降沿采样READY,如不为高则插入Tw状态。并且在Tw的下降沿继续采样READY信号,为低则继续插入Tw状态,直到READY维高进入T4状态。,2、8088时序 (1)存储器读周期 (2)存储器写周期 (3)I/O周期与存储器读写时序相同,IO/M有效电平与存储器相反。 (4)中断响应周期第一个周期使A15-A0浮空,第二个周期外设应向 数据线上传送中断向量。两个周期都给出INTA信号,向量类型,CLK,ALE,/INTA,AD7AD0,中断响应周期,

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报