ImageVerifierCode 换一换
格式:DOC , 页数:8 ,大小:592KB ,
资源ID:2283076      下载积分:20 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-2283076.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字电路与逻辑设计实验1new.doc)为本站会员(dzzj200808)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

数字电路与逻辑设计实验1new.doc

1、 Quartus2 原理图输入法设计1 实验名称和任务要求实验名称:Quartus2 原理图输入法设计。实验目的:1 熟悉用 Quartus2 原理图输入法进行电路设计和仿真。2 熟悉实验板的使用。实验内容:1 用逻辑门设计实现一个半加器,仿真验证其功能,并生成新的半加器图形模块单元。2 用实验内容 1 中生成的半加器模块和逻辑门设计实现一个全加器,仿真验证其功能,并下载到实验板测试,要求用拨码开关(SW1SW3)作为输入,发光二极管(LD1LD2)作为输出。3 用 D 触发器设计一个四位可以自启动的环形计数器,仿真验证其功能,并下载到实验板测试。2 设计思路和过程(1) 半加器的设计:通过对

2、半加器的逻辑功能的分析可以知道,半加器完成 2 进制加法并有进位功能,因此使用与门和异或门即可完成逻辑功能。打开 Quartus2 并创建工程文件后,添加与门和异或门,2个输入端,2 个输出端,并连线,即完成半加器的电路设计。(2) 全加器的设计:通过对全加器的逻辑功能的分析可以知道,全加器完成带有后位进位的 2 进制加法并向前进位,因此用(1)中的 2 个半加器和一个或门就可以完成该逻辑功能。即完成 3 个 2 进制数的相加,一个半加器的其中一个输入端借另一个的 S 输出端,该半加器的 S 输出端即为全加器的 S 输出端。2 个半加器的 CO 进位端进行或运算后的输出即为全加器的 CO 输出

3、。(3) 环形计数器的设计:通过对环形计数器的逻辑功能的分析可以知道,该环形计数器完成 4 位循环计数,并可以自启动。因此需要 4 个 D 触发器,4 个 D 触发器依次想连并且第一第二第三个 D 触发器的输出进行或非运算后接入第一个 D 触发器的输入端,即可完成自启动的计数功能,CP 时钟脉冲接入每个触发器即完成电路设计。3 实验原理图半加器原理图全加器原理图环形计数器原理图4 仿真波形图半加器仿真波形全加器仿真波形环形计数器仿真波形5 仿真波形图分析。(1)半加器仿真波形分析:当半加器的 2 个输入端都输入 0 时,即 P=Q=0 时,S=0,进位端 CO=0.当半加器 2 个输入端有一个

4、为 1 时。即 P=1,Q=0 或 P=0,Q=1 时,S=1 ,进位端 CO=0.当半加器 2 个输入端都为 1 时,即 P=Q=1 时,S=0,进位端进位,CO=1.(2)全加器仿真波形分析:当全加器 2 个输入端都为 0 时,即 A=B=0 时,若低位进位输入 CI=0,则 S=0,进位输出端 CP=0。若低位进位输入 CI=1,则 S=1,进位输出端 CP=0.当全加器 2 个输入端有一个为 1 时,即 A =0,B=1 或 A=1B=0 时,若低位进位输入 CI=0,则 S=1,进位输出端 CP=0。若低位进位输入 CI=1,则 S=0,进位输出端 CP=1.当全加器 2 个输入端都

5、为 1 时,即 A=B=时,若低位进位输入 CI=0,则 S=0,进位输出端 CP=1。若低位进位输入 CI=1,则 S=1,进位输出端 CP=1.(3)环形计数器仿真波形分析:当输入时钟脉冲信号发生变化时,4 个输入端依次输出高电平,并在一轮完成后重新开始。(4)仿真波形图中的毛刺现象是由于冒险造成的。6 故障及问题分析遇到的故障:在做完环形计数器后,把 50Hz 分频器加入后无法编译。问题分析:由于没有把 50Hz 分频器的模板加入到工程中去,所以在编译的时候会找不到该设备,导致无法编译,后把该模块加入到环形计数器的工程中,可以编译。7 总结和结论这次实验首先使我了解并初步学会了如何使用 Quartus2 这一软件工具。其次加深了对课堂上学习到的知识的理解,学会了如何独立完成数字电路的设计。在实验中遇到的问题和困难,在克服这些困难的过程中,不仅学习到了知识和方法,更加重要的是学习到的是锲而不舍的精神和气度。通过对电路板的设计和使用也使我初步了解了可编程器件的一些知识。对以后的学习有极大的帮助。

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报