ImageVerifierCode 换一换
格式:DOC , 页数:38 ,大小:71.15KB ,
资源ID:1511063      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-1511063.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(yhft-dx高速运算模块的全定制设计.doc)为本站会员(cjc2202537)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

yhft-dx高速运算模块的全定制设计.doc

1、软件工程专业毕业论文 精品论文 YHFT-DX 高速运算模块的全定制设计关键词:数字信号处理器 高速运算模块 全定制设计 SIMD 加法器 漏斗移位器摘要:数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对芯片的性能、面积和功耗都有很重要的影响。 本文设计实现的高性能运算模块是“YHFT-DX”DSP 执行单元中的重要模块之一,经过系统细致的时序分析,各定制运算模块均达到了执行单元分配的时序要求,保证了各执行单元全定制设计达到 6

2、00MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设计了三个算术运算模块的逻辑结构。改进后的模块控制流与数据流分离,结构清晰,有利于开展电路设计。同时,改进后三个算术模块整体结构相似,各模块很多组成部分是一样的,在版图设计时可以有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。设计实现了 16 位的 SIMD 加法器、混合 40 位加法器和漏斗移位器。 3、研究了高速逻辑设计优化方法,在实际的模块设计中,完成了逻辑级数确定、电路结构选择、电路尺寸优化、定制版图设计等流程,对设计中需要注意的问题进行了总

3、结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入研究,分析了原型设计、算法结构优化、电路设计、电路尺寸优化、版图设计、版图后模拟各个阶段验证面临的问题,提出了相应的解决方法,并在工程中实践了这些方法,提高了验证效率,加快了全定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方法和设计修改方法。 基于本文的设计,对 BC 单元 SIMD 模块在0.13 微米工艺下进行了投片验证。正文内容数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛

4、应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对芯片的性能、面积和功耗都有很重要的影响。 本文设计实现的高性能运算模块是“YHFT-DX”DSP 执行单元中的重要模块之一,经过系统细致的时序分析,各定制运算模块均达到了执行单元分配的时序要求,保证了各执行单元全定制设计达到 600MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设计了三个算术运算模块的逻辑结构。改进后的模块控制流与数据流分离,结构清晰,有利于开展电路设计。同时,改进后三个算术模块整体结构相似,各模块很多组成部分是一样的,在版图设计时可以

5、有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。设计实现了 16 位的 SIMD 加法器、混合40 位加法器和漏斗移位器。 3、研究了高速逻辑设计优化方法,在实际的模块设计中,完成了逻辑级数确定、电路结构选择、电路尺寸优化、定制版图设计等流程,对设计中需要注意的问题进行了总结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入研究,分析了原型设计、算法结构优化、电路设计、电路尺寸优化、版图设计、版图后模拟各个阶段验证面临的问题,提出了相应的解决方法,并在工程中实践了这些方法,提高了验证效率,加快了全

6、定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方法和设计修改方法。 基于本文的设计,对 BC 单元 SIMD 模块在 0.13 微米工艺下进行了投片验证。数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对芯片的性能、面积和功耗都有很重要的影响。 本文设计实现的高性能运算模块是“YHFT-DX”DSP 执行单元中的重要模块之一,经过系统细致的时序分析,各定制运算模块均达到了执行单

7、元分配的时序要求,保证了各执行单元全定制设计达到 600MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设计了三个算术运算模块的逻辑结构。改进后的模块控制流与数据流分离,结构清晰,有利于开展电路设计。同时,改进后三个算术模块整体结构相似,各模块很多组成部分是一样的,在版图设计时可以有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。设计实现了 16 位的 SIMD 加法器、混合40 位加法器和漏斗移位器。 3、研究了高速逻辑设计优化方法,在实际的模块设计中,完成了逻辑级数确定、电路结构选择、电路尺寸优化、

8、定制版图设计等流程,对设计中需要注意的问题进行了总结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入研究,分析了原型设计、算法结构优化、电路设计、电路尺寸优化、版图设计、版图后模拟各个阶段验证面临的问题,提出了相应的解决方法,并在工程中实践了这些方法,提高了验证效率,加快了全定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方法和设计修改方法。 基于本文的设计,对 BC 单元 SIMD 模块在 0.13 微米工艺下进行了投片验证。数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理

9、器。随着其在通信、多媒体处理等高端领域的广泛应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对芯片的性能、面积和功耗都有很重要的影响。 本文设计实现的高性能运算模块是“YHFT-DX”DSP 执行单元中的重要模块之一,经过系统细致的时序分析,各定制运算模块均达到了执行单元分配的时序要求,保证了各执行单元全定制设计达到 600MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设计了三个算术运算模块的逻辑结构。改进后的模块控制流与数据流分离,结构清晰,有利于开展电路设计。同时,改进后三个算术模块整体结构相似,

10、各模块很多组成部分是一样的,在版图设计时可以有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。设计实现了 16 位的 SIMD 加法器、混合40 位加法器和漏斗移位器。 3、研究了高速逻辑设计优化方法,在实际的模块设计中,完成了逻辑级数确定、电路结构选择、电路尺寸优化、定制版图设计等流程,对设计中需要注意的问题进行了总结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入研究,分析了原型设计、算法结构优化、电路设计、电路尺寸优化、版图设计、版图后模拟各个阶段验证面临的问题,提出了相应的解决方法,并在工

11、程中实践了这些方法,提高了验证效率,加快了全定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方法和设计修改方法。 基于本文的设计,对 BC 单元 SIMD 模块在 0.13 微米工艺下进行了投片验证。数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对芯片的性能、面积和功耗都有很重要的影响。 本文设计实现的高性能运算模块是“YHFT-DX”DSP 执行单元中的重要模块之一,经过系统

12、细致的时序分析,各定制运算模块均达到了执行单元分配的时序要求,保证了各执行单元全定制设计达到 600MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设计了三个算术运算模块的逻辑结构。改进后的模块控制流与数据流分离,结构清晰,有利于开展电路设计。同时,改进后三个算术模块整体结构相似,各模块很多组成部分是一样的,在版图设计时可以有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。设计实现了 16 位的 SIMD 加法器、混合40 位加法器和漏斗移位器。 3、研究了高速逻辑设计优化方法,在实际的模块设计中,完成

13、了逻辑级数确定、电路结构选择、电路尺寸优化、定制版图设计等流程,对设计中需要注意的问题进行了总结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入研究,分析了原型设计、算法结构优化、电路设计、电路尺寸优化、版图设计、版图后模拟各个阶段验证面临的问题,提出了相应的解决方法,并在工程中实践了这些方法,提高了验证效率,加快了全定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方法和设计修改方法。 基于本文的设计,对 BC 单元 SIMD 模块在 0.13 微米工艺下进行了投片验证。数字信号处理器(DSP)是

14、一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对芯片的性能、面积和功耗都有很重要的影响。 本文设计实现的高性能运算模块是“YHFT-DX”DSP 执行单元中的重要模块之一,经过系统细致的时序分析,各定制运算模块均达到了执行单元分配的时序要求,保证了各执行单元全定制设计达到 600MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设计了三个算术运算模块的逻辑结构。改进后的模块控制流与数据流分离,结构清晰,有利于开展电路

15、设计。同时,改进后三个算术模块整体结构相似,各模块很多组成部分是一样的,在版图设计时可以有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。设计实现了 16 位的 SIMD 加法器、混合40 位加法器和漏斗移位器。 3、研究了高速逻辑设计优化方法,在实际的模块设计中,完成了逻辑级数确定、电路结构选择、电路尺寸优化、定制版图设计等流程,对设计中需要注意的问题进行了总结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入研究,分析了原型设计、算法结构优化、电路设计、电路尺寸优化、版图设计、版图后模拟各个阶段

16、验证面临的问题,提出了相应的解决方法,并在工程中实践了这些方法,提高了验证效率,加快了全定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方法和设计修改方法。 基于本文的设计,对 BC 单元 SIMD 模块在 0.13 微米工艺下进行了投片验证。数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对芯片的性能、面积和功耗都有很重要的影响。 本文设计实现的高性能运算模块是“YHFT-DX

17、”DSP 执行单元中的重要模块之一,经过系统细致的时序分析,各定制运算模块均达到了执行单元分配的时序要求,保证了各执行单元全定制设计达到 600MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设计了三个算术运算模块的逻辑结构。改进后的模块控制流与数据流分离,结构清晰,有利于开展电路设计。同时,改进后三个算术模块整体结构相似,各模块很多组成部分是一样的,在版图设计时可以有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。设计实现了 16 位的 SIMD 加法器、混合40 位加法器和漏斗移位器。 3、研究了高

18、速逻辑设计优化方法,在实际的模块设计中,完成了逻辑级数确定、电路结构选择、电路尺寸优化、定制版图设计等流程,对设计中需要注意的问题进行了总结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入研究,分析了原型设计、算法结构优化、电路设计、电路尺寸优化、版图设计、版图后模拟各个阶段验证面临的问题,提出了相应的解决方法,并在工程中实践了这些方法,提高了验证效率,加快了全定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方法和设计修改方法。 基于本文的设计,对 BC 单元 SIMD 模块在 0.13 微米工艺

19、下进行了投片验证。数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对芯片的性能、面积和功耗都有很重要的影响。 本文设计实现的高性能运算模块是“YHFT-DX”DSP 执行单元中的重要模块之一,经过系统细致的时序分析,各定制运算模块均达到了执行单元分配的时序要求,保证了各执行单元全定制设计达到 600MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设计了三个算术运算模块的逻辑结构。改进后的模块

20、控制流与数据流分离,结构清晰,有利于开展电路设计。同时,改进后三个算术模块整体结构相似,各模块很多组成部分是一样的,在版图设计时可以有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。设计实现了 16 位的 SIMD 加法器、混合40 位加法器和漏斗移位器。 3、研究了高速逻辑设计优化方法,在实际的模块设计中,完成了逻辑级数确定、电路结构选择、电路尺寸优化、定制版图设计等流程,对设计中需要注意的问题进行了总结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入研究,分析了原型设计、算法结构优化、电路设计

21、、电路尺寸优化、版图设计、版图后模拟各个阶段验证面临的问题,提出了相应的解决方法,并在工程中实践了这些方法,提高了验证效率,加快了全定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方法和设计修改方法。 基于本文的设计,对 BC 单元 SIMD 模块在 0.13 微米工艺下进行了投片验证。数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对芯片的性能、面积和功耗都有很重要的影响。 本

22、文设计实现的高性能运算模块是“YHFT-DX”DSP 执行单元中的重要模块之一,经过系统细致的时序分析,各定制运算模块均达到了执行单元分配的时序要求,保证了各执行单元全定制设计达到 600MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设计了三个算术运算模块的逻辑结构。改进后的模块控制流与数据流分离,结构清晰,有利于开展电路设计。同时,改进后三个算术模块整体结构相似,各模块很多组成部分是一样的,在版图设计时可以有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。设计实现了 16 位的 SIMD 加法器、混

23、合40 位加法器和漏斗移位器。 3、研究了高速逻辑设计优化方法,在实际的模块设计中,完成了逻辑级数确定、电路结构选择、电路尺寸优化、定制版图设计等流程,对设计中需要注意的问题进行了总结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入研究,分析了原型设计、算法结构优化、电路设计、电路尺寸优化、版图设计、版图后模拟各个阶段验证面临的问题,提出了相应的解决方法,并在工程中实践了这些方法,提高了验证效率,加快了全定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方法和设计修改方法。 基于本文的设计,对 BC

24、 单元 SIMD 模块在 0.13 微米工艺下进行了投片验证。数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对芯片的性能、面积和功耗都有很重要的影响。 本文设计实现的高性能运算模块是“YHFT-DX”DSP 执行单元中的重要模块之一,经过系统细致的时序分析,各定制运算模块均达到了执行单元分配的时序要求,保证了各执行单元全定制设计达到 600MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设

25、计了三个算术运算模块的逻辑结构。改进后的模块控制流与数据流分离,结构清晰,有利于开展电路设计。同时,改进后三个算术模块整体结构相似,各模块很多组成部分是一样的,在版图设计时可以有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。设计实现了 16 位的 SIMD 加法器、混合40 位加法器和漏斗移位器。 3、研究了高速逻辑设计优化方法,在实际的模块设计中,完成了逻辑级数确定、电路结构选择、电路尺寸优化、定制版图设计等流程,对设计中需要注意的问题进行了总结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入

26、研究,分析了原型设计、算法结构优化、电路设计、电路尺寸优化、版图设计、版图后模拟各个阶段验证面临的问题,提出了相应的解决方法,并在工程中实践了这些方法,提高了验证效率,加快了全定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方法和设计修改方法。 基于本文的设计,对 BC 单元 SIMD 模块在 0.13 微米工艺下进行了投片验证。数字信号处理器(DSP)是一种特别适合于数字信号处理运算的嵌入式微处理器。随着其在通信、多媒体处理等高端领域的广泛应用,对 DSP 性能的要求也越来越高。运算模块作为数据通路的重要组成部分,是数字信号处理器的核心,对

27、芯片的性能、面积和功耗都有很重要的影响。 本文设计实现的高性能运算模块是“YHFT-DX”DSP 执行单元中的重要模块之一,经过系统细致的时序分析,各定制运算模块均达到了执行单元分配的时序要求,保证了各执行单元全定制设计达到 600MHz 的要求。论文的主要工作包括: 1、优化改进了常用算术运算操作算法,并根据优化算法设计了三个算术运算模块的逻辑结构。改进后的模块控制流与数据流分离,结构清晰,有利于开展电路设计。同时,改进后三个算术模块整体结构相似,各模块很多组成部分是一样的,在版图设计时可以有效地复用,大大降低了版图设计的难度。 2、研究了运算模块的核心器件一加法器和移位器的实现算法和结构。

28、设计实现了 16 位的 SIMD 加法器、混合40 位加法器和漏斗移位器。 3、研究了高速逻辑设计优化方法,在实际的模块设计中,完成了逻辑级数确定、电路结构选择、电路尺寸优化、定制版图设计等流程,对设计中需要注意的问题进行了总结,给出了解决办法。最后完成了三个算术模块的整体版图设计。 4、对基于模块的层次化验证进行了深入研究,分析了原型设计、算法结构优化、电路设计、电路尺寸优化、版图设计、版图后模拟各个阶段验证面临的问题,提出了相应的解决方法,并在工程中实践了这些方法,提高了验证效率,加快了全定制设计周期。同时分析了全定制设计过程中可能存在的设计迭代问题,提出了一些在实践中得出的预防设计迭代方

29、法和设计修改方法。 基于本文的设计,对 BC 单元 SIMD 模块在 0.13 微米工艺下进行了投片验证。特别提醒 :正文内容由 PDF 文件转码生成,如您电脑未有相应转换码,则无法显示正文内容,请您下载相应软件,下载地址为 http:/ 。如还不能显示,可以联系我 q q 1627550258 ,提供原格式文档。“垐垯櫃 换烫梯葺铑?endstreamendobj2x 滌?U 閩 AZ箾 FTP 鈦X 飼?狛P? 燚?琯嫼 b?袍*甒?颙嫯?4)=r 宵?i?j 彺帖 B3 锝檡骹笪 yLrQ#?0 鯖 l 壛枒l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛枒 l 壛渓?擗#?“?# 綫 G 刿#K 芿$?7. 耟?Wa 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 皗 E|?pDb 癳$Fb 癳$Fb癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$Fb 癳$F?責鯻 0 橔 C,f 薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵薍秾腵秾腵薍秾腵%?秾腵薍秾腵薍秾腵薍秾腵薍

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报