ImageVerifierCode 换一换
格式:PPT , 页数:56 ,大小:1.69MB ,
资源ID:12366232      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.docduoduo.com/d-12366232.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(第12章组合逻辑电路分析与设计.ppt)为本站会员(tkhy51908)主动上传,道客多多仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知道客多多(发送邮件至docduoduo@163.com或直接QQ联系客服),我们立即给予删除!

第12章组合逻辑电路分析与设计.ppt

1、第十二章组合逻辑电路分析与设计 组合逻辑电路框图 1组合逻辑电路的分析 1 由逻辑图写出输出端的逻辑表达式 2 运用逻辑代数化简或变换 3 列逻辑状态表 4 分析逻辑功能 已知逻辑电路 确定 逻辑功能 分析步骤 例1 分析下图的逻辑功能 1 写出逻辑表达式 2 应用逻辑代数化简 反演律 反演律 3 列逻辑状态表 逻辑式 Y AB AB 1 写出逻辑式 例2 分析下图的逻辑功能 化简 2 列逻辑状态表 3 分析逻辑功能输入相同输出为 1 输入相异输出为 0 称为 判一致电路 同或门 可用于判断各输入端的状态是否相同 逻辑式 例3 分析下图的逻辑功能 Y 1 B A C 1 0 1 A 设 C 1

2、 封锁 打开 选通A信号 B Y 1 B A C 0 0 1 设 C 0 封锁 选通B信号 打开 例3 分析下图的逻辑功能 练习 分析该电路的逻辑功能 练习 分析该电路的逻辑功能 解 第一步 由逻辑图逐级写出表达式 第二步 化简与变换 第三步 由表达式列出真值表 第四步 分析逻辑功能当A B C三个变量不一致时 输出为 1 所以这个电路称为 不一致电路 2加法器 十进制 0 9十个数码 逢十进一 在数字电路中 常用的组合电路有加法器 编码器 译码器 数据分配器和多路选择器等 在数字电路中 为了把电路的两个状态 1 态和 0 态 与数码对应起来 采用二进制 二进制 0 1两个数码 逢二进一 加法

3、器 实现二进制加法运算的电路 进位 不考虑低位来的进位 要考虑低位来的进位 半加器 半加 实现两个一位二进制数相加 不考虑来自低位的进位 半加器 半加器逻辑状态表 逻辑表达式 逻辑符号 全加器 全加 实现两个一位二进制数相加 且考虑来自低位的进位 逻辑符号 全加器 1 列逻辑状态表 2 写出逻辑式 例 用4个全加器实现两个4位二进制加法器 优点是电路简单 连接方便 缺点是运算速度不高 最高位的运算 必须等到所有低位运算依次结束 送来进位信号之后才能进行 3编码器 把二进制码按一定规律编排 使每组代码具有一特定的含义 称为编码 具有编码功能的逻辑电路称为编码器 n位二进制代码有2n种组合 可以表

4、示2n个信息 要表示N个信息所需的二进制代码应满足2n N 1 分析要求 输入有8个信号 即N 8 根据2n N的关系 即n 3 即输出为三位二进制代码 例 设计一个编码器 满足以下要求 1 将I0 I1 I78个信号编成二进制代码 2 编码器每次只能对一个信号进行编码 不允许两个或两个以上的信号同时有效 3 设输入信号高电平有效 2 列编码表 3 写出逻辑式并转换成 与非 式 Y2 I4 I5 I6 I7 Y1 I2 I3 I6 I7 Y0 I1 I3 I5 I7 4 画出逻辑图 当有两个或两个以上的信号同时输入编码电路 电路只能对其中一个优先级别高的信号进行编码 即允许几个信号同时有效 但

5、电路只对其中优先级别高的信号进行编码 而对其它优先级别低的信号不予理睬 优先编码器 反码输出 74LS148管脚图 4译码器和数字显示 译码是编码的反过程 它是将代码的组合译成一个特定的输出信号 例如 计算机中访问某个地址或者访问某个外设 首先是经过译码 找到被访问的设备和地址 然后再根据具体要求完成相应操作 两个输入量二进制译码电路 状态表 例 三位二进制译码器 输出高电平有效 写出逻辑表达式 逻辑图 例 利用译码器分时将采样数据送入计算机 补充 三态输出 与非 门 0 1 电路 导通 当控制端为低电平 0 时 输出Y处于开路状态 也称为高阻状态 0高阻 表示任意态 可构成多路开关 数据双向

6、传递 多路数据分时传送等 总线 译码器工作 工作原理 以A0A1 00为例 0 总线 2 4线译码器 A B C D 三态门 三态门 脱离总线 全为 1 工作原理 以A0A1 00为例 0 脱离总线 全为 1 二 十进制显示译码器 在数字电路中 常常需要把运算结果用十进制数显示出来 这就要用显示译码器 1101101 低电平时发光 高电平时发光 2 七段译码显示器 七段显示译码器状态表 5组合逻辑电路的综合 设计步骤如下 例 试用与非门设计一个三变量表决器 A B C三者中多数同意 提案通过 否则提案不被通过 解 方案一 同意用1表示 不同意用0表示 通过用1表示 不通过用0表示 方案二 同意

7、用0表示 不同意用1表示 通过用1表示 不通过用0表示 练习 用与非门设计一个举重裁判表决电路 设举重比赛有3个裁判 一个主裁判和两个副裁判 杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定 只有当两个或两个以上裁判判明成功 并且其中有一个为主裁判时 表明成功的灯才亮 解 第一步 分析要求 设主裁判为变量A 副裁判分别为B和C 表示成功与否的灯为Y 根据逻辑要求列出真值表 第二步 列真值表 第三步 写出逻辑表达式并化简 第四步 画逻辑图 注 将化简后的与或逻辑表达式转换为与非形式 应用举例 交通信号灯故障检测电路 交通信号灯在正常情况下 红灯 R 亮 停车 黄灯 Y 亮 准备 绿灯 G 亮 通行 正常时 只有一个灯亮 如果灯全不亮或全亮或两个灯同时亮 都是故障 解 灯亮 1 表示 灯灭 0 表示 故障 1 表示 正常 0 表示 输入信号三个 输出信号一个 1 列逻辑状态表 2 写出逻辑表达式 3 化简可得 为减少所用门数 将上式变换为 4 画逻辑图 发生故障时 F 1 晶体管导通 继电器KA通电 其触点闭合 故障指示灯亮 数值比较器 在数字和计算机系统中 经常需要比较两个数的大小 能实现两数比较功能的逻辑电路 称为数值比较器 一 1位数值比较器 真值表 逻辑表达式 Y2 逻辑图 作业 2 3 8

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:道客多多官方知乎号:道客多多

经营许可证编号: 粤ICP备2021046453号世界地图

道客多多©版权所有2020-2025营业执照举报